2006altera大賽-基于軟核Nios的寬譜正弦信號(hào)發(fā)生器設(shè)計(jì):摘要:本設(shè)計(jì)運(yùn)用了基于 Nios II 嵌入式處理器的 SOPC 技術(shù)。系統(tǒng)以 ALTERA公司的 Cyclone 系列 FPGA 為數(shù)字平臺(tái),將微處理器、總線、數(shù)字頻率合成器、存儲(chǔ)器和 I/O 接口等硬件設(shè)備集中在一片 FPGA 上,利用直接數(shù)字頻率合成技術(shù)、數(shù)字調(diào)制技術(shù)實(shí)現(xiàn)所要求波形的產(chǎn)生,用 FPGA 中的 ROM 儲(chǔ)存 DDS 所需的波形表,充分利用片上資源,提高了系統(tǒng)的精確度、穩(wěn)定性和抗干擾性能。使用新的數(shù)字信號(hào)處理(DSP)技術(shù),通過在 Nios 中軟件編程解決 不同的調(diào)制方式的實(shí)現(xiàn)和選擇。系統(tǒng)頻率實(shí)現(xiàn) 1Hz~20MHz 可調(diào),步進(jìn)達(dá)到了1Hz;完成了調(diào)幅、調(diào)頻、二進(jìn)制 PSK、二進(jìn)制 ASK、二進(jìn)制 FSK 調(diào)制和掃頻輸出的功能。
資源簡(jiǎn)介:2006ALTERA大賽-基于軟核Nios的寬譜正弦信號(hào)發(fā)生器設(shè)計(jì):摘要:本設(shè)計(jì)運(yùn)用了基于 Nios II 嵌入式處理器的 SOPC 技術(shù)。系統(tǒng)以 ALTERA公司的 Cyclone 系列 FPGA 為數(shù)字平臺(tái),將微處理器、總線、數(shù)字頻率合成器、存儲(chǔ)器和 I/O 接口等硬件設(shè)備集中在一片 FPGA 上...
上傳時(shí)間: 2015-09-02
上傳用戶:coeus
資源簡(jiǎn)介:,2006ALTERA大賽-基于軟核Nios的寬譜正弦信號(hào)發(fā)生器設(shè)計(jì):摘要:本設(shè)計(jì)運(yùn)用了基于 Nios II 嵌入式處理器的 SOPC 技
上傳時(shí)間: 2013-12-19
上傳用戶:yyq123456789
資源簡(jiǎn)介:機(jī)械加工工藝師手冊(cè)
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
資源簡(jiǎn)介:本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開發(fā)軟件為目標(biāo)載體進(jìn)行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結(jié)構(gòu)和特點(diǎn)以及相應(yīng)的開發(fā)軟件MAX和Plusa和Quartus的使用
上傳時(shí)間: 2013-09-05
上傳用戶:llwap
資源簡(jiǎn)介:介紹了一種基于軟件無線電思想的頻分多址中頻數(shù)字化接收機(jī)系統(tǒng)設(shè)計(jì)方案。它采用ALTERA公司的FPGA構(gòu)成核 心單元,通過不同的軟件配置實(shí)現(xiàn)對(duì)三路頻分多址信號(hào)的解調(diào)。
上傳時(shí)間: 2016-10-11
上傳用戶:cmc_68289287
資源簡(jiǎn)介:本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開發(fā)軟件為目標(biāo)載體進(jìn)行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結(jié)構(gòu)和特點(diǎn)以及相應(yīng)的開發(fā)軟件MAX和Plusa和Quartus的使用
上傳時(shí)間: 2013-12-03
上傳用戶:lijianyu172
資源簡(jiǎn)介:講述以ALTERA公司的FPGA為核心,基干SOPC技術(shù)的嵌入式攢像機(jī)的設(shè)計(jì)
上傳時(shí)間: 2015-07-17
上傳用戶:zhuoying119
資源簡(jiǎn)介:本套書分上、下冊(cè)。上冊(cè)以PHILIPS公司的LPC2131 ARM微控制器為核心,以EasyARM2131開發(fā)板為基礎(chǔ),深入淺出地對(duì)LPC213x系列ARM微控制器的使用進(jìn)行了詳細(xì)、全方位的闡述。全書共分5章。第1章介紹EasyARM2131硬件開發(fā)平臺(tái);第2章介紹嵌入式開發(fā)軟件平臺(tái);第3章著...
上傳時(shí)間: 2013-12-26
上傳用戶:zhouli
資源簡(jiǎn)介:DDS的多功能正弦信號(hào)發(fā)生器設(shè)計(jì)下載
上傳時(shí)間: 2013-10-31
上傳用戶:894898248
資源簡(jiǎn)介:USB HID Demonstrator Release 1.0.1
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
資源簡(jiǎn)介:CPLD(復(fù)雜可編程邏輯器件)在數(shù)字電子技術(shù)領(lǐng)域中的應(yīng)用越來越廣泛,尤其適合于新產(chǎn)品的開發(fā)與小批量生產(chǎn),因此深受廣大工程技術(shù)人員喜愛。本書定位于讓初學(xué)者從零起步,輕松學(xué)會(huì) CPLD 的系統(tǒng)設(shè)計(jì)技術(shù)。本書以 ALTERA 公司的系列芯片為目標(biāo)載體,簡(jiǎn)要分析了可...
上傳時(shí)間: 2022-07-11
上傳用戶:
資源簡(jiǎn)介:這個(gè)源碼是用ALTERA公司的開發(fā)工具Nios II IDE開發(fā)的基于軟核處理器的AD、DA控制程序,通過spi 核控制AD、DA的時(shí)序,實(shí)現(xiàn)正弦波發(fā)送和接收
上傳時(shí)間: 2015-09-11
上傳用戶:上善若水
資源簡(jiǎn)介:采用CPLD來培植ALTERA公司的Cyclone系列FPGA,(AS,PS,F(xiàn)AS)可選
上傳時(shí)間: 2013-08-27
上傳用戶:it男一枚
資源簡(jiǎn)介:在ALTERA公司的Cyclone系列FPGA開發(fā)板上試驗(yàn)的按鍵中斷程序,希望對(duì)那些學(xué)習(xí)中斷開發(fā)的初學(xué)者有幫助。 pio_key.v是verilog編寫的按鍵中斷程序,對(duì)應(yīng)四個(gè)按鍵,按其中任何一個(gè)鍵都可以發(fā)送一個(gè)中斷; keyint.c是Nios中編寫的C程序,用于檢測(cè)按鍵的中斷,如果...
上傳時(shí)間: 2014-06-11
上傳用戶:banyou
資源簡(jiǎn)介:本書主要介紹ALTERA公司的軟核CPU——Nios和采用該CPU進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)的流程與方法。并以此為著眼點(diǎn),介紹ALTERA的片上可編程系統(tǒng)SOPC的設(shè)計(jì)原理與實(shí)踐技術(shù),引領(lǐng)讀者在低投入的情況下,較快地進(jìn)入片上系統(tǒng)soc的殿堂。
上傳時(shí)間: 2013-12-13
上傳用戶:haoxiyizhong
資源簡(jiǎn)介:本書以ALTERA公司開發(fā)的Nios嵌入式處理器軟核為例,介紹了嵌入式處理器的組成原理和開發(fā)應(yīng)用。介紹Nios系統(tǒng)設(shè)計(jì)和c程序編程與調(diào)試。
上傳時(shí)間: 2015-07-17
上傳用戶:yph853211
資源簡(jiǎn)介:基于ALTERA 公司Cyclone系列FPGA的程序,verilog 實(shí)現(xiàn)加法器
上傳時(shí)間: 2013-12-15
上傳用戶:yoleeson
資源簡(jiǎn)介:采用CPLD來培植ALTERA公司的Cyclone系列FPGA,(AS,PS,F(xiàn)AS)可選
上傳時(shí)間: 2016-02-05
上傳用戶:zhouli
資源簡(jiǎn)介:基于ALTERA Cyclone系列FPGA的Nios II開發(fā)板原理圖,OrCAD格式
上傳時(shí)間: 2016-03-27
上傳用戶:lps11188
資源簡(jiǎn)介:主要是通過ALTERA公司的Cuclone系列的FPGA-EP1C3T144C8產(chǎn)生余弦波的源代碼 基于LPM-ROM余弦波一周期含有256個(gè)10位數(shù)據(jù);
上傳時(shí)間: 2013-12-04
上傳用戶:lanjisu111
資源簡(jiǎn)介:串行數(shù)字接口SDI是目前使用最廣泛的數(shù)字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標(biāo)準(zhǔn)制定的,己經(jīng)被世界上眾多數(shù)字視頻設(shè)備生產(chǎn)廠家普遍采納并作為標(biāo)準(zhǔn)視頻接口,主要用在非線性編輯系統(tǒng)、視頻服務(wù)器、虛擬演播室以及數(shù)字切換矩陣和數(shù)字光端機(jī)等場(chǎng)合。 ...
上傳時(shí)間: 2013-07-31
上傳用戶:zttztt2005
資源簡(jiǎn)介:串行數(shù)字接口SDI是目前使用最廣泛的數(shù)字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標(biāo)準(zhǔn)制定的,己經(jīng)被世界上眾多數(shù)字視頻設(shè)備生產(chǎn)廠家普遍采納并作為標(biāo)準(zhǔn)視頻接口,主要用在非線性編輯系統(tǒng)、視頻服務(wù)器、虛擬演播室以及數(shù)字切換矩陣和數(shù)字光端機(jī)等場(chǎng)合。 ...
上傳時(shí)間: 2013-04-24
上傳用戶:標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:ETL-002 FPGA開發(fā)板是以ALTERA公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤等。除了這些硬件外,我們還提供了十多個(gè)接口實(shí)驗(yàn),并公開了電路原理圖和實(shí)驗(yàn)的Verilog源代碼,以便于大家對(duì)照學(xué)...
上傳時(shí)間: 2013-10-29
上傳用戶:1477849018@qq.com
資源簡(jiǎn)介:現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一 個(gè)重要方向。討論和仿真實(shí)現(xiàn)了基于FPGA的數(shù)字化DPSK調(diào)制解調(diào)系統(tǒng)。用ALTERA公司的FPGA開發(fā)平臺(tái)Quartus II 3.0實(shí)現(xiàn)了一 個(gè)對(duì)基帶信號(hào)的DPSK調(diào)制解...
上傳時(shí)間: 2016-06-15
上傳用戶:shawvi
資源簡(jiǎn)介:本文主要分析了FIR數(shù)字濾波器的基本結(jié)構(gòu)和硬件構(gòu)成特點(diǎn),簡(jiǎn)要介紹了FIR濾波器實(shí)現(xiàn)的方式優(yōu)缺點(diǎn) 結(jié)合ALTERA公司的Stratix系列產(chǎn)品的特點(diǎn),以一個(gè)基于MAC的8階FIR數(shù)字濾波器的設(shè)計(jì)為例,給出了使用Verilog硬件描述語言進(jìn)行數(shù)字邏輯設(shè)計(jì)的過程和方法,并且在Quartus...
上傳時(shí)間: 2017-01-24
上傳用戶:Miyuki
資源簡(jiǎn)介:用CPU配置ALTERA公司的FPGA,簡(jiǎn)單明了,通俗易懂。
上傳時(shí)間: 2013-08-06
上傳用戶:cjl42111
資源簡(jiǎn)介:基于Cyclone系列FPGA的模擬幅度調(diào)制的VHDL代碼
上傳時(shí)間: 2013-08-12
上傳用戶:hongmo
資源簡(jiǎn)介:適合新手學(xué)習(xí)FPGA開發(fā),針對(duì)ALTERA公司的產(chǎn)品。
上傳時(shí)間: 2013-08-14
上傳用戶:cuiyashuo
資源簡(jiǎn)介:采用ALTERA公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
上傳時(shí)間: 2013-08-16
上傳用戶:ommshaggar
資源簡(jiǎn)介:ETL-002 FPGA開發(fā)板是以ALTERA公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤等。除了這些硬件外,我們還提供了十多個(gè)接口實(shí)驗(yàn),并公開了電路原理圖和實(shí)驗(yàn)的Verilog源代碼,以便于大家對(duì)照學(xué)...
上傳時(shí)間: 2013-11-21
上傳用戶:elinuxzj