亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

正激式變壓器

  • 基于FPGA的三相逆變器并聯技術研究

    交流電源供電方式正在由集中式向分布式、全功能式發展,而實現分布式電源的核心就是模塊的并聯技術。多臺逆變器并聯可以實現大容量供電和冗余供電,可大大提高系統的靈活性,使電源系統的體積重量大為降低,同時其主開關器件的電流應力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯技術。 本文首先對電壓、電流雙閉環逆變器控制系統進行了研究。通過對傳遞函數的分析,得到了基于等效輸出阻抗的雙閉環控制的逆變器并聯系統模型。在分析逆變器模型的基礎上設計了各控制器參數,并通過MATLAB仿真進行了驗證。根據上述模型,分析了逆變器并聯的環流特性,以及基于有功和無功功率的并聯控制方案。 隨著電子技術的不斷發展,FPGA技術正在越來越多地用于工程實踐中。本文在研究SPWM控制技術的基礎上,應用FPGA芯片EP1C12Q240C8實現了SPWM數字控制器,用于多模塊逆變器并聯控制系統。文中給出了仿真結果和芯片的測試結果。 基于FPGA的三相逆變器并聯數字控制器的研究具有現實意義,設計具有創新性。仿真和芯片的初步測試結果表明:本文設計的基于FPGA的逆變器并聯數字控制器能夠滿足逆變器并聯系統的要求。

    標簽: FPGA 三相逆變器 并聯 技術研究

    上傳時間: 2013-08-05

    上傳用戶:ccclll

  • 基于FPGA的H264視頻編碼器設計

    隨著多媒體編碼技術的發展,視頻壓縮標準在很多領域都得到了成功應用,如視頻會議(H.263)、DVD(MPEG-2)、機頂盒(MPEG-2)等等,而網絡帶寬的不斷提升和高效視頻壓縮技術的發展使人們逐漸把關注的焦點轉移到了寬帶網絡數字電視(IPTV)、流媒體等基于傳輸的業務上來。帶寬的增加為流式媒體的發展鋪平了道路,而高效的視頻壓縮標準的出臺則是流媒體技術發展的關鍵。H.264/AVC是由國際電信聯合會和國際標準化組織共同發展的下一代視頻壓縮標準之一。新標準中采用了新的視頻壓縮技術,如多模式幀間預測、1/4像素精度預測、整數DCT變換、變塊尺寸運動補償、基于上下文的二元算術編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術的采用大大提高了視頻壓縮的效率,更有利于寬帶網絡數字電視(IPTV)、流媒體等基于傳輸的業務的實現。 本文主要根據視頻會議應用的需要對JM8.6代碼進行優化,目標是實現基于Baseline的低復雜度的CIF編碼器,并對部分功能模塊進行電路設計。在設計方法上采用自頂向下的設計方法,首先對H.264編碼器的C代碼和算法進行優化,并對優化后的結果進行測試比較,結果顯示在圖像質量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達到15幀以上,滿足了視頻會議應用的實時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進行設計。采用Verilog HDL實現了這些模塊,并在Quartus Ⅱ中進行了綜合、仿真、驗證。主要完成了Zig-zag掃描和CAVLC模塊的設計,詳細說明模塊的工作原理和過程,然后進行多組的仿真測試,結果與C模型相應部分的結果一致,證明了設計的正確性。

    標簽: FPGA H264 視頻編碼器

    上傳時間: 2013-06-11

    上傳用戶:kjgkadjg

  • 單端反激開關電源變壓器設計

    單端反激開關電源變壓器設計:單端反激開關電源的變壓器實質上是一個耦合電感,它要承擔著儲能、變壓、傳遞能量等工作。下面對工作于連續模式和斷續模式的單端反激變換器的變壓器設計進行了總結。1、已知的

    標簽: 單端 反激開關電源 變壓器設計

    上傳時間: 2013-04-24

    上傳用戶:xjz632

  • 四路DVBC調制器的設計

    隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。

    標簽: DVBC 調制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

  • 小功率光伏逆變器的設計

    文章首先分析比較了光伏并網逆變器的各種主電路結構優缺點,提出適合小 功率光伏系統的兩級式并網結構,并對前級DC-DC電路和后級DC-AC分別進行 了電路結構的選擇。

    標簽: 小功率 光伏逆變器

    上傳時間: 2013-06-14

    上傳用戶:jjj0202

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于DSP的在線式UPS智能監測系統

    ·摘要:  基于DSP的在線式UPS智能監測系統,采用TMS320LF2407A實現.其ADC模塊采集UPS現場電壓、電流、負載等信息.EV捕獲單元捕獲市電,逆變器的頻率.SCI負責PC機與UPS現場的數據通訊,傳送UPS運行情況及參數.帶觸摸屏的NS320240A實現UPS現場實時監測.并用EEPROM保存記錄,由蜂鳴器對異常報警.  

    標簽: DSP UPS 智能監測

    上傳時間: 2013-07-01

    上傳用戶:VRMMO

  • 200mV~10V/0-24V電平單輸入單輸出模擬信號隔離變送器

    轉速傳感器信號隔離變送器,正弦波整形 主要特性: >> 轉速傳感器信號直接輸入,整形調理方波信號 >> 200mV峰值微弱信號的放大與整形 >> 正弦波、鋸齒波信號輸入,方波信號輸出 >> 不改變原波形頻率,響應速度快 >> 電源、信號:輸入/輸出 3000VDC三隔離 >> 供電電源:5V、12V、15V或24V直流單電源供電 >> 低成本、小體積,使用方便,可靠性高 >> 標準DIN35 導軌式安裝 >> 尺寸:106.7x79.0x25.0mm >> 工業級溫度范圍: - 45 ~ + 85 ℃ 應用: >> 轉速傳感器信號隔離、采集及變換 >> 汽車速度測量 >> 汽車ABS防抱死制動系統 >> 轉速信號放大與整形 >> 地線干擾抑制 >> 電機轉速監測系統 >> 速度測量與報警 >> 信號無失真變送和傳輸 產品選型表: DIN11 IAP – S□ - P□ – O□ 輸入信號 供電電源 輸出信號 特點 代碼 Power 代碼 特點 代碼 正負信號輸入,正弦波輸入 幅度峰峰值(VP-P):200mV~50V S1 24VDC P1 輸出電平0-5V O1 單端信號輸入, 幅度峰峰值(VP-P):5V S2 12VDC P2 輸出電平0-12V O2 單端信號輸入, 幅度峰峰值(VP-P):12V S3 5VDC P3 輸出電平0-24V O3 單端信號輸入, 幅度峰峰值(VP-P):24V S4 15VDC P4 集電極開路輸出 O4 用戶自定義 Su 用戶自定義 Ou 產品選型舉例: 例 1:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:24V ;輸出:0-5V電平 型號:DIN11 IAP S1-P1-O1 例 2:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:12V ;輸出:0-24V電平 型號:DIN11 IAP S1-P2-O3 例 3:輸入:0-5V電平;電源:24V ;輸出:0-24V電平 型號:DIN11 IAP S2-P1-O3 例 4:輸入:0-5V電平;電源:12V ;輸出:集電極開路輸出 型號:DIN11 IAP S2-P2-O4 例 5:輸入:用戶自定義;電源:24V ;輸出:用戶自定義 型號:DIN11 IAP Su-P1-Ou

    標簽: 200 10 mV 24

    上傳時間: 2013-10-22

    上傳用戶:hebanlian

  • 基于ATF54143平衡式低噪聲放大器的設計

    基于低噪聲放大器(LNA)的噪聲系數和駐波比之間的矛盾,本文采用安捷倫公司的ATF54143晶體管計了一款工作于890~960 MHz平衡式低噪聲放大器。該設計分為兩部分:3 dB 90°相移定向耦合器和并聯的低噪聲放大器。本文中首先介紹LNA相關理論,然后通過安捷倫公司的ADS仿真軟件進行電路仿真,仿真結果滿足設計要求,達到了低噪聲系數和良好地駐波比要求。此文也為后面電路的設計和調試提供了理論支持。

    標簽: 54143 ATF 平衡式 低噪聲放大器

    上傳時間: 2013-11-02

    上傳用戶:410805624

  • 集成式工業接口數字隔離器減少尺寸與成本

    隨著競爭產品價格的降低和產品差異化需求的增加,在工業市場上生存也變得越來越艱難。同時,安全標準不見有絲毫放寬,這要求更多的工業應用采用電流隔離,給光耦合器帶來不利影響。這些不利影響會導致以下這些因素的增加:尺寸、功耗、電路板、元件數和成本。

    標簽: 集成式 工業接口 尺寸

    上傳時間: 2013-11-23

    上傳用戶:lifangyuan12

主站蜘蛛池模板: 寻甸| 宣威市| 睢宁县| 平阴县| 福贡县| 浙江省| 江北区| 德惠市| 潢川县| 盘锦市| 宝丰县| 阿克苏市| 法库县| 乌兰察布市| 渑池县| 余干县| 东光县| 望奎县| 昌宁县| 离岛区| 乳山市| 天台县| 衡南县| 阿克| 沾化县| 岑溪市| 临潭县| 衡阳市| 双城市| 延寿县| 平阴县| 康马县| 瑞丽市| 永丰县| 格尔木市| 简阳市| 涞源县| 文水县| 南木林县| 鲁甸县| 杨浦区|