C++ builder 環(huán)境中利用多線程控制步進(jìn)電機(jī)
標(biāo)簽: builder 環(huán)境 多線程 控制
上傳時(shí)間: 2015-09-10
上傳用戶:wab1981
基于FPGA系統(tǒng)的步進(jìn)電機(jī)控制,內(nèi)涵詳細(xì)的源代碼
標(biāo)簽: FPGA 步進(jìn)電機(jī)控制
上傳時(shí)間: 2014-01-14
上傳用戶:xjz632
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.7 步進(jìn)電機(jī)的控制 9.7.1 步進(jìn)電機(jī)驅(qū)動(dòng)的邏輯符號(hào) 9.7.2 步進(jìn)電機(jī)驅(qū)動(dòng)的時(shí)序圖 9.7.3 步進(jìn)電機(jī)驅(qū)動(dòng)的邏輯框圖 9.7.4 計(jì)數(shù)模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.7.5 譯碼模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.7.6 步進(jìn)電機(jī)驅(qū)動(dòng)的Verilog-HDL描述 9.7.7 編譯指令-"宏替換`define"的使用方法 9.7.8 編譯指令-"時(shí)間尺度`timescale"的使用方法 9.7.9 系統(tǒng)任務(wù)-"$finish"的使用方法 9.7.10 步進(jìn)電機(jī)驅(qū)動(dòng)的硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL 步進(jìn)電機(jī)驅(qū)動(dòng) 9.7 硬件電路
上傳時(shí)間: 2014-01-23
上傳用戶:拔絲土豆
使用AVR單片機(jī)控制步進(jìn)電機(jī)的軟件代碼,包括變速控制。
標(biāo)簽: AVR 單片機(jī)控制 步進(jìn)電機(jī) 軟件代碼
上傳時(shí)間: 2015-09-16
上傳用戶:Breathe0125
一個(gè)完整的制袋機(jī)控制系統(tǒng),包顯示程序,步進(jìn)電機(jī)驅(qū)動(dòng)程序.
標(biāo)簽: 控制系統(tǒng) 顯示程序 步進(jìn)電機(jī) 驅(qū)動(dòng)程序
上傳時(shí)間: 2015-09-18
上傳用戶:450976175
使用單片機(jī)控制步進(jìn)電機(jī),實(shí)現(xiàn)個(gè)中控制,轉(zhuǎn)動(dòng)
標(biāo)簽: 用單片機(jī) 控制 步進(jìn)電機(jī)
上傳時(shí)間: 2015-09-20
上傳用戶:cx111111
步進(jìn)電機(jī)控制,控制器,控制電機(jī)的VHDL源程序,,多平臺(tái) Digital_030423.rar - 服務(wù)器的的板在載控制器的AHDL程序,包括原理圖編譯,用
標(biāo)簽: 步進(jìn)電機(jī)控制
上傳時(shí)間: 2015-09-23
上傳用戶:sardinescn
控制步進(jìn)電機(jī)項(xiàng)目程序:綜合考慮工作模式、加速啟動(dòng),減速停止曲線;以及置步數(shù)等因素,決定在該時(shí)刻,電機(jī)的驅(qū)動(dòng)速度。
標(biāo)簽: 控制 工作模式 步進(jìn)電機(jī) 項(xiàng)目
上傳時(shí)間: 2013-12-08
上傳用戶:啊颯颯大師的
LabVIEW實(shí)現(xiàn)的步進(jìn)電機(jī)控制。LabVIEW版本需要7.X以上。現(xiàn)在很多人應(yīng)該需要這個(gè)源代碼~
標(biāo)簽: LabVIEW 步進(jìn)電機(jī)控制 版本 源代碼
上傳時(shí)間: 2015-09-27
上傳用戶:123啊
c8051f020單片機(jī)控制步進(jìn)電機(jī)程序
標(biāo)簽: c8051f020 單片機(jī)控制 步進(jìn)電機(jī) 程序
上傳時(shí)間: 2013-12-10
上傳用戶:cjl42111
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1