亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

比特

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構(gòu)進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計與實現(xiàn)存在較大的難度。本文綜合大量文獻中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計流程;并據(jù)此設(shè)計了達到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 基于CCSDS算法的星載圖像壓縮系統(tǒng)

    CCSDS組織(空間數(shù)據(jù)系統(tǒng)咨詢委員會)于2005年公布了新的圖像壓縮標(biāo)準(zhǔn),該標(biāo)準(zhǔn)算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實際應(yīng)用中的多種需求。同時該算法具有較低的算法復(fù)雜度,易于低功耗硬件實現(xiàn),并且對航天圖像具有較高的適應(yīng)性,因此,在航天應(yīng)用方面具有廣闊的前景。    本論文主要針對CCSDS圖像壓縮算法的FPGA硬件實現(xiàn),在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設(shè)計方案并在已有的FPGA硬件平臺上加以實現(xiàn)。本文首先對CCSDS圖像壓縮算法的編碼原理進行詳細介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實現(xiàn)方案,并給出了進行批量仿真測試的仿真平臺設(shè)計方案。最后在Xilinx VIRTEX-II FPGA平臺上經(jīng)過成功驗證,測試結(jié)果表明系統(tǒng)各項技術(shù)指標(biāo)可滿足星載圖像壓縮的要求。

    標(biāo)簽: CCSDS 算法 星載 圖像壓縮系統(tǒng)

    上傳時間: 2013-06-13

    上傳用戶:wanghui2438

  • 數(shù)據(jù)與計算機通信(第六版)

    ·簡介:數(shù)據(jù)與計算機通信是當(dāng)今通信與計算機界的熱門話題。本書內(nèi)容豐富新穎,涉及最基本的數(shù)據(jù)通信原理、各種類型的計算機網(wǎng)絡(luò)以及多種網(wǎng)絡(luò)協(xié)議和應(yīng)用。這一版本增加的新內(nèi)容主要有:用雙絞線進行寬帶接入的xDSL技術(shù)、千兆位以太網(wǎng)和100Mb/s以太網(wǎng)、可用比特率ABR服務(wù)和機制、TCP的擁塞控制、IP組播技術(shù)、Internet中的綜合服務(wù)、區(qū)分服務(wù),以及服務(wù)質(zhì)量QoS和資源預(yù)約協(xié)議RSVP等。此外,本書還包

    標(biāo)簽: 數(shù)據(jù) 計算機通信

    上傳時間: 2013-07-02

    上傳用戶:moqi

  • 聲卡虛擬示波器

    功能簡介 虛儀聲卡萬用儀是一個功能強大的基于個人電腦的虛擬儀器。它由聲卡實時雙蹤示波器、聲卡實時雙蹤頻譜分析儀和聲卡雙蹤信號發(fā)生器組成,這三種儀器可同時使用。本儀器內(nèi)含一個獨特設(shè)計的專門適用于聲卡信號采集的算法,它能連續(xù)監(jiān)視輸入信號,只有當(dāng)輸入信號滿足觸發(fā)條件時,才采集一幀數(shù)據(jù),即先觸發(fā)后采集,因而不會錯過任何觸發(fā)事件。這與同類儀器中常用的先采集一長段數(shù)據(jù),然后再在其中尋找觸發(fā)點的方式,即先采集后觸發(fā),截然不同。因此本儀器能達到每秒50幀的快速屏幕刷新率,從而實現(xiàn)了真正的實時信號采集、分析和顯示。本儀器還支持各種復(fù)雜的觸發(fā)方式包括超前觸發(fā)和延遲觸發(fā)。 虛儀聲卡萬用儀發(fā)揮了以電腦屏幕作為顯示的虛擬儀器的優(yōu)點,支持圖形顯示的放大和滾動,并將屏幕的絕大部分面積用于數(shù)據(jù)顯示,使您能夠深入研究被測信號的任何細節(jié)。而市面上有些同類儀器則在人機界面上過分追求“形”似,將傳統(tǒng)儀器的面板簡單地模擬到電腦屏幕上,占用了大量寶貴的屏幕資源,僅留下較小面積供數(shù)據(jù)顯示用。 虛儀聲卡萬用儀提供了一套完整的信號測試與分析功能,包括:雙蹤波形、波形相加、波形相減、李莎如圖、電壓表、瞬態(tài)信號捕捉、RMS絕對幅度譜、相對幅度譜、八度分析(1/1、1/3、1/6、1/12、1/24)、THD、THD+N、SNR、SINAD、頻率響應(yīng)、阻抗測試、相位譜、自相關(guān)函數(shù)、互相關(guān)函數(shù)、函數(shù)發(fā)生器、任意波形發(fā)生器、白噪聲發(fā)生器、粉紅噪聲發(fā)生器、多音合成發(fā)生器和掃頻信號發(fā)生器等。 虛儀聲卡萬用儀將采集到的數(shù)據(jù)和分析后的數(shù)據(jù)保存為標(biāo)準(zhǔn)的WAV波形文件或TXT文本文件。它也支持WAV波形文件的輸入和BMP圖像文件的輸出和打印。支持24比特采樣分辨率。支持WAV波形文件的合并和數(shù)據(jù)抽取。

    標(biāo)簽: 聲卡 虛擬示波器

    上傳時間: 2013-10-25

    上傳用戶:silenthink

  • DAC34H84 HD2 性能優(yōu)化與PCB布局建議

    DAC34H84 是一款由德州儀器(TI)推出的四通道、16 比特、采樣1.25GSPS、功耗1.4W 高性能的數(shù)模轉(zhuǎn)換器。支持625MSPS 的數(shù)據(jù)率,可用于寬帶與多通道系統(tǒng)的基站收發(fā)信機。由于無線通信技術(shù)的高速發(fā)展與各設(shè)備商基站射頻拉遠單元(RRU/RRH)多種制式平臺化的要求,目前收發(fā)信機單板支持的發(fā)射信號頻譜越來越寬,而中頻頻率一般沒有相應(yīng)提高,所以中頻發(fā)射DAC 發(fā)出中頻(IF)信號的二次諧波(HD2)或中頻與采樣頻率Fs 混疊產(chǎn)生的信號(Fs-2*IF)離主信號也越來越近,因此這些非線性雜散越來越難被外部模擬濾波器濾除。這些子進行pcb設(shè)計布局,能取得較好的信號完整性效果,可以在pcb打樣后,更放心。這些雜散信號會降低發(fā)射機的SFDR 性能,優(yōu)化DAC 輸出的二次諧波性能也就變得越來越重要。

    標(biāo)簽: DAC 34H H84 HD2

    上傳時間: 2013-10-23

    上傳用戶:lalalal

  • 差分線對的PCB設(shè)計要點

      信號完整性是高速數(shù)字系統(tǒng)中要解決的一個首要問題之一,如何在高速PCB 設(shè)計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今系統(tǒng)設(shè)計能否成功的關(guān)鍵。在這方面,差分線對具有很多優(yōu)勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對在高速數(shù)字電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分線對設(shè)計。介紹了差分線對在PCB 設(shè)計中的一些要點,并給出具體設(shè)計方案。

    標(biāo)簽: PCB 差分線

    上傳時間: 2014-12-24

    上傳用戶:540750247

  • STM32各模塊學(xué)習(xí)筆記

        STM32中斷優(yōu)先級和開關(guān)總中斷   一,中斷優(yōu)先級:   STM32(Cortex-M3)中的優(yōu)先級概念 STM32(Cortex-M3)中有兩個優(yōu)先級的概念——搶占式優(yōu)先級和響應(yīng)優(yōu)先級,有人把響應(yīng)優(yōu)先級稱作'亞優(yōu)先級'或'副優(yōu)先級',每個中斷源都需要被指定這兩種優(yōu)先級。   具有高搶占式優(yōu)先級的中斷可以在具有低搶占式優(yōu)先級的中斷處理過程中被響應(yīng),即中斷嵌套,或者說高搶占式優(yōu)先級的中斷可以嵌套低搶占式優(yōu)先級的中斷。   當(dāng)兩個中斷源的搶占式優(yōu)先級相同時,這兩個中斷將沒有嵌套關(guān)系,當(dāng)一個中斷到來后,如果正在處理另一個中斷,這個后到來的中斷就要等到前一個中斷處理完之后才能被處理。如果這兩個中斷同時到達,則中斷控制器根據(jù)他們的響應(yīng)優(yōu)先級高低來決定先處理哪一個;如果他們的搶占式優(yōu)先級和響應(yīng)優(yōu)先級都相等,則根據(jù)他們在中斷表中的排位順序決定先處理哪一個。   既然每個中斷源都需要被指定這兩種優(yōu)先級,就需要有相應(yīng)的寄存器位記錄每個中斷的優(yōu)先級;在Cortex-M3中定義了8個比特位用于設(shè)置中斷源的優(yōu)先級,這8個比特位可以有8種分配方式,如下:

    標(biāo)簽: STM 32 模塊

    上傳時間: 2013-11-21

    上傳用戶:dddddd55

  • USB攝像頭微處理器硬件設(shè)計

    USB2.0 攝像頭微處理器支持高速USB2.0 接口,內(nèi)嵌強勁的圖像后處理單元,JPEG 高速編譯碼器,支持高達200 萬像素的CMOS 傳感器接口和CCD 傳感器接口,處理器設(shè)計的產(chǎn)品可以實現(xiàn)獨特的運動監(jiān)測功能與臉部追蹤功能,這不僅大大加強了顯示效果,提高了畫面的品質(zhì),更拓展了PC 攝像頭的應(yīng)用領(lǐng)域,如增強的實時視頻聊天功能和門禁監(jiān)測系統(tǒng)。關(guān)鍵詞:USB2.0,微控制器,硬件設(shè)計1.引言USB2.0 攝像頭微處理器支持高速USB2.0 接口,內(nèi)嵌強勁的圖像后處理單元,JPEG 高速編譯碼器,支持高達200 萬像素的CMOS 傳感器接口和CCD 傳感器接口,處理器設(shè)計的產(chǎn)品可以實現(xiàn)獨特的運動監(jiān)測功能與臉部追蹤功能,這不僅大大加強了顯示效果,提高了畫面的品質(zhì),更拓展了PC 攝像頭的應(yīng)用領(lǐng)域,如增強的實時視頻聊天功能和門禁監(jiān)測系統(tǒng)。主要功能:USB2.0 高速傳輸并兼容USB1.1;高速圖像后處理單元;JPEG 高速編譯碼器;VGA 下30 幀/秒高速傳輸;CMOS/CCD 接口;內(nèi)置8 比特微控制器。不儀具備以上的先進特性,還擁有以下多種可擴展性:多個GPIO 接口為增加連拍、LED 指示燈、快捷鍵等功能提供了無限可能;USB2.0 兼容USB1.1,為攝像頭的廣泛的使用增加了保障;支持多種操作系統(tǒng),如64-bit Window,Windows XP,Linux,Mac,VxWorks,WinCE等等。以下就是對USB2.0 攝像頭微處理器的硬件設(shè)計方法及外圍電路分布的介紹。2.系統(tǒng)硬件設(shè)計2.1 振蕩器USB2.0 攝像頭微處理器的鐘頻是12MHz,外部時鐘頻率穩(wěn)定性必須小于±50ppm。圖1 是振蕩器電路的設(shè)計參考圖。

    標(biāo)簽: USB 攝像頭 微處理器 硬件設(shè)計

    上傳時間: 2014-01-16

    上傳用戶:dumplin9

  • WP266 - 利用Spartan-3系列FPGA實現(xiàn)安全解決方案

    Spartan-3AN 器件帶有可以用于儲存配置數(shù)據(jù)的片上Flash 存儲器。如果在您的設(shè)計中Flash 存儲器沒有與外部相連,那么Flash 存儲器無法從I/O 引腳讀取數(shù)據(jù)。由于Flash 存儲器在FPGA 內(nèi)部,因此配置過程中Spartan-3AN 器件比特流處于隱藏狀態(tài)。這一配置成了設(shè)計安全的起點,因為無法直接從Flash 存儲器拷貝設(shè)計。

    標(biāo)簽: Spartan FPGA 266 WP

    上傳時間: 2013-11-04

    上傳用戶:sammi

  • 基于IP無線網(wǎng)絡(luò)FGS視頻傳輸?shù)亩喑朔e碼方案

    研究基于IP 無線網(wǎng)絡(luò)中精細粒度可伸縮性( FGS) 視頻的傳輸。基于包交換的IP 無線網(wǎng)絡(luò)通常由兩段鏈路組成: 有線鏈路和無線鏈路。為了處理這種混合網(wǎng)絡(luò)中不同類型數(shù)據(jù)包的丟失情況, 對FGS 視頻增強層數(shù)據(jù)運用了一個具有比特平面間不平等差錯保護(BPUEP) 的多乘積碼前向糾錯(MPFEC) 方案進行信道編碼。對FGS 增強層每一個比特平面(BP) , 在傳輸層, 采用里德—索羅蒙碼(RS) 提供比特平面間的保護; 而在鏈路層, 則運用循環(huán)冗余校驗碼(CRC) 串聯(lián)率兼容穿孔卷積碼(RCPC) 提供數(shù)據(jù)包內(nèi)保護。還提出了一個率失真優(yōu)化的信源—信道聯(lián)合編碼的碼率配置方案, 仿真結(jié)果顯示出該方案在提高接收端視頻質(zhì)量方面的優(yōu)勢。

    標(biāo)簽: FGS 無線網(wǎng)絡(luò) 乘積碼 方案

    上傳時間: 2013-11-14

    上傳用戶:1234567890qqq

主站蜘蛛池模板: 桐梓县| 湘潭县| 望奎县| 沁阳市| 凤翔县| 扬州市| 财经| 山阳县| 高淳县| 肥东县| 固阳县| 黔江区| 普兰店市| 调兵山市| 太湖县| 海安县| 绥化市| 砀山县| 宿迁市| 江安县| 汾西县| 福海县| 上犹县| 开阳县| 清水河县| 上虞市| 全州县| 崇左市| 明水县| 万荣县| 南汇区| 钟祥市| 普兰店市| 萍乡市| 定兴县| 会理县| 南雄市| 文成县| 白水县| 红原县| 酒泉市|