AVR單片機 實驗教學指導書 實驗一 實訓裝置的認識與軟件使用 實驗二 彩燈控制 實驗三 鍵控加減計數 實驗四 外部中斷的使用 實驗五 數碼管動態掃描顯示 實驗六 實時時鐘顯示 實驗七 高頻脈沖頻率的測量 實驗八 低頻脈沖頻率的測量 實驗九 脈寬調制的實驗 實驗十 顯示驅動器7219的使用 實驗十一 7219驅動8位8段數碼管的時鐘顯示 實驗十二 8×8點陣字符顯示控制器的使用 實驗十三 異步通信實驗 實驗十四 多路模擬數據采集與顯示 實驗十五 模擬比較器應用 實驗十六 矩陣鍵盤掃描與編碼顯示 實驗十七 常數設置 實驗十八 液晶顯示器應用
標簽: 實驗 AVR 單片機 減
上傳時間: 2016-10-19
上傳用戶:wqxstar
在FPGA上實現聲卡接口,電子琴,濾波比較器,最終實現語音通信
標簽: FPGA 聲卡 接口
上傳時間: 2016-10-21
上傳用戶:海陸空653
異步電動機直接轉矩控制模型,改進后的模型,帶滯環比較器的模型
標簽: 異步電動機 直接轉矩 控制模型
上傳時間: 2013-12-09
上傳用戶:tianjinfan
該電路是一個簡單的路燈控制電路 ,利用LM393比較器外加9個元件組成。
標簽: 電路 路燈控制
上傳時間: 2013-12-21
上傳用戶:123啊
用兩個中斷輸送WPM,精度可達到10位,大家可以試試,也可以做AD轉換,加個比較器就可以了
標簽: WPM 中斷
上傳時間: 2017-01-21
上傳用戶:zuozuo1215
c8051f系列單片機的SPI 并行/串行通信源程序 Cygnal出的一種混合信號系統級單片機。片內含CIP-51的CPU內核,它的指令系統與MCS-51完全兼容。其中的C8051F020單片機含有64kB片內Flash程序存儲器,4352B的RAM、8個I/O端口共64根I/O口線、一個12位A/D轉換器和一個8位A/D轉換器以及一個雙12位D/A轉換器、2個比較器、5個16位通用定時器、5個捕捉/比較模塊的可編程計數/定時器陣列、看門狗定時器、VDD監視器和溫度傳感器等部分。C8051F020單片機支持雙時鐘,其工作電壓范圍為2.7~3.6V(端口I/O,RST和JTAG引腳的耐壓為5V)。與以前的51系列單片機相比,C8051F020增添了許多功能,同時其可靠性和速度也有了很大提高。
標簽: c8051f Cygnal SPI CIP
上傳時間: 2013-12-24
上傳用戶:Thuan
AD9854允許輸出的信號頻率高達150MHZ,而數字調制輸出頻率可達100MHZ。通過內部高速比較器正弦波轉換為方波輸出,可用作方便的時鐘發生器。
標簽: 9854 150 MHZ AD
上傳時間: 2017-05-11
上傳用戶:busterman
PWM控制就是產生一定周期,占空比不同的方波信號,當占空比較大時,電機轉速較高,否則電機轉速較低。當采用FPGA產生PWM波形時,只需FPGA內部資源就可以實現,數字比較器的一端接設定值輸出,另一端接線性遞增計數器輸出。當線性計數器的計數值小于設定值時輸出低電平,當計數器大于設定值時輸出高電平,這樣就可通過改變設定值,產生占空比不同的方波信號,從而達到控制直流電機轉速的目的。 直流電機控制電路主要由2部分組成,如圖1所示: FPGA中PWM脈寬調制信號產生電路; FPGA中正/反轉方向控制電路
標簽: PWM 控制 周期
上傳時間: 2017-05-19
上傳用戶:colinal
vhdl 基礎例程,比較器,有利于VHDL入門學習
標簽: vhdl
上傳時間: 2014-01-14
上傳用戶:jichenxi0730
除法器的設計本文所采用的除法原理是:對于八位無符號被除數A,先對A轉換成高八位是0低八位是A的數C,在時鐘脈沖的每個上升沿C 向左移動一位,最后一位補零,同時判斷C的高八位是否大于除數B,如是則C的高八位減去B,同時進行移位操作,將C的第二位置1。否則,繼續移位操作。經過八個周期后,所得到的C的高八位為余數,第八位為商。從圖(1)可清楚地看出此除法器的工作原理。此除法器主要包括比較器、減法器、移位器、控制器等模塊。
標簽: 除法器 除法 符號
上傳時間: 2017-07-20
上傳用戶:redmoons
蟲蟲下載站版權所有 京ICP備2021023401號-1