很多儀器都輸出同步時鐘,這是一個區毛刺的程序。編得很巧妙!
上傳時間: 2017-09-21
上傳用戶:rocwangdp
電機測速度時光電編碼器會出現毛刺,該程序為濾除毛刺,濾除小于一定脈寬的脈沖,得到比較清晰的脈沖,和正確的編碼
標簽: 濾波
上傳時間: 2015-03-11
上傳用戶:HZYoo
電機測速時震動引起光電編碼器輸出波形毛刺嚴重,該程序提供了一種解決該問題的方法,通過濾除一定寬度的窄脈沖達到整形目的
標簽: vhdl濾波
上傳時間: 2015-03-11
上傳用戶:HZYoo
FSCapture具有很棒的圖像瀏覽、編輯和抓屏工具,FSCapture支持包括BMP、JPEG、JPEG 2000、GIF、PNG、PCX、TIFF、WMF、ICO 和TGA在內的所有主流圖片格式,其獨有的光滑和毛刺處理技術讓圖片更加清晰,提供縮放、旋轉、減切、顏色調整功能。只要點點鼠標就能隨心抓取屏幕上的任何東西,拖放支持可以直接從系統、瀏覽器或其他程序中導入圖片。一款非常好的屏幕截圖軟件。
標簽: haFSCapturev9
上傳時間: 2021-08-04
上傳用戶:零
華為FPGA設計規范 VERILOG約束 編程規范時序分析等全套資料:FPGA技巧Xilinx.pdfHuaWei Verilog 約束.rarSynplify工具使用指南(華為文檔)[1].rar.rarVerilog HDL 華為入門教程.rarVerilog典型電路設計 華為.rar一種將異步時鐘域轉換成同步時鐘域的方法.pdf華為coding style.rar華為FPGA設計流程指南.doc華為FPGA設計規范.rar華為VHDL設計風格和實現.rar華為專利:一種快速無毛刺的時鐘倒換方法.rar華為專利:華為小數分頻.rar華為以太網時鐘同步技術_時鐘透傳技術白皮書.rar華為硬件工程師手冊目前最全版本.rar華為面經.doc華為面經.rar靜態時序分析與邏輯...pdf
上傳時間: 2021-11-05
上傳用戶:qdxqdxqdxqdx
高清電子書-高速數字電路設計-華為351頁這本書是專門為電路設計工程師寫的。它主要描述了模擬電路原理在高速數字電路設計中 的分析應用。通過列舉很多的實例,作者詳細分析了一直困擾高速電路路設計工程師的鈴流、串 擾和輻射噪音等問題。 所有的這些原理都不是新發現的,這些東西在以前時間里大家都是口頭相傳,或者只是寫 成應用手冊,這本書的作用就是把這些智慧收集起來,稍作整理。在我們大學的課程里面,這些 內容都是沒有相應課程的,因此,很多應用工程師在遇到這些問題的時候覺得很迷茫,不知該如 何下手。我們這本書就叫做“黑寶書”,它告訴了大家在高速數字電路設計中遇到這些問題應該 怎么去解決,他詳細分析了這些問題產生的原因和過程。 對于低速數字電路設計,這本書沒有什么用,因為低速電路中,'0'、'1' 都是很干凈的。 但是在高速數字電路設計中,由于信號變化很快,這時候模擬電路中分析的那些影響會產 生很大的作用,使得信號失真、變形,或者產生毛刺、串擾等,作為高速數字電路的設計者,必 須知道這些原理。這本書就詳細的解釋了這些現象產生的原理以及他們在電路設計中的應用。 書本中的公式和例子對于那些沒有受過專業模擬電路設計訓練的讀者也是有用的。在線性 電路原理理論課程中只接受了第一年的培訓的讀者,也許能更好地掌握本書的內容。 第1章——第3章分別介紹了模擬電路術語、邏輯門高速特性和標準高速電路測量方法和技 巧等內容。這三章內容構成了本書的核心,應該包括在任何高速邏輯設計的學習中。 其余章節,第4章——第12章,每一章都講述了一個高速邏輯設計中的專門問題,我們可以 按照自己的需要選擇學習。 附錄A收集了本書各部分的要點,列出了所提出的最重要的思想和概念。它可以作為我們 進行系統設計時的一個檢查要點(CHECKLIST),或者碰到問題時可作為本書內容的索引。 附錄B詳細給出了各種上升時間測量形式背后的數學假設。它有助于把本書的結論跟相關 術語的標準及來源聯系起來。 附錄C是列舉物理結構中的電阻、電容和電感計算的標準公式。這些公式已經在MathCad上 實現并可以從作者處獲得。
標簽: 數字電路設計
上傳時間: 2022-03-20
上傳用戶:
華為電容基礎和深入認識+電容10說1)旁路 旁路電容是為本地器件提供能量的儲能器件,它能使穩壓器的輸出均勻化, 降低負載需求。 就像小型可充電電池一樣,旁路電容能夠被充電,并向器件進 行放電。 為盡量減少阻抗,旁路電容要盡量靠近負載器件的供電電源管腳和地 管腳。 這能夠很好地防止輸入值過大而導致的地電位抬高和噪聲。地彈是地連 接處在通過大電流毛刺時的電壓降。 2)去藕 去藕,又稱解藕。 從電路來說, 總是可以區分為驅動的源和被驅動的負載。 如果負載電容比較大, 驅動電路要把電容充電、放電, 才能完成信號的跳變, 在上升沿比較陡峭的時候, 電流比較大, 這樣驅動的電流就會吸收很大的電源 電流,由于電路中的電感,電阻(特別是芯片管腳上的電感,會產生反彈),這 種電流相對于正常情況來說實際上就是一種噪聲,會影響前級的正常工作,這就 是所謂的“耦合”。 去藕電容就是起到一個“電池”的作用,滿足驅動電路電流的變化,避免相 互間的耦合干擾。 將旁路電容和去藕電容結合起來將更容易理解。旁路電容實際也是去藕合 的,只是旁路電容一般是指高頻旁路,也就是給高頻的開關噪聲提高一條低阻抗 泄防途徑。高頻旁路電容一般比較小,根據諧振頻率一般取 0.1μF、0.01μF 等;
上傳時間: 2022-03-20
上傳用戶:
這本書是專門為電路設計工程師寫的。它主要描述了模擬電路原理在高速數字電路設計中 的分析應用。通過列舉很多的實例,作者詳細分析了一直困擾高速電路路設計工程師的鈴流、串 擾和輻射噪音等問題。 所有的這些原理都不是新發現的,這些東西在以前時間里大家都是口頭相傳,或者只是寫 成應用手冊,這本書的作用就是把這些智慧收集起來,稍作整理。在我們大學的課程里面,這些 內容都是沒有相應課程的,因此,很多應用工程師在遇到這些問題的時候覺得很迷茫,不知該如 何下手。我們這本書就叫做“黑寶書”,它告訴了大家在高速數字電路設計中遇到這些問題應該 怎么去解決,他詳細分析了這些問題產生的原因和過程。 對于低速數字電路設計,這本書沒有什么用,因為低速電路中,'0'、'1' 都是很干凈的。 但是在高速數字電路設計中,由于信號變化很快,這時候模擬電路中分析的那些影響會產 生很大的作用,使得信號失真、變形,或者產生毛刺、串擾等,作為高速數字電路的設計者,必 須知道這些原理。這本書就詳細的解釋了這些現象產生的原理以及他們在電路設計中的應用。 書本中的公式和例子對于那些沒有受過專業模擬電路設計訓練的讀者也是有用的。在線性 電路原理理論課程中只接受了第一年的培訓的讀者,也許能更好地掌握本書的內容。 第1章——第3章分別介紹了模擬電路術語、邏輯門高速特性和標準高速電路測量方法和技 巧等內容。這三章內容構成了本書的核心,應該包括在任何高速邏輯設計的學習中。 其余章節,第4章——第12章,每一章都講述了一個高速邏輯設計中的專門問題,我們可以 按照自己的需要選擇學習。
上傳時間: 2022-04-17
上傳用戶:
AD5791是一款單通道、20位、無緩沖電壓輸出DAC,采用最高33V的雙極性電源供電。正基準電壓輸入范圍為4V至VDD–2.5V,負基準電壓輸入范圍為VSS + 2.5 V至0V。相對精度最大值為±1 LSB,保證工作單調性,微分非線性(DNL)最大值為±1 LSB。特性分辨率:1ppm積分非線性(INL):1ppm噪聲譜密度:7.5nV/√Hz長期線性穩定性:0.19 LSB溫度漂移:<0.05 ppm/°C建立時間:1μs毛刺脈沖:1 nV-s工作溫度范圍:-40°C至125°C20引腳TSSOP封裝寬電源電壓范圍:最高達±16.5V35 MHz施密特觸發數字接口1.8 V兼容數字接口
上傳時間: 2022-04-28
上傳用戶:XuVshu