亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

法的研究

  • 基于ARM和GPRS技術的第二代身份證無線手持閱讀器的研究

    按照公安部規定,我國從 2004 年開始換發第二代居民身份證,預計到 2008 年基本完成第二代居民身份證的換發工作。第二代身份證與第一代身份證最大的區別在于:它的內部嵌入了一枚指甲蓋大小的非接觸式 IC 芯片,該芯片內存儲有姓名、性別等9項信息。本課題設計出一款基于 ARM 和 GPRS 技術的第二代身份證無線手持閱讀器,該閱讀器能讀出第二代身份證內 IC 卡信息,并可通過 GPRS 網絡將信息進行無線傳輸。 本文以該閱讀器的設計為主線,論述的主要內容如下: 1.介紹了課題背景及意義。全國 9 億第二代身份證的換發,必然帶來各行業對閱讀器的大量需求,而現有閱讀器的弊端促使了對閱讀器做更深入的研究。 2.介紹了相關概念及技術,包括:無線射頻識別技術、ISO/IEC14443 協議、嵌入式系統、ARM、GPRS技術等。 3.詳細介紹了該閱讀器的硬件設計方法,并給出主要硬件模塊電路原理圖及其 PCB 板設計方法,同時也簡單介紹了硬件的焊接和調試過程。 4.詳細介紹了該閱讀器的軟件設計方法,包括:讀卡模塊驅動程序、GPRS 模塊驅動程序、人機對話模塊驅動程序、I/O 口驅動程序的流程圖和部分代碼。 5.為使該閱讀器安全可靠地運行,對閱讀器進行了各種功能測試,包括:讀卡功能、GPRS 數據傳輸功能、人機接口功能。 通過功能測試,該閱讀器能準確讀取第二代身份證內信息并通過GPRS 網絡成功將信息發送出去。該閱讀器與市面上現有的閱讀器相比,具有可脫機操作、無線傳輸、小巧靈便的優點。由于該閱讀器軟件采用模塊化的設計方法,可以方便移植到其他非接觸卡閱讀器中,因此本閱讀器具有非常廣泛的應用前景。

    標簽: GPRS ARM 身份證 無線

    上傳時間: 2013-06-10

    上傳用戶:爺的氣質

  • 基于ARM和TCPIP協議的網絡測控系統的研究與設計

    嵌入式系統是一種將底層硬件、實時操作系統和應用軟件相結合的專用計算機系統,在經濟社會和人們的日常生活中得到了越來越廣泛的應用。嵌入式系統的研究與開發已成為現代電子領域的重要研究方向之一。嵌入式實時操作系統是嵌入式系統應用軟件開發的支撐平臺,網絡化是主要趨勢之一。 μC/OS-Ⅱ作為一種新興的嵌入式實時操作系統,以其免費公開源碼、面向中小型應用、可搶占、多任務以及較好的移植性等突出特點,在各類嵌入式設備中得到廣泛應用。然而,μC/OS-Ⅱ內核中不支持TCP/IP協議棧,因而無法適應嵌入式設備網絡化的需要。本文的主要目標是:在計算資源嚴重受限的條件下,研究使嵌入式系統支持TCP/IP協議的策略及其實現方法。 本課題以實驗室現有的Samsung S3C44BOX芯片為核心的ARM開發板作為硬件平臺,分析了ARM7TDM[內核的特點及S3C44BOX的結構。在詳細分析實時操作系統μC/OS-Ⅱ及其內核原理的基礎上對其進行適當的改進并成功移植到ARM硬件平臺上。針對μC/OS-Ⅱ內核不支持TCP/IP協議棧的問題,引進了嵌入式TCP/IP協議uIP,將其應用到μC/OS-Ⅱ上,成為μC/OS-Ⅱ的網絡服務模塊,實現了對μC/OS-Ⅱ的網絡功能的擴充,并在uIP基礎上編寫了相關的網絡驅動程序。最后,本課題設計了基于HTTP協議的嵌入式Web服務器和基于TFTP協議的遠程文件傳輸,從而使網絡遠程監控測量和在線程序的更新下載成為現實。 本課題經過數月的軟硬件的設計和調試,已實現了最初的設計目標。測試結果表明:移植到ARM處理器上的μC/OS-Ⅱ內核可以成功實現對任務的調度;對μC/OS-Ⅱ內核擴充的TCP/IP協議——uIP可正常運行:嵌入式Web服務器和遠、程文件傳輸在實驗室局域網中的穩定運行,更加證明了本課題的成功性。

    標簽: TCPIP ARM 協議 網絡測控

    上傳時間: 2013-05-17

    上傳用戶:LSPSL

  • 嵌入式調試系統的研究與實現

    近年來,隨著計算機、微電子、通信及網絡技術、信息技術的發展、數字化產品的普及,嵌入式系統滲透到了各個領域,已經成為計算機領域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產業中占據了重要地位。一個好的調試工具對軟件產品質量和開發周期的促進作用是不言而喻的,使得嵌入式調試工具成為了人們關注的重點。目前使用集成開發環境配合JTAG調試器進行開發是目前采用最多的一種嵌入式軟件開發調試方式。國內在JTAG調試器開發領域中相對落后,普遍采用的是國外的工具產品。因此開發功能強大的嵌入式調試系統具有重要的實際意義。 當前嵌入式系統中尤其流行和值得關注的是ARM系列的嵌入式處理器。為此本課題的目標就是設計并實現一個應用于ARM平臺的JTAG調試系統。GDB是一個源碼開放的功能強大的調試器,可以調試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標板交換信息的能力相當強,勝過絕大多數的商業調試內核,因此使用GDB不僅能夠保證強大的調試功能,同時可以降低調試系統的開發成本。為此本課題在對邊界掃描協議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠程調試協議RSP做了深入研究的基礎上,實現了GDB調試器對嵌入式JTAG調試的支持。此外設計中還把可重夠計算技術引入到硬件JTAG協議轉換器的開發設計中,使調試器硬件資源可復用、易于升級,并大大提高了數據的傳輸速度。從而實現了一個低成本的、高效的、支持源代碼級調試的JTAG調試系統。

    標簽: 嵌入式 調試系統

    上傳時間: 2013-08-04

    上傳用戶:huangld

  • 基于DSP和FPGA的運動控制技術的研究

    該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.

    標簽: FPGA DSP 運動控制

    上傳時間: 2013-06-09

    上傳用戶:youlongjian0

  • 基于FFT的GPS信號并行捕獲的研究

    本課題深入分析了GPS軟件接收機基于FFT并行捕獲算法并詳細闡述了其FPGA的實現。相比于其它的捕獲方案,該方案更好地滿足了信號處理實時性的要求。 論文的主體部分首先簡單分析了擴頻通信系統的基本原理,介紹了GPS系統的組成,詳細闡述了GPS信號的特點,并根據GPS信號的組成特點介紹了接收機的體系結構。其次,通過對GPS接收機信號捕獲方案的深入研究,確定了捕獲速度快且實現復雜度不是很高的基于FFT的并行捕獲方案,并對該方案提出了幾點改進的措施,根據前面的分析,提出了系統的實現方案,利用MATLAB對該系統進行仿真,仿真的結果充分的驗證了方案的可行性。接著,對于捕獲環節中的核心部分—FFT處理器,設計中沒有采用ALTERA提供的IP核,獨立設計實現了基于FPGA的FFT處理器,并通過對一組數據在MATLAB中運算得到結果和FPGA輸出結果相對比,可以驗證該FFT處理器的正確性。再次重點分析了GPS接收機并行捕獲部分的FPGA具體實現,通過捕獲的FPGA時序仿真波形,證明了該系統已經能成功地捕獲到GPS信號。最后,對全文整個研究工作進行總結,并指出以后繼續研究的方向。 本課題雖然是對于GPS接收機的研究,但其原理與GALILEO、北斗等導航系統的接收機相近,因此該課題的研究對我國衛星導航事業的發展起到了積極的推動作用。

    標簽: FFT GPS 信號 并行

    上傳時間: 2013-05-29

    上傳用戶:ice_qi

  • 有源功率因數校正技術的研究

    本 論文 對 功率因數的定義、有源功率因數校正(APFC)技術做了分析,在比較三 種工作模式的基礎上選擇了臨界導電模式作為本文的研究對象。論文詳細分析了臨界導 電模式功率因數校正Bost開關變換器的工作原理,穩態特性,得出了開關頻率與輸入 電壓、輸入功率的關系,對器件的應力和輸出電壓紋波進行了詳細的分析,為電路的設 計提供了依據。

    標簽: 有源功率因數 校正技術

    上傳時間: 2013-06-13

    上傳用戶:banyou

  • 單相有源濾波器控制系統的研究

    現代家庭中單相供電的用電設備如電腦、電視機、冰箱等都具有非線性特性,都會產生諧波污染電網。本文針對這一現象研究了單相并聯電壓型有源電力濾波器(APF),設計了一個APF控制系統來產生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達到凈化電網。 本文對提出的APF控制系統從模擬和數字兩個方面進行了深入的研究。 首先,設計了APF的主電路結構,確定了系統中電感電容等元件參數,并根據仿真結果系統地分析了參數變化對系統補償效果的影響,然后根據補償效果選擇最佳的參數值。 其次,針對控制系統要求,選用適合系統的電流電壓PI雙環控制系統,通過參數優化后得到了控制器的最優參數,使控制效果達到最優。并從理論上詳細分析了無差拍控制算法。 最后,利用滯環比較原理制作了10KHz的三角波發生器,用于PWM調制電路。在對硬件描述語言以及FPGA設計流程深入理解的基礎上,利用Verilog語言實現了雙環PI控制器和PWM發生電路的數字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負載。

    標簽: 單相 有源濾波器 控制系統

    上傳時間: 2013-07-27

    上傳用戶:aa17807091

  • 低速率語音聲碼器的研究與實現

    數字語音通信是當前信息產業中發展最快、普及面最廣的業務。語音信號壓縮編碼是數字語音信號處理的一個方面,它和通信領域聯系最為密切。在現有的語音編碼中,美國聯邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數字信號處理和通信領域具有著獨特的優勢。現代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環境下運用SignalCompiler對編解碼系統進行功能仿真,為了便于仿真,系統中沒有設計的模塊在Simulink中用數學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 基于FPGA的電力諧波分析儀的研究

    隨著現代工業的高速發展,電力系統的非線性負荷日益增多,嚴重地污染了電網的環境,威脅著電網中的各種電氣設備的安全經濟運行,不論從保證電力系統和供電系統的安全經濟運行或是從保證設備和人身的安全來看,對諧波污染造成的危害影響加以經常監測和限制都是極為迫切的。諧波測量是諧波治理的重要前提條件,也是分析解決諧波治理問題的基本問題。國內外已有各種諧波檢測的研究,形成了多種諧波檢測方法,基于快速傅立葉變化的FFT是當前諧波檢測中應用最為廣泛的一種諧波檢測方法。特別是經過技術補償后的FFT算法,在諧波檢測中具有更好的性能。但該方法在實現上主要是采用通用DSP器件(比如TI公司產品),其實時性不強,影響了檢測性能。隨著微電子技術和數字信號處理技術的發展,基于FPGA的數字信號處理具有高速、開發簡便、易于形成ASIC等優勢而得到了廣泛的應用。論文在分析諧波測量方法的基礎上,提出了基于FPGA實現電網諧波測量系統。以嵌入式處理器NiosⅡ為核心,實現了電網諧波分析的周期圖功率譜分析方法。在整個系統硬件設計的基礎上,主要完成了基-28點、16點、32的FFT模塊、完成了求模運算模塊以及輸出顯示模塊。通過比較仿真得到的方波、正弦信號的譜結構與實際系統輸出的譜結構,驗證了該實現方法的正確性。

    標簽: FPGA 電力諧波 分析儀

    上傳時間: 2013-06-30

    上傳用戶:無聊來刷下

  • 短波差分跳頻通信系統的研究

    差分跳頻(DFH)是集跳頻圖案、信息調制與解調于一體,是一個全面基于數字信號處理的全新概念的通信系統,其技術體制和原理與常規跳頻完全不同,較好地解決了數據速率和跟蹤干擾等問題,代表了當前短波通信的一個重要發展方向。美國Sanders公司推出了名為CHESS的新型短波跳頻通信系統,并獲得了成功,但我國對該體制和技術的研究還處于初始階段,目前還不太成熟,離實際應用還有一段距離。 本文主要基于FPGA芯片的基礎上對差分跳頻進行了研究,用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。而且設計中盡量采用軟件無線電體系結構,減少模擬環節,把數字化處理盡量靠近天線,從而建立一個通用、標準、模塊化的硬件平臺,用軟件編程來實現差分跳頻的各種功能,從基于硬件的設計方法中解放出來。 本文首先介紹了課題背景及研究的意義,闡述了目前差分跳頻中頻率合成跟頻率識別的實現方案。在頻率合成中,著重對DDS的相位截斷誤差及幅度量化誤差進行仿真,找出基于FPGA實現的最佳參數及改善方法。在頻率識別中,基于Xilinx公司提供FFT IP核,接收端中的位同步,頻率識別均在FFT的理論上進行設計。最后根據設計方案制作基于FPGA的電路板。 設計中跳頻圖案、直接數字頻率合成器、頻率識別、位同步、跳頻圖案恢復、線性調頻z變換等模塊均采用Verilog和VHDL兩種通用硬件描述語言進行設計,以便能夠在所有廠家的FPGA芯片中移植。

    標簽: 短波差分 跳頻通信

    上傳時間: 2013-07-22

    上傳用戶:yezhihao

主站蜘蛛池模板: 于都县| 宜兴市| 炉霍县| 西华县| 漠河县| 信阳市| 灌云县| 高邑县| 井研县| 云和县| 朝阳区| 临邑县| 绥滨县| 姚安县| 呼伦贝尔市| 茌平县| 湖南省| 山东| 崇明县| 监利县| 静宁县| 虹口区| 云梦县| 安远县| 萨迦县| 双桥区| 乌拉特后旗| 于田县| 江源县| 阳曲县| 蒲城县| 新宾| 湘潭县| 正安县| 霍山县| 宝兴县| 竹北市| 多伦县| 文登市| 盖州市| 娱乐|