本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺。它擁有48M字節(jié)的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達到38M字節(jié)/秒。 Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達30幾個)和Vmods (最新型外設(shè))來實現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機驅(qū)動裝置,和實現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計套件),以及其他工具。 圖 Nexys3板卡介紹
上傳時間: 2013-10-09
上傳用戶:thing20
提出了一種基于FPGA的多級小波逆變換的高速、實時的硬件解決方案。仿真驗證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進行實時處理的要求,并且所設(shè)計的系統(tǒng)具有功耗低、成本低等優(yōu)點。
標簽: 多級 小波逆變換 實時系統(tǒng) 方案
上傳時間: 2014-12-28
上傳用戶:Zero_Zero
XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時間: 2013-11-19
上傳用戶:yyyyyyyyyy
根據(jù)在線心電信號自動分析系統(tǒng)的實時性要求,提出了一種基于現(xiàn)場可編程門陣列的QRS波檢測解決方案和硬件結(jié)構(gòu)。該方案采用離散小波變換(DWT)算法結(jié)合閾值檢測算法進行特征點提取,克服了傳統(tǒng)算法受噪聲、基漂、雜波等影響的缺點,邏輯簡單,適合硬件實現(xiàn)。
標簽: FPGA QRS 檢測系統(tǒng)設(shè)計
上傳時間: 2014-12-28
上傳用戶:13788529953
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費。本文提出的設(shè)計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
上傳時間: 2013-11-06
上傳用戶:smallfish
傳統(tǒng)波分與OTN介紹
上傳時間: 2013-10-17
上傳用戶:我累個乖乖
ADSL的濾除雜波干擾,提高速率
上傳時間: 2014-11-26
上傳用戶:hsfei8
對5.8 GHz回旋波整流器的高頻互作用區(qū)進行了設(shè)計與研究;運用CST對回旋波整流器高頻互作用區(qū)的場分布狀況進行了仿真;并運用MAGIC對其進行了粒子模擬。最后,設(shè)計出了工作在5.8 GHz,具有高能量轉(zhuǎn)換效率的回旋波整流器高頻互作用區(qū)
上傳時間: 2013-11-13
上傳用戶:suicoe
根據(jù)橢圓波導(dǎo)中電磁波的傳播理論與耦合波理論,基于CST仿真軟件,采用了有限積分法設(shè)計出了高功率、寬帶寬、高效率的TE01模900過模橢圓彎波導(dǎo)。CST設(shè)計仿真表明在中心頻率在30.5 GHz處的傳輸效率為98.8%。傳輸效率在98%以上的帶寬大于2 GHz。
上傳時間: 2013-10-22
上傳用戶:ligi201200
提出一種高性能全數(shù)字式正弦波逆變電源的設(shè)計方案。該方案分為前后兩級,前級采用推挽升壓電路將輸入的直流電升壓到350 V左右的母線電壓,后級采用全橋逆變電路,逆變橋輸出經(jīng)濾波器濾波后,用隔離變壓器進行電壓采樣,電流互感器進行電流采樣,以形成反饋環(huán)節(jié),增加電源輸出的穩(wěn)定性。升壓級PWM驅(qū)動及逆變級SPWM驅(qū)動均由STM32單片機產(chǎn)生,減小了硬件開支。基于上述方案試制的400 W樣機,具有輸出短路保護、過流保護及輸入過壓保護、欠壓保護功能,50 Hz輸出時頻率偏差小于0.05 Hz,滿載(400 W)效率高于87%,電壓精度為220 V±1%,THD小于1.5%。
上傳時間: 2013-11-17
上傳用戶:guojin_0704
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1