汽車儀表是駕駛員與汽車進(jìn)行交流的重要窗口,也是汽車高新技術(shù)的重要部分。傳統(tǒng)汽車儀表多使用指針型顯示器件為主,如步進(jìn)電機(jī)、十字線圈,輔以液晶顯示,顯示的信息量相對(duì)較少,且結(jié)構(gòu)復(fù)雜。一方面隨著汽車電子化程度的不斷提高,進(jìn)行技術(shù)創(chuàng)新,研制開發(fā)新一代汽車儀表產(chǎn)品;另一方面,由于能源和環(huán)保問題,汽車也將從內(nèi)燃機(jī)汽車發(fā)展到包括純電動(dòng)汽車(BEF)、混合電動(dòng)汽車(HEV)以及燃料電池汽車(FCV)的新能源汽車時(shí)代,因此結(jié)合新能源汽車信息量多、電子化程度高的特點(diǎn),開發(fā)新一代汽車智能儀表具有重要的現(xiàn)實(shí)和長(zhǎng)遠(yuǎn)意義。 本文正是在這樣的背景下,以同濟(jì)大學(xué)汽車學(xué)院自主研發(fā)的ROVER燃料電池轎車為研究對(duì)象,進(jìn)行了汽車智能儀表的一些功能研究與開發(fā)。所做的主要工作有: (1)根據(jù)要實(shí)現(xiàn)的功能確定所需的硬件資源,選擇合適的嵌入式硬件系統(tǒng)。 (2)嵌入式操作系統(tǒng)的選擇和二次開發(fā)。在選擇操作系統(tǒng)時(shí)要考慮到系統(tǒng)的硬件可移植性、實(shí)時(shí)性、對(duì)內(nèi)存的需求以及提供哪些開發(fā)工具等。 (3)應(yīng)用軟件的開發(fā)。主要是儀表界面設(shè)計(jì),包括數(shù)字圖形顯示,動(dòng)畫顯示,數(shù)據(jù)庫開發(fā)等。 (4)基于無線數(shù)據(jù)傳輸模塊下的GPRS無線通訊實(shí)驗(yàn)。包括客戶端和服務(wù)器端系統(tǒng)配置,動(dòng)態(tài)域名解析等。 該儀表已應(yīng)用于ROVER燃料電池轎車,實(shí)踐表明,在嵌入式平臺(tái)上顯示車載信息,同傳統(tǒng)儀表相比具有較大的優(yōu)勢(shì)。可滿足小型化、輕量化的要求;造型美觀,可動(dòng)畫顯示、可讀性、可視性強(qiáng);可實(shí)現(xiàn)一表多用。從軟件方面來講,引入了操作系統(tǒng)的概念,增強(qiáng)了代碼的可讀性、可維護(hù)性、可擴(kuò)展性以及靈活性;信息顯示自由度高,顯示界面人性化,可定制;即使更換硬件平臺(tái),也只需對(duì)操作系統(tǒng)和底層驅(qū)動(dòng)程序進(jìn)行少量的移植工作,而無需修改與硬件無關(guān)的應(yīng)用代碼。
上傳時(shí)間: 2013-04-24
上傳用戶:SimonQQ
以混合信號(hào)單片機(jī)C8051F020 及DDS 芯片AD9834 為核心,采用直接數(shù)字合成(DDS)技術(shù)完成多功能高頻正弦信號(hào)發(fā)生器的設(shè)計(jì)。該正弦信號(hào)發(fā)生器可輸出可調(diào)頻穩(wěn)定正弦信號(hào),頻率最高可達(dá)
標(biāo)簽: DDS 高頻 正弦波發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:pinksun9
H.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 本文以實(shí)現(xiàn)D1格式的H.264/AVC實(shí)時(shí)編碼器為目標(biāo),作者負(fù)責(zé)系統(tǒng)架構(gòu)設(shè)計(jì),軟硬件劃分以及部分模塊的硬件算法設(shè)計(jì)與實(shí)現(xiàn)。通過對(duì)H.264/AVC編碼器中主要模塊的算法復(fù)雜度的評(píng)估,算法特點(diǎn)的分析,同時(shí)考慮到編碼器系統(tǒng)的可伸縮性,可擴(kuò)展性,本文采用了DSP+FPGA的系統(tǒng)架構(gòu)。DSP充當(dāng)核心處理器,而FPGA作為協(xié)處理器,針對(duì)編碼器中最復(fù)雜耗時(shí)的模塊一運(yùn)動(dòng)估計(jì)模塊,設(shè)計(jì)相應(yīng)的硬件加速引擎,以提供編碼器所需要的實(shí)時(shí)性能。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,其中一個(gè)主要的不同在于幀間預(yù)測(cè)采用了可變塊尺寸的運(yùn)動(dòng)估計(jì),同時(shí)運(yùn)動(dòng)向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預(yù)測(cè),可以改善運(yùn)動(dòng)補(bǔ)償精度,提高圖像質(zhì)量和編碼效率,但同時(shí)也大大增加了編碼器的復(fù)雜度,因此需要設(shè)計(jì)專門的硬件加速引擎。 本文給出了1/4像素精度的運(yùn)動(dòng)估計(jì)基于FPGA的硬件算法設(shè)計(jì)與實(shí)現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設(shè)計(jì)中,將多處理器技術(shù)和流水線技術(shù)相結(jié)合,提供高性能的并行計(jì)算能力,同時(shí),采用合理的存儲(chǔ)器組織結(jié)構(gòu)以提供高數(shù)據(jù)吞吐量,滿足運(yùn)算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測(cè)試平臺(tái),完成了對(duì)整個(gè)設(shè)計(jì)的RTL級(jí)的仿真驗(yàn)證,并針對(duì)Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進(jìn)行優(yōu)化,從而使工作頻率最終達(dá)到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實(shí)時(shí)性要求。
標(biāo)簽: DSPFPGA H264 264 AVC
上傳時(shí)間: 2013-07-24
上傳用戶:sn2080395
數(shù)字語音通信是當(dāng)前信息產(chǎn)業(yè)中發(fā)展最快、普及面最廣的業(yè)務(wù)。語音信號(hào)壓縮編碼是數(shù)字語音信號(hào)處理的一個(gè)方面,它和通信領(lǐng)域聯(lián)系最為密切。在現(xiàn)有的語音編碼中,美國聯(lián)邦標(biāo)準(zhǔn)混合激勵(lì)線性預(yù)測(cè)(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質(zhì)量,具有廣闊的應(yīng)用前景。 FPGA作為一種快速、高效的硬件平臺(tái)在數(shù)字信號(hào)處理和通信領(lǐng)域具有著獨(dú)特的優(yōu)勢(shì)。現(xiàn)代大容量、高速度的FPGA一般都內(nèi)嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試及硬件升級(jí)。 本論文闡述了一種基于FPGA的混合激勵(lì)線性預(yù)測(cè)聲碼器的研究與設(shè)計(jì)。首先介紹了語音編碼研究的發(fā)展?fàn)顩r以及低速率語音編碼研究的意義,接著在對(duì)MELP算法進(jìn)行深入分析的基礎(chǔ)上,提出了利用DSP Builder在Matlab中建模的思路及實(shí)現(xiàn)過程,最后本文把重點(diǎn)放在MELP聲碼器的編解碼器設(shè)計(jì)上,利用DSP Builder、QuartusⅡ分別設(shè)計(jì)了其中的濾波器、分幀加窗處理、線性預(yù)測(cè)分析等關(guān)鍵模塊。 在Simulink環(huán)境下運(yùn)用SignalCompiler對(duì)編解碼系統(tǒng)進(jìn)行功能仿真,為了便于仿真,系統(tǒng)中沒有設(shè)計(jì)的模塊在Simulink中用數(shù)學(xué)模型代替,仿真結(jié)果表明,合成語音信號(hào)與原始信號(hào)很好的擬合,系統(tǒng)編解碼后語音質(zhì)量基本良好。
上傳時(shí)間: 2013-06-02
上傳用戶:lili1990
目前的國內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號(hào)和數(shù)字圖像信號(hào),雖然視頻信號(hào)能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號(hào)占用存儲(chǔ)空間太大,不便于進(jìn)行傳輸。本文設(shè)計(jì)了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國際標(biāo)準(zhǔn)化組織制訂了一系列的國際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運(yùn)算復(fù)雜度也大大增加,本文簡(jiǎn)要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實(shí)驗(yàn)結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,主要不同有:增強(qiáng)的運(yùn)動(dòng)預(yù)測(cè)能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強(qiáng)的熵編碼。測(cè)試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時(shí),增加了一個(gè)數(shù)量級(jí)的復(fù)雜度。實(shí)際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實(shí)現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實(shí)際編碼系統(tǒng)開發(fā)需要在運(yùn)算復(fù)雜性和編碼效率之間進(jìn)行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對(duì)它們的作用和實(shí)現(xiàn)方法的不同,可采用不同的硬件實(shí)現(xiàn)方法。本文基于上述思路進(jìn)行優(yōu)化,具體的工作包括:針對(duì)去塊濾波的復(fù)雜性,本文提出一種適合硬件實(shí)現(xiàn)的算法,使其在節(jié)省了資源的同時(shí),很好的達(dá)到了標(biāo)準(zhǔn)所定義的性能。針對(duì)變換量化的復(fù)雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實(shí)現(xiàn)方法。針對(duì)碼率控制的實(shí)現(xiàn),本文提出了一種有別于傳統(tǒng)實(shí)現(xiàn)方式的算法,在保證實(shí)時(shí)性的同時(shí),極大的提高了編碼器的性能。本文基于上述算法還進(jìn)行Baseline Profile編碼器的研究,給出了一種實(shí)時(shí)編碼器結(jié)構(gòu),實(shí)現(xiàn)了對(duì)高清圖像格式(720P)的實(shí)時(shí)編碼,并將其和當(dāng)前業(yè)界先進(jìn)水平進(jìn)行了對(duì)比,表明本文所實(shí)現(xiàn)得結(jié)構(gòu)能夠達(dá)到當(dāng)前業(yè)界的先進(jìn)水平。
上傳時(shí)間: 2013-07-23
上傳用戶:yepeng139
隨著電子技術(shù)和集成電路技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已經(jīng)廣泛地應(yīng)用于通信、信號(hào)處理、生物醫(yī)學(xué)以及自動(dòng)控制等領(lǐng)域中。離散傅立葉變換(DFT)及其快速算法FFT作為數(shù)字信號(hào)處理中的基本變換,有著廣泛的應(yīng)用。特別是近年來,基于FFT的ODFM技術(shù)的興起,進(jìn)一步推動(dòng)了對(duì)高速FFT處理器的研究。 FFT 算法從出現(xiàn)到現(xiàn)在已有四十多年代歷史,算法理論已經(jīng)趨于成熟,但是其具體實(shí)現(xiàn)方法卻值得研究。面向高速、大容量數(shù)據(jù)流的FFT實(shí)時(shí)處理,可以通過數(shù)據(jù)并行處理或者采用多級(jí)流水線結(jié)構(gòu)來實(shí)現(xiàn)。特別是流水線結(jié)構(gòu)使得FFT處理器在進(jìn)行不同點(diǎn)數(shù)的FFT計(jì)算時(shí)可以通過對(duì)模塊級(jí)數(shù)的控制很容易的實(shí)現(xiàn)。 本文在分析和比較了各種FFT算法后,選擇了基2和基4混合頻域抽取算法作為FFr處理器的實(shí)現(xiàn)算法,并提出了一種高速、處理點(diǎn)數(shù)可變的流水線結(jié)構(gòu)FFT處理器的實(shí)現(xiàn)方法。利用這種方法實(shí)現(xiàn)的FFT處理器成功的應(yīng)用到DAB接收機(jī)中,RTL級(jí)仿真結(jié)果表明FFT輸出結(jié)果與C模型輸出一致,在FPGA環(huán)境下仿真波形正確,用Ouaaus Ⅱ軟件綜合的最高工作頻率達(dá)到133MHz,滿足了高速處理的設(shè)計(jì)要求。
標(biāo)簽: FFT 流水線結(jié)構(gòu) 處理器
上傳時(shí)間: 2013-05-29
上傳用戶:GavinNeko
隨著數(shù)字電視技術(shù)的飛速發(fā)展,數(shù)字機(jī)頂盒已成為現(xiàn)在模擬電視收看數(shù)字電視節(jié)目必不可少的設(shè)備。而數(shù)字機(jī)頂盒需要在解碼后的模擬視頻信號(hào)上加入屏幕顯示信息(如亮度、色度、信息服務(wù)菜單等)以提供給觀眾良好的界面和靈活的人機(jī)交互。 v屏幕顯示系統(tǒng)(OSG,On-Screen-Graphics)解決了現(xiàn)有模擬電視無法實(shí)現(xiàn)的疊加屏幕顯示信息的問題,提供同步輸出疊加有各種圖形、文字的電視節(jié)目圖像的功能,其中最主要的部分是OSD(On-Screen-Display),即屏幕顯示單元。OSD將疊加的位圖圖像分為多個(gè)OSD塊,一般定義為矩形區(qū)域。每個(gè)矩形區(qū)域,例如臺(tái)標(biāo)、參數(shù)調(diào)節(jié)框、字幕等,都有獨(dú)立的4色、16色或256色顏色查找表。同時(shí)OSG系統(tǒng)也支持真彩模式。OSD塊經(jīng)由編碼/混合器與視頻圖像進(jìn)行alpha混合后輸出到電視屏幕上。 本文詳細(xì)介紹了應(yīng)用FPGA設(shè)計(jì)包括屏幕顯示單元在內(nèi)的OSG系統(tǒng)的思路和設(shè)計(jì)過程,描述了模塊的劃分與功能仿真。在論文前半部分,本文給出了圖文屏幕顯示系統(tǒng)各子單元的工作流程,接著論文的后半部分,給出了詳細(xì)的模塊接口說明和硬件實(shí)現(xiàn)。
上傳時(shí)間: 2013-07-27
上傳用戶:萬有引力
正交頻分復(fù)用(OFDM)是一種無線環(huán)境下的高速傳輸技術(shù),它使用一系列低速子載波并行傳輸數(shù)據(jù),具有抗多徑干擾的能力、能以很高的頻譜利用率實(shí)現(xiàn)高速數(shù)據(jù)傳輸?shù)葍?yōu)點(diǎn)。數(shù)字音頻廣播(DAB)系統(tǒng)中采用OFDM調(diào)制技術(shù)。 本文首先概述了OF'DM的基本原理和實(shí)現(xiàn)方法,分析了DAB中不同模式下OFDM調(diào)制的參數(shù)和特點(diǎn)。實(shí)現(xiàn)OFDM的核心技術(shù)是快速傅立葉變換(FFT)。本文在分析研究了多種FFT算法的基礎(chǔ)上選擇了最適合FPGA實(shí)現(xiàn)的,滿足DAB系統(tǒng)中OFDM調(diào)制要求的FFT算法,即將2048點(diǎn)FFT分解為基-4和基-2混合基算法。 本文研究重點(diǎn)是使用FPGA實(shí)現(xiàn)2048點(diǎn)復(fù)數(shù)FFT處理器。2048點(diǎn)FFT由五級(jí)基-4運(yùn)算和一級(jí)基-2運(yùn)算組成。針對(duì)這一算法以及FPGA特點(diǎn),進(jìn)行系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、各個(gè)模塊設(shè)計(jì)、FPGA實(shí)現(xiàn)和測(cè)試。一個(gè)基-4和基-2復(fù)用的蝶形運(yùn)算模塊是整個(gè)FFT處理器的核心部分。此外系統(tǒng)還包括:系統(tǒng)控制模塊,地址產(chǎn)生模塊,RAM和ROM。本文特別針對(duì)2048點(diǎn)按頻率抽取基-4/2順序處理的FFT處理器提出了一種巧妙的數(shù)據(jù)地址和旋轉(zhuǎn)因子地址生成的方法。 仿真和驗(yàn)證表明,運(yùn)算的結(jié)果可以達(dá)到一定的精度要求,運(yùn)算速度滿足系統(tǒng)要求,說明該OFDM調(diào)制器的設(shè)計(jì)是可行的,可以應(yīng)用于DAB系統(tǒng)中
標(biāo)簽: OFDM 數(shù)字音頻廣播 調(diào)制
上傳時(shí)間: 2013-06-05
上傳用戶:star_in_rain
由于其很強(qiáng)的糾錯(cuò)性能和適合硬件實(shí)現(xiàn)的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經(jīng)廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)。然而隨著航天事業(yè)的發(fā)展,衛(wèi)星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結(jié)合在研項(xiàng)目,在編譯碼算法、編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)、編譯碼器性能提高三個(gè)方面對(duì)卷積編碼和維特比譯碼進(jìn)行了深入研究,并進(jìn)一步介紹了使用VHDL語言和原理圖混合輸入的方式,實(shí)現(xiàn)一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細(xì)過程;然后將設(shè)計(jì)下載到XILINX的Virtex2 FPGA內(nèi)部進(jìn)行功能和時(shí)序確認(rèn),最終在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測(cè)試其性能。本文所實(shí)現(xiàn)的維特比譯碼器速率達(dá)160Mbps,遠(yuǎn)遠(yuǎn)高于目前國內(nèi)此領(lǐng)域內(nèi)的相關(guān)產(chǎn)品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(shù)(約束長(zhǎng)度、生成多項(xiàng)式、碼率以及增信刪余等)對(duì)其譯碼性能的影響;針對(duì)項(xiàng)目需求,確定卷積編碼器的約束長(zhǎng)度、生成多項(xiàng)式格式、碼率和相應(yīng)的維特比譯碼器的回歸長(zhǎng)度。 其次,論文介紹了編解碼器的軟、硬件設(shè)計(jì)和調(diào)試一根據(jù)已知條件,使用VHDL語言和原理圖混合輸入的方式設(shè)計(jì)卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級(jí)仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設(shè)計(jì)問題,包括編譯碼的基本結(jié)構(gòu),各個(gè)模塊的功能及實(shí)現(xiàn)策略,編譯碼器的時(shí)序、邏輯綜合等;根據(jù)軟件仿真結(jié)果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進(jìn)行各自的印制板設(shè)計(jì)。利用卷積碼本身的特點(diǎn),結(jié)合FPGA內(nèi)部結(jié)構(gòu),采用并行卷積編碼和譯碼運(yùn)算,設(shè)計(jì)出高速編譯碼器;對(duì)軟、硬件分別進(jìn)行驗(yàn)證和調(diào)試,并將驗(yàn)證后的軟件下載到FPGA進(jìn)行電路級(jí)調(diào)試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測(cè)試設(shè)備在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測(cè)試其性能(與沒有采用糾錯(cuò)編碼的數(shù)傳系統(tǒng)進(jìn)行比對(duì));在信道中加入高斯白噪聲,模擬高斯信道,進(jìn)行誤碼率和信噪比測(cè)試。
上傳時(shí)間: 2013-04-24
上傳用戶:mingaili888
回波消除器廣泛應(yīng)用于公用電話交換網(wǎng)(PSTN)、移動(dòng)通信系統(tǒng)和視頻電話會(huì)議系統(tǒng)等多種語音通信領(lǐng)域。在PSTN系統(tǒng)中,由于線路阻抗不匹配,遠(yuǎn)端語音信號(hào)通過混合線圈時(shí)產(chǎn)生一定泄漏,一部分信號(hào)又傳回遠(yuǎn)端,產(chǎn)生線路回波,回波的存在會(huì)嚴(yán)重影響語音通信質(zhì)量。本文主要針對(duì)線路回波進(jìn)行研究,設(shè)計(jì)并實(shí)現(xiàn)了滿足實(shí)用要求的基于FPGA平臺(tái)的回波消除器。 首先,對(duì)回波產(chǎn)生原理和目前幾種常用回波消除算法進(jìn)行了分析,在研究自適應(yīng)回波消除器的各個(gè)模塊,特別是深入分析各種自適應(yīng)濾波算法和雙講檢測(cè)算法,綜合考慮各種算法的運(yùn)算復(fù)雜度和性能的情況下,這里采用NLMS算法實(shí)現(xiàn)自適應(yīng)回波消除器。針對(duì)傳統(tǒng)雙講檢測(cè)算法在近端語音幅度較低情況下容易產(chǎn)生誤判的情況,給出一種基于子帶濾波器組的改進(jìn)雙講檢測(cè)算法。 本文首先使用C語言實(shí)現(xiàn)回波消除器的各個(gè)模塊,其中包括自適應(yīng)濾波器、遠(yuǎn)端檢測(cè)、雙講檢測(cè)、非線性處理和舒適噪聲產(chǎn)生模塊。經(jīng)過仿真測(cè)試,相關(guān)模塊算法能夠有效提高回波消除器性能。在此基礎(chǔ)上,本文使用硬件描述語言Veillog HDL,在QuartusⅡ和ModelSim軟件平臺(tái)上實(shí)現(xiàn)各功能模塊,并通過模塊級(jí)和系統(tǒng)級(jí)功能仿真以及時(shí)序仿真驗(yàn)證,最終在現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Arrav,F(xiàn)PGA)平臺(tái)上實(shí)現(xiàn)回波消除系統(tǒng)。本文詳細(xì)闡述了基于FPGA的設(shè)計(jì)流程與設(shè)計(jì)方法,并描述了自適應(yīng)濾波器、基于分布式算法FIR濾波器、除法器和有限狀態(tài)機(jī)的設(shè)計(jì)過程。 根據(jù)ITU-T G.168標(biāo)準(zhǔn)提出的測(cè)試要求,本文塒基于FPGA設(shè)計(jì)實(shí)現(xiàn)的自適應(yīng)回波消除系統(tǒng)進(jìn)行大量主客觀測(cè)試。經(jīng)過測(cè)試,各項(xiàng)性能指標(biāo)均達(dá)到或超過G.168標(biāo)準(zhǔn)的要求,具有良好的回波消除效果。
上傳時(shí)間: 2013-06-18
上傳用戶:qwe1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1