軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術無可比擬的優(yōu)越性,已成為業(yè)界公認的現(xiàn)代無線電通信技術的發(fā)展方向。理想的軟件無線電系統(tǒng)強調(diào)體系結構的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結構和功能。目前,直接對射頻(RF)進行采樣的技術尚未實現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號與輸入采樣信號在乘法器中相乘,再經(jīng)插值或抽取濾波,其結果是,輸入信號頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應改變,以供后續(xù)模塊做進一步處理。數(shù)字變頻器在發(fā)射設備和接收設備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設備的關鍵部什。大規(guī)模可編程邏輯器件的應用為現(xiàn)代通信系統(tǒng)的設計帶來極大的靈活性。基于FPGA的數(shù)字變頻器設計是深受廣大設計人員歡迎的設計手段。本文的重點研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進行研究顯然是不妥的,因此,本文對數(shù)字上變頻器也作適當介紹。 第一章簡要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實現(xiàn)方法,即基于查找表和基于CORDIC算法的實現(xiàn)。對CORDIc算法作了重點介紹,給出了傳統(tǒng)算法和改進算法,并對基于傳統(tǒng)CORDIC算法的NCO的FPGA實現(xiàn)進行了EDA仿真。 第三章介紹了變速率采樣技術,重點介紹了軟件無線電中廣泛采用的級聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補償法,對前者進行了基于Matlab的理論仿真和FPGA實現(xiàn)的EDA仿真,后者只進行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對基于分布式算法的半帶濾波器的FPGA實現(xiàn)進行了EDA仿真,最后簡要介紹了FIR的多相結構。 第五章對數(shù)字下變頻器系統(tǒng)進行了噪聲綜合分析,給出了一個噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺中頻數(shù)字化應用中的一個實例,給出了測試結果,重點介紹了下變頻器的:FPGA實現(xiàn),其對應的VHDL程序收錄在本文最后的附錄中,希望對從事該領域設計的技術人員具有一定參考價值。
標簽: FPGA 軟件無線電 數(shù)字下變頻
上傳時間: 2013-06-30
上傳用戶:huannan88
目 錄 實驗一、 電路仿真基礎 ………………………………………………………… 1 實驗二、 系統(tǒng)仿真基礎 ………………………………………………………… 20 實驗三、 DC仿真和電路模型 …………………………………………………… 36 實驗四、 AC仿真和調(diào)整 ………………………………………………………… 55 實驗五、 S參數(shù)仿真和優(yōu)化 …………………………………………………… 72 實驗六、 濾波器:瞬態(tài),設計指導,momentum,DAC …………………… 95 實驗七、 諧波平衡仿真 …………………………………………………………115 實驗八、 電路包絡仿真 …………………………………………………………132 實驗九、 最終電路/系統(tǒng)仿真 ………………………………………………… 147 附錄A、 射頻瞬態(tài)仿真器 ………………………………………………………167 附錄B、 諧波平衡仿真器 ………………………………………………………173 附錄C、電路包絡仿真器 ……………………………………………………… 181 《ADS2005仿真實驗教程》是設計一個用于1900MHz GSM的RF接收系統(tǒng),包含的部件主要有: ? 200MHz由集總參數(shù)元件構成的低通濾波器 ? 1900MHz由微帶線構成的帶通濾波器 ? 1900MHz的功放 ? 把1900MHz變到200MHz的混頻器 ? 其他小部件 在完成這個系統(tǒng)的過程中,就可以掌握目錄所示的內(nèi)
上傳時間: 2013-04-24
上傳用戶:Minly
三墾電氣開關電源控制IC Sanken公司STR-E1500 系列是由高次諧波對策用前置變換器(PFC)和后置DC/DC變換器共同組合在一起的混
上傳時間: 2013-05-28
上傳用戶:zhangzhenyu
廉價消費類無線設備日益增多的功能要求更高的集成度。大型數(shù)字IP,如微處理器、數(shù)字信號處理器(DSP)或加密引擎,需要與“電源控制、數(shù)據(jù)轉(zhuǎn)換”等模擬模塊和“LNA、 VCO、混頻器”等射頻(RF
上傳時間: 2013-07-16
上傳用戶:gmh1314
TI DSP的發(fā)展同集成電路的發(fā)展一樣,新的DSP都是3.3V的,但目前還有許多外圍電路是5V的,因此在DSP系統(tǒng)中,經(jīng)常有5V和3.3V的DSP混接問題。在這些系統(tǒng)中,應注意: 1)DSP輸出給5V
上傳時間: 2013-07-19
上傳用戶:wkchong
現(xiàn)代通信系統(tǒng)對帶寬和數(shù)據(jù)速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點,成為解決企業(yè)、家庭、公共場所等高速因特網(wǎng)接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復用物理層提案(MBOA)的調(diào)制技術,并在FPGA上實現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機需要M/2個相關器,遠比M元正交調(diào)制所需的相關器數(shù)量少。誤碼率一定時,維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動時延的影響,但當抖動時延范圍小于0.02ns時,其影響較為不明顯。本文認為1~8階的Hermite脈沖皆可用,可構成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時傳輸,其多用戶的誤比特率上限低于高斯單脈沖構成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個脈沖可用的情況下,最多可容64個用戶同時通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語言實現(xiàn)了調(diào)制與解調(diào)結構,并用Modelsim做了時序驗證。用Verilog編程實現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結果一致。為了達到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個混和基多通道流水線的FFT算法結構被提出。其有效的實現(xiàn)方法也被提出。這種結構采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲和復數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個128點FFT變換在此結構模式下只需要242.4ns,滿足了MBOA的要求。
上傳時間: 2013-07-29
上傳用戶:TI初學者
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術。根據(jù)課題的要求,給出了電路系統(tǒng)設計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結果和混頻電路、比較電路、數(shù)字檢相電路的實驗結果,對在沒有零角度位置標志信號和沒有允許計數(shù)標志信號條件下的實驗結果的精度進行了分析。根據(jù)誤差結果分析,提出了下一步研究改進的措施和思路。
上傳時間: 2013-04-24
上傳用戶:yare
隨著現(xiàn)代雷達技術的不斷發(fā)展,電子偵察設備面臨電磁環(huán)境日益復雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設備已是一項重要的任務.然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個數(shù)量級的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領域軟件無線電的成功應用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術的快速發(fā)展,以及FPGA的廣泛應用,在很大程度上影響了數(shù)字電路的設計與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結構,并從軟件無線電原理出發(fā),從理論推導和計算機仿真兩方面對該結構進行了驗證,并進一步給出該結構改進方案以及改進的多相濾波數(shù)字下變頻結構的硬件實現(xiàn)方法.本文將多相濾波下變頻的并行結構應用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時也大大提高了實時處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設計了實驗電路,利用微機串口,與實驗目標板進行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對各種實現(xiàn)方法加以驗證和比較.
上傳時間: 2013-07-13
上傳用戶:華華123
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術。根據(jù)課題的要求,給出了電路系統(tǒng)設計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結果和混頻電路、比較電路、數(shù)字檢相電路的實驗結果,對在沒有零角度位置標志信號和沒有允許計數(shù)標志信號條件下的實驗結果的精度進行了分析。根據(jù)誤差結果分析,提出了下一步研究改進的措施和思路。
上傳時間: 2013-07-25
上傳用戶:天涯
針對現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測及諧波治理的需要,論文綜合運用嵌入式技術、現(xiàn)代信號處理技術、虛擬儀器技術設計了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測儀。此系統(tǒng)實現(xiàn)了對三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點的抽樣數(shù)據(jù)統(tǒng)計得到的結果可以減小隨機誤差的影響;基于DFT和FFT的諧波測量原理,將FFT應用于諧波分析獲得信號的頻域參數(shù);針對諧波測量中的混疊誤差設計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應及其對諧波測量精度的影響。討論了常用的幾種窗函數(shù)對頻譜泄漏的抑制作用,在此基礎上選擇加海明窗對采樣信號進行處理;針對DDS具有高精度頻率合成的特點,將其應用到電網(wǎng)信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實時性。系統(tǒng)供電電源采用了開關電源、減小了體積,提高了效率;完成了下位機數(shù)據(jù)采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設計;最后介紹了軟件設計部分,主要包含了數(shù)據(jù)采集的實現(xiàn)過程,F(xiàn)FT程序的設計,給出了各部分程序的流程圖;系統(tǒng)上位機軟件設計了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數(shù),完成對數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運行模式,在數(shù)據(jù)采集和處理的同時完成了顯示、命令的發(fā)送和運行曲線等功能。 按上述方案設計的樣機經(jīng)過三次電路制作與軟件調(diào)試,主要技術參數(shù)達到了設計要求,通過了實驗室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進行工業(yè)實驗。
標簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測
上傳時間: 2013-04-24
上傳用戶:我好難過