亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

混響時(shí)間

  • 無意間在網(wǎng)上找到這本書,已經(jīng)絕版了也很難找到所以放上來分享給大家,提供大家學(xué)習(xí) 本書對(duì)SCSI的介紹偏重於軟件開發(fā)方面。在介紹了SCSI的基本概念後

    無意間在網(wǎng)上找到這本書,已經(jīng)絕版了也很難找到所以放上來分享給大家,提供大家學(xué)習(xí) 本書對(duì)SCSI的介紹偏重於軟件開發(fā)方面。在介紹了SCSI的基本概念後,介紹了SCSI編程的程序化方法,並在DOS和Windows下研究了ASPI(高級(jí)SCSI編程接口),在Windows和Windows NT下研究了ASPI32的擴(kuò)展,在介紹SCSI在UNIX平臺(tái)的應(yīng)用時(shí),把重點(diǎn)放在了Linux平臺(tái)上

    標(biāo)簽: SCSI 基本概念

    上傳時(shí)間: 2014-01-07

    上傳用戶:qunquan

  • 用VC++6.0和MatLAB語言混編開發(fā)圖像處理實(shí)驗(yàn)軟件

    ·用VC++6.0和MatLAB語言混編開發(fā)圖像處理實(shí)驗(yàn)軟件

    標(biāo)簽: MatLAB 語言 圖像處理 實(shí)驗(yàn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:lingzhichao

  • FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計(jì)改善即時(shí)應(yīng)用性能

    FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計(jì)改善即時(shí)應(yīng)用性能,臺(tái)灣人寫的,關(guān)于FPGA應(yīng)用的技術(shù)文章

    標(biāo)簽: FPGA 嵌入式 系統(tǒng) 性能

    上傳時(shí)間: 2013-08-20

    上傳用戶:liuwei6419

  • 寬帶鏡頻抑制混頻器應(yīng)用研究

    雷達(dá)和通信系統(tǒng)中,采用鏡頻抑制混頻器能夠有效抑制鏡像頻率,提高系統(tǒng)的抗干擾能力,同時(shí)能夠有效的回收鏡頻能量,提高工作效率。在介紹鏡像干擾原理的基礎(chǔ)上,文中給出了一種鏡頻抑制混頻器的框圖,該結(jié)構(gòu)既能在接收機(jī)中作為鏡頻抑制混頻器,還能在發(fā)射機(jī)中作為單邊帶調(diào)制器。本文對(duì)某型下變頻器進(jìn)行了干擾分析,與鏡像抑制混頻器進(jìn)行了對(duì)比研究,提出了用鏡像抑制混頻器替代該型下變頻器的可行性。

    標(biāo)簽: 寬帶 鏡頻抑制 混頻器 應(yīng)用研究

    上傳時(shí)間: 2013-10-30

    上傳用戶:四只眼

  • 基于F1596的乘積型混頻器電路設(shè)計(jì)與實(shí)現(xiàn)

    針對(duì)混頻器在接收機(jī)電路中的重要性,設(shè)計(jì)實(shí)現(xiàn)了一種基于F1596的乘積型混頻器電路。為使該電路能夠輸出頻率穩(wěn)定的信號(hào),在電路設(shè)計(jì)中采用鑒頻器取樣控制VCO產(chǎn)生的本振信號(hào),使該電路具有頻譜純凈、失真度小、輸出穩(wěn)定等優(yōu)點(diǎn),滿足了接收機(jī)混頻器的使用要求。

    標(biāo)簽: F1596 混頻器 電路設(shè)計(jì)

    上傳時(shí)間: 2014-01-18

    上傳用戶:shen954166632

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

  • DN515-高輸入IP3混頻器實(shí)現(xiàn)堅(jiān)固型VHF接收器

    LTC®5567 是一款寬帶混頻器,專為在 300MHz 至4GHz 頻段中實(shí)現(xiàn)高性能而設(shè)計(jì)和優(yōu)化。為了創(chuàng)建非常緊湊的電路實(shí)現(xiàn)方案

    標(biāo)簽: 515 IP3 VHF DN

    上傳時(shí)間: 2013-11-18

    上傳用戶:642778338

  • 透過MOSFET電壓電流最佳化控制傳導(dǎo)性及輻射性EMI

    經(jīng)由改變外部閘極電阻(gate resistors)或增加一個(gè)跨在汲極(drain)和源極(source)的小電容來調(diào)整MOSFET的di/dt和dv/dt,去觀察它們?nèi)绾螌?duì)EMI產(chǎn)生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個(gè)有著單組輸出+12V/4.1A及初級(jí)側(cè)MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉(zhuǎn)接器(adapter)來做傳導(dǎo)性及輻射性EMI測(cè)試。

    標(biāo)簽: MOSFET EMI 電壓電流 控制

    上傳時(shí)間: 2014-09-08

    上傳用戶:swing

  • 折衷選擇輸入電容鏈波電流的線壓范圍

    透過增加輸入電容,可以在獲得更多鏈波電流的同時(shí),還能藉由降低輸入電容的壓降來縮小電源的工作輸入電壓範(fàn)圍。這會(huì)影響電源的變壓器圈數(shù)比以及各種電壓與電流應(yīng)力(current stresscurrent stress current stresscurrent stress current stress current stress )。電容鏈波電流額定值越大,應(yīng)力越小,電源效率也就越高。

    標(biāo)簽: 輸入電容 電流

    上傳時(shí)間: 2013-11-11

    上傳用戶:jelenecheung

  • PCB阻抗匹配計(jì)算工具(附教程)

    附件是一款PCB阻抗匹配計(jì)算工具,點(diǎn)擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計(jì)算方法,連板的排法和PCB聯(lián)板的設(shè)計(jì)驗(yàn)驗(yàn)。 PCB設(shè)計(jì)的經(jīng)驗(yàn)建議:       1.一般連板長(zhǎng)寬比率為1:1~2.5:1,同時(shí)注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm,       2.針對(duì)有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向?yàn)閮?yōu)先,考量對(duì)稱防呆,特殊情況另作處理.     4.連板掏空長(zhǎng)度超過板長(zhǎng)度的1/2時(shí),需加補(bǔ)強(qiáng)邊.       5.陰陽板的設(shè)計(jì)需作特殊考量.       6.工藝邊需根據(jù)實(shí)際需要作設(shè)計(jì)調(diào)整,軌道邊一般不少於6mm,實(shí)際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實(shí)際要求下的連板經(jīng)濟(jì)性.       7.FIDUCIAL MARK或稱光學(xué)定位點(diǎn),一般設(shè)計(jì)在對(duì)角處,為2個(gè)或4個(gè),同時(shí)MARK點(diǎn)面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計(jì)在板邊,為對(duì)稱設(shè)計(jì),一般為4個(gè),直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計(jì)的同時(shí),需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請(qǐng)考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標(biāo)簽: PCB 阻抗匹配 計(jì)算工具 教程

    上傳時(shí)間: 2014-12-31

    上傳用戶:sunshine1402

主站蜘蛛池模板: 广南县| 乐业县| 望谟县| 苏州市| 南和县| 漳浦县| 祁连县| 长海县| 琼中| 塘沽区| 开原市| 惠东县| 宜川县| 南澳县| 奉化市| 清涧县| 中超| 兴义市| 东乡县| 黄骅市| 宁远县| 镶黄旗| 乡宁县| 怀仁县| 乳源| 双峰县| 土默特左旗| 钦州市| 蒲城县| 军事| 凤凰县| 肇州县| 灌云县| 高雄县| 桑日县| 托克托县| 富阳市| 若尔盖县| 阿城市| 盐城市| 邯郸县|