亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

減法器

  • 數(shù)字邏輯電路的ASIC設計.pdf.rar

    書名:數(shù)字邏輯電路的ASIC設計/實用電子電路設計叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學出版社 原價:30.00 出版日期:2004-9-1 ISBN:9787030133960 字數(shù):348000 頁數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內容提要 -------------------------------------------------------------------------------- 本書是“實用電子電路設計叢書”之一。本書以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步式電路為基礎,從技術實現(xiàn)的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數(shù)器、定序器設計及應用等,并介紹了實現(xiàn)最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研制開發(fā)人員學習參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設計=更高可靠性設計方法的實現(xiàn) 1.1 面向高性能系統(tǒng)的設計 1.2 同步電路的不足 1.3 同步電路設計 1.4 ASIC機能設計方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復合邏輯門電路的調整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設計 4.1 選擇器、解碼器、編碼器 4.2 比較和運算電路的設計 第5章 計數(shù)器電路的設計 5.1 計數(shù)器設計的基礎 5.2 各種各樣的計數(shù)器設計 5.3 LFSR(M系列發(fā)生器)的設計 第6章 江遜計數(shù)器 6.1 設計高可靠性的江遜計數(shù)器 6.2 沖刷順序的組成 第7章 定序器設計 7.1 定序器電路設計的基礎知識 7.2 把江遜計數(shù)器制作成狀態(tài)機 7.3 一比特熱位狀態(tài)機與江遜狀態(tài)機 7.4 跳躍動作的設計 第8章 定序器的高可靠化技術 8.1 高可靠性定序器概述 8.2 關注高可靠性江遜狀態(tài)機 第9章 定序器的應用設計 9.1 軟件處理與硬件處理 9.2 自動扶梯的設計 9.3 信號機的設計 9.4 數(shù)碼存錢箱的設計 9.5 數(shù)字鎖相環(huán)的設計 第10章 實現(xiàn)最佳設計的方法 10.1 如何杜絕運行錯誤的產生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設定 參考文獻

    標簽: ASIC 數(shù)字邏輯電路

    上傳時間: 2013-06-15

    上傳用戶:龍飛艇

  • DVB系統(tǒng)信道編碼的研究與FPGA實現(xiàn).rar

    數(shù)字圖像通信的最廣泛的應用就是數(shù)字電視廣播系統(tǒng),與以往的模擬電視業(yè)務相比,數(shù)字電視在節(jié)省頻譜資源、提高節(jié)目質量方面帶來了一場新的革命,而與此對應的DVB(Digital Video Broadcasting)標準的建立更是加速了數(shù)字電視廣播系統(tǒng)的大規(guī)模應用。DVB標準選定MPEG—2標準作為音頻及視頻的編碼壓縮方式,隨后對MPEG—2碼流進行打包形成TS流(transport stream),進行多個傳輸流復用,最后通過不同媒介進行傳輸。在DVB標準的傳輸系統(tǒng)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敚瑸榱吮U蠄D像質量,使數(shù)字節(jié)目在傳輸過程中避免出現(xiàn)因受到各種信道噪聲干擾而出現(xiàn)失真的現(xiàn)象,都采用了信道編碼的方式來保護傳輸數(shù)據(jù)。信道編碼是數(shù)字通信系統(tǒng)中一個必需的、重要的環(huán)節(jié)。 信道編碼設計方案的優(yōu)劣決定了DVB系統(tǒng)的成功與否,本文重點研究了DVB系統(tǒng)中的信道編碼算法及其FPGA實現(xiàn)方案,主要進行了如下幾項工作: 1)介紹了DVB系統(tǒng)信道編碼的基本概念及特點,深入研究了DVB標準中信道編碼部分的關鍵技術,并針對每個信道編碼模塊進行工作原理分析、算法分析。 2)根據(jù)DVB信道編碼的特點,重點對信道編碼中四個模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實現(xiàn)算法進行了比較詳細的分析,并闡述了每個模塊及QPSK調制的設計方案及實現(xiàn)模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數(shù)乘法器的特點,對編碼器進行了優(yōu)化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實現(xiàn)起來更為簡單且節(jié)省了FPGA器件內部資源。 4)設計以Altera公司的QuartusⅡ為開發(fā)平臺,利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調制的硬件實現(xiàn),通過Verilog HDL描述和時序仿真來驗證算法的可行性,并給出系統(tǒng)設計中減少毛刺的方法,使系統(tǒng)更為穩(wěn)定。最終的系統(tǒng)仿真結果表明該系統(tǒng)工作穩(wěn)定,達到了DVB系統(tǒng)信道編碼設計的要求。

    標簽: FPGA DVB

    上傳時間: 2013-06-26

    上傳用戶:allen-zhao123

  • 基于FPGA語音識別系統(tǒng)設計與實現(xiàn).rar

    近年來,語音識別研究大部分集中在算法設計和改進等方面,而隨著半導體技術的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術水平的不斷提高,新的硬件平臺的推出,語音識別實現(xiàn)平臺有了更多的選擇。語音識別技術在與DSP、FPGA、ASIC等器件為平臺的嵌入式系統(tǒng)結合后,逐漸向實用化、小型化方向發(fā)展。 本課題通過對現(xiàn)有各種語音特征參數(shù)與孤立詞語音識別模型進行研究的基礎上,重點探索基于動態(tài)時間規(guī)整算法的DTW模型在孤立詞語音識別領域的應用,并結合基于FPGA的SOPC系統(tǒng),在嵌入式平臺上實現(xiàn)具有較好精度與速度的孤立詞語音識別系統(tǒng)。 本系統(tǒng)整體設計基于DE2開發(fā)平臺,采用基于Nios II的SOPC技術。采用這種解決方案的優(yōu)點是實現(xiàn)了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時系統(tǒng)控制核心都在FPGA內部實現(xiàn),可以極為方便地更新和升級系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護性。 此外,由于本系統(tǒng)需要大量的高速數(shù)據(jù)運算,在設計中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實現(xiàn)了語音信號的端點檢測模塊,F(xiàn)FT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設計模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢,以及配套開發(fā)環(huán)境中的Avalon總線自定義硬件外設,使系統(tǒng)處理數(shù)字信號的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個方面: (1)結合ALTERA CYCLONE II芯片的特點,確定了基于FPGA語音識別系統(tǒng)的總體設計,在此基礎上進行了系統(tǒng)的軟硬件的選擇和設計。 (2)自主設計了純硬件描述語言的驅動電路設計,完成了高速語音采集的工作,并且對存儲數(shù)據(jù)芯片SRAM中的原始語音數(shù)據(jù)進行提取導入MATLAB平臺測試數(shù)據(jù)的正確性。整個程序測試的方式對系統(tǒng)的模塊測試起到重要的作用。 (3)完成高速定點256點的FFT模塊的設計,此模塊是系統(tǒng)成敗的關鍵,實現(xiàn)高速實時的運算。 (4)結合SOPC的特性,設計了人機友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅動接口設計完成用戶定制的系統(tǒng)。 (5)進行了整體系統(tǒng)測試,系統(tǒng)可以較穩(wěn)定地實現(xiàn)實時處理的目的,具有一定的市場潛在價值。

    標簽: FPGA 語音識別 系統(tǒng)設計

    上傳時間: 2013-05-23

    上傳用戶:ABCD_ABCD

  • 基于FPGA的數(shù)字信號處理算法研究與高效實現(xiàn).rar

    現(xiàn)代數(shù)字信號處理對實時性提出了很高的要求,當最快的數(shù)字信號處理器(DSP)仍無法達到速度要求時,唯一的選擇是增加處理器的數(shù)目,或采用客戶定制的門陣列產品。隨著可編程邏輯器件技術的發(fā)展,具有強大并行處理能力的現(xiàn)場可編程門陣列(FPGA)在成本、性能、體積等方面都顯示出了優(yōu)勢。本文以此為背景,研究了基于FPGA的快速傅立葉變換、數(shù)字濾波、相關運算等數(shù)字信號處理算法的高效實現(xiàn)。 首先,針對圖像聲納實時性的要求和FPGA片內資源的限制,設計了級聯(lián)和并行遞歸兩種結構的FFT處理器。文中詳細討論了利用流水線技術和并行處理技術提高FFT處理器運算速度的方法,并針對蝶形運算的特點提出了一些優(yōu)化和改進措施。 其次,分析了具有相同結構的數(shù)字濾波和相關運算的特點,采用了有乘法器和無乘法器兩種結構實現(xiàn)乘累加(MAC)運算。無乘法器結構采用分布式算法(DA),將乘法運算轉化為FPGA易于實現(xiàn)的查表和移位累加操作,顯著提高了運算效率。此外,還對相關運算的時域多MAC方法及頻域FFT方法進行了研究。 最后,完成了圖像聲納預處理模塊。在一片EP2S60上實現(xiàn)了對160路信號的接收、濾波、正交變換以及發(fā)送等處理。實驗表明,本論文所有算法均達到了設計要求。

    標簽: FPGA 數(shù)字信號處理 算法研究

    上傳時間: 2013-06-09

    上傳用戶:zgu489

  • 地面數(shù)字電視廣播系統(tǒng)中SRRC濾波器及FFT處理器的設計與FPGA實現(xiàn).rar

    隨著人們對數(shù)字電視和數(shù)字視頻信息的需求越來越大,數(shù)字電視廣播在中國迅速的發(fā)展起來。近幾年,數(shù)字電視傳輸系統(tǒng)技術逐漸成熟,數(shù)字電視地面廣播(DTTB)傳輸標準也于2006年8月30號正式出臺。此標準技術是由我國多家單位聯(lián)合研究的,具有自主知識產權的數(shù)字地面電視傳輸標準。DTTB系統(tǒng)標準的研究與仿真,具有巨大的實用價值和廣闊的市場前景。 @@ 本文首先研究了地面數(shù)字電視廣播標準中平方根升余弦(SRRC)濾波器(滾降系數(shù)為0.05)的結構設計,介紹了一種適合在FPGA中實現(xiàn)的高階高速FIR濾波器的并行流水線結構。在本設計中,以CSD數(shù)優(yōu)化濾波器系數(shù),并運用簡化加法器圖(Reduced Adder Graph,RAG)算法進行改進,最后采用并行處理的轉置型流水線結構實現(xiàn)。 @@ 接著研究數(shù)字電視地面?zhèn)鬏敇藴什捎玫膫鬏敿夹g-OFDM的基本概念和技術特點,并研究了清華大學提出的DMB-T方案中TDS-OFDM信號幀的組成結構以及相關原理。 @@ 最后,本文針對OFDM調制所需要的3780點FFT處理器進行研究。為了保證OFDM信號的采樣率和時域導頻的采樣率相同,以達到較好的同步性能,采用了3780個正交子載波的設計方案。在實現(xiàn)過程中,分析比較了多種算法的計算復雜性,設計出在硬件實現(xiàn)復雜度上進行優(yōu)化的3780點FFT處理器的數(shù)據(jù)流流水線算法。之后,通過定點仿真比較各模塊輸出的動態(tài)范圍和概率分布,設計出定點字長的優(yōu)化方案,并分析計算了這一處理器的輸出信噪比與內部各模塊字長的關系,進一步降低了硬件實現(xiàn)復雜性。 @@關鍵字:數(shù)字電視地面廣播傳輸(DTTB);平方根升余弦濾波器(SRRC);正交頻分復用調制(OFDM);快速傅立葉變換(FFT); 3780

    標簽: SRRC FPGA FFT

    上傳時間: 2013-04-24

    上傳用戶:mdrd3080

  • 基于FPGA的計算機組成原理實驗系統(tǒng)的設計與仿真.rar

    “計算機組成原理”是計算機專業(yè)的一門核心課程。傳統(tǒng)的計算機組成原理實驗是在指令格式、尋址方式、運算器、控制器、存儲器等都相對固定的情況下進行,學生主要進行功能實現(xiàn)和驗證,缺少自主設計和創(chuàng)新過程。 為改變這種狀況,須更新現(xiàn)有的計算機組成原理實驗系統(tǒng)。采用FPGA芯片作為載體,使用EDA開發(fā)工具,用硬件描述語言實現(xiàn)不同的硬件邏輯,再與硬件的輸入輸出接口線路相連,最終組成一臺可用于組成實驗教學的完整計算機系統(tǒng)。這期間學生將掌握組成原理實驗系統(tǒng)的各個部件的功能及其相互之間如何協(xié)作。本實驗系統(tǒng)能夠讓學生完成有關計算機組成原理的部件實驗和整機實驗:部件實驗包括加法器、乘法器、除法器、算術邏輯運算單元、控制器、存儲器等;整機實驗可以獨立實現(xiàn)各部件的功能描述。該系統(tǒng)能夠幫助學生鞏固課堂知識并增強設計能力。 為實現(xiàn)上述目的,依據(jù)EDA技術的開發(fā)流程和方法,建立了一個完整的體系,其中包括控制模塊、內存模塊、運算器模塊、通用寄存器組及其控制部件、程序計數(shù)器、地址寄存器、指令寄存器、時序部件、數(shù)據(jù)控制部件、狀態(tài)值控制部件,以及為幫學生調試而專門設計的輸出觀察部件。在Quartus Ⅱ開發(fā)環(huán)境下,使用Altera公司FPGA芯片,采用VHDL,語言設計并實現(xiàn)了上述模塊。經過仿真測試,所實現(xiàn)的各功能模塊作為獨立部件時能完成各自功能:而將這些部件組合起來的整機系統(tǒng),可以執(zhí)行程序段和進行各種運算處理,達到了設計要求。

    標簽: FPGA 計算機組成原理 實驗系統(tǒng)

    上傳時間: 2013-06-01

    上傳用戶:hebmuljb

  • G729A語音編解碼算法研究及FPGA實現(xiàn).rar

    語音編碼技術始終是語音研究的熱點。語音編碼作為多媒體通信中信息傳輸?shù)囊粋€重要環(huán)節(jié),越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實體聯(lián)合開發(fā)的,國際電信聯(lián)盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計算的復雜度以便于實時實現(xiàn)。因其具有良好的合成語音質量、適中的復雜度、較低的時延等優(yōu)點,G729A標準已被廣泛應用在VOIP網關、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號處理領域的優(yōu)勢,對G729A語音編碼中的線性預測(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場可編程門陣列,F(xiàn)ield Programmable Gate Array)實現(xiàn)進行了深入研究。論文首先對語音信號處理及其發(fā)展進行介紹,深入討論了G729A語音編解碼技術。第二,對Altera公司的Stratix系列可編程器件的內部結構進行了研究,分析了在QuartusII開發(fā)平臺上進行FPGA設計的流程。第三,基于FPGA,對G729A編碼系統(tǒng)的LP分析部分做了具體設計,其中包括自相關函數(shù)和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進行了詳細的分析。第四,針對系統(tǒng)所使用的除法運算都是商小于1的特點,設計并實現(xiàn)了一個系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標芯片EP1S30F780C7上,對LP分析系統(tǒng)進行了驗證,證明了方案的可行性。

    標簽: G729A FPGA 語音編解碼

    上傳時間: 2013-06-20

    上傳用戶:pwcsoft

  • 基于FPGA的PID控制器研究與實現(xiàn).rar

    基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實現(xiàn)PID軟算法的微處理器因為強干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質上解決這個問題。因此,利用FPGA開發(fā)技術,實現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內部結構特點,總結FPGA設計技術及開發(fā)流程,指出實現(xiàn)結構優(yōu)化設計,降低設計難度,是擴展設計功能、提高芯片性能和產品性價比的關鍵。控制系統(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統(tǒng)的關鍵部件。在分析FPGA設計結構類型和特點的基礎上,提出一種基于FPGA改進型并行結構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數(shù)運算結果的位擴展處理,進行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結合設計實現(xiàn)了PID控制器,用Modelsim仿真驗證了設計結果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設計完成了12位模數(shù)AD轉換器、數(shù)據(jù)顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結果表明,達到無超調的穩(wěn)定控制要求,為降低FPGA實現(xiàn)PID控制器的設計難度提供了有效的方法。

    標簽: FPGA PID 控制器

    上傳時間: 2013-06-13

    上傳用戶:15071087253

  • 軟件無線電中數(shù)字下變頻技術研究及FPGA實現(xiàn).rar

    軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術無可比擬的優(yōu)越性,已成為業(yè)界公認的現(xiàn)代無線電通信技術的發(fā)展方向。理想的軟件無線電系統(tǒng)強調體系結構的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結構和功能。目前,直接對射頻(RF)進行采樣的技術尚未實現(xiàn)普及的產品化,而用數(shù)字變頻器在中頻進行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號與輸入采樣信號在乘法器中相乘,再經插值或抽取濾波,其結果是,輸入信號頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應改變,以供后續(xù)模塊做進一步處理。數(shù)字變頻器在發(fā)射設備和接收設備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設備的關鍵部什。大規(guī)模可編程邏輯器件的應用為現(xiàn)代通信系統(tǒng)的設計帶來極大的靈活性。基于FPGA的數(shù)字變頻器設計是深受廣大設計人員歡迎的設計手段。本文的重點研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進行研究顯然是不妥的,因此,本文對數(shù)字上變頻器也作適當介紹。 第一章簡要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實現(xiàn)方法,即基于查找表和基于CORDIC算法的實現(xiàn)。對CORDIc算法作了重點介紹,給出了傳統(tǒng)算法和改進算法,并對基于傳統(tǒng)CORDIC算法的NCO的FPGA實現(xiàn)進行了EDA仿真。 第三章介紹了變速率采樣技術,重點介紹了軟件無線電中廣泛采用的級聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補償法,對前者進行了基于Matlab的理論仿真和FPGA實現(xiàn)的EDA仿真,后者只進行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對基于分布式算法的半帶濾波器的FPGA實現(xiàn)進行了EDA仿真,最后簡要介紹了FIR的多相結構。 第五章對數(shù)字下變頻器系統(tǒng)進行了噪聲綜合分析,給出了一個噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺中頻數(shù)字化應用中的一個實例,給出了測試結果,重點介紹了下變頻器的:FPGA實現(xiàn),其對應的VHDL程序收錄在本文最后的附錄中,希望對從事該領域設計的技術人員具有一定參考價值。

    標簽: FPGA 軟件無線電 數(shù)字下變頻

    上傳時間: 2013-06-30

    上傳用戶:huannan88

  • 基于FPGA的數(shù)據(jù)采集與處理技術的研究.rar

    目前,數(shù)字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現(xiàn)方法卻值得探討。FPGA是近年來廣泛應用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點,大大推動了數(shù)字系統(tǒng)設計的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數(shù)據(jù)采集與處理技術進行研究,基于FPGA在數(shù)據(jù)采樣控制和信號處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點,把FPGA作為整個數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究內容如下: FPGA的單片系統(tǒng)研究。針對數(shù)據(jù)采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統(tǒng)的結構。把整個控制系統(tǒng)分為三個部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設計。FFT算法在數(shù)字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現(xiàn)結構,提出了用FPGA實現(xiàn)FFT的一種設計思想,給出了總體實現(xiàn)框圖。分別設計了旋轉因子復數(shù)乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現(xiàn)了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態(tài)機控制器成功地對各個模塊進行了有序、協(xié)調的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數(shù)據(jù)進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現(xiàn)進行了研究,結合單片系統(tǒng)的特點,把整個系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統(tǒng)可完成對實時信號的高速采集與處理。

    標簽: FPGA 數(shù)據(jù)采集 處理技術

    上傳時間: 2013-04-24

    上傳用戶:362279997

主站蜘蛛池模板: 兴城市| 鄂托克旗| 麻阳| 聂拉木县| 普定县| 光山县| 萝北县| 楚雄市| 离岛区| 临澧县| 贵州省| 四川省| 山西省| 蒙阴县| 威信县| 江永县| 荥经县| 龙陵县| 湖口县| 隆化县| 响水县| 宜丰县| 承德市| 武定县| 福州市| 石城县| 喀喇沁旗| 彰武县| 左贡县| 潼关县| 辽宁省| 阿勒泰市| 漳浦县| 云南省| 丰原市| 蕉岭县| 西和县| 吴忠市| 滦南县| 夏河县| 海安县|