單片機(jī)C語(yǔ)言程序設(shè)計(jì)實(shí)訓(xùn)100例基于單片機(jī)C語(yǔ)言程序設(shè)計(jì)實(shí)訓(xùn)100例基于8051Proteus仿真單片機(jī)C語(yǔ)言程序設(shè)計(jì)實(shí)訓(xùn)100例基于8051Proteus仿真
標(biāo)簽: 100l 單片機(jī) C語(yǔ)言 程序設(shè)計(jì)
上傳時(shí)間: 2013-06-17
上傳用戶:wang0123456789
C+Interfaces+and+Implementations\r\r\n這是C語(yǔ)言接口與實(shí)現(xiàn)一書的源碼.-C+ Interfaces+ And+ Implementations This is t
標(biāo)簽: Implementations Interfaces and
上傳時(shí)間: 2013-04-24
上傳用戶:博雅abcd
本文首先在介紹多用戶檢測(cè)技術(shù)的原理以及系統(tǒng)模型的基礎(chǔ)上,對(duì)比分析了幾種多用戶檢測(cè)算法的性能,給出了算法選擇的依據(jù)。為了同時(shí)克服多址干擾和多徑干擾,給出了融合多用戶檢測(cè)與分集合并技術(shù)的接收機(jī)結(jié)構(gòu)。 接著,針對(duì)WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴(kuò)頻使用的OVSF碼和擾碼,分析了擾碼的延時(shí)自相關(guān)特性和互相關(guān)特性,指出了存在多址干擾和多徑干擾的根源。在此基礎(chǔ)上,給出了解相關(guān)檢測(cè)器的數(shù)學(xué)公式推導(dǎo)和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴(kuò)頻比、信道估計(jì)精度等參數(shù)對(duì)系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級(jí)上的抵消,需要對(duì)用戶信號(hào)重構(gòu),因此具有較高的復(fù)雜度。在解相關(guān)檢測(cè)器的基礎(chǔ)上,衍生出符號(hào)級(jí)上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級(jí)數(shù)等參數(shù)的最佳取值,并進(jìn)行了算法性能比較。仿真結(jié)果驗(yàn)證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動(dòng)臺(tái)解復(fù)用技術(shù)的硬件實(shí)現(xiàn),在FPGA平臺(tái)上分別實(shí)現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
標(biāo)簽: WCDMA FPGA 多用戶檢測(cè) 下行鏈路
上傳時(shí)間: 2013-07-29
上傳用戶:jiangxin1234
隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬(wàn)門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.
標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)
上傳時(shí)間: 2013-07-16
上傳用戶:asdkin
更加深刻理解C語(yǔ)言,以及C語(yǔ)言語(yǔ)法講解,易犯錯(cuò)誤
上傳時(shí)間: 2013-07-10
上傳用戶:zhaoq123
C/C++程序設(shè)計(jì)教程.zipC/C++程序設(shè)計(jì)教程.zip-C/C++ Programming Guide. ZipC/C++ Programming Guide. Zip
標(biāo)簽: 程序設(shè)計(jì) 教程
上傳時(shí)間: 2013-08-02
上傳用戶:sssl
21天學(xué)通c++,c++快速入門書籍,Jesse Liberty著
標(biāo)簽:
上傳時(shí)間: 2013-04-24
上傳用戶:完瑪才讓
高質(zhì)量C編程指南是具有一定C基礎(chǔ)的,進(jìn)入更高層次的最佳選擇
上傳時(shí)間: 2013-04-24
上傳用戶:wangrijun
Visual C++ 6.0 實(shí)例教程.pdf-Visual C++ 6.0 tutorial examples. Pdf\r\n
標(biāo)簽: shilijiaocheng Visual-C 6.0
上傳時(shí)間: 2013-04-24
上傳用戶:nbdedu
本文首先介紹了三種專門用于模糊邏輯控制系統(tǒng)設(shè)計(jì)的軟件系統(tǒng)。詳細(xì)地介紹了利用軟件進(jìn)行模糊邏輯控制系統(tǒng)設(shè)計(jì)的基本原理以及模糊控制器的軟件程序設(shè)計(jì)方法。實(shí)驗(yàn)表明,模糊邏輯系統(tǒng)的C 語(yǔ)言實(shí)現(xiàn)方法是完全可行的,
標(biāo)簽: 模糊邏輯 C語(yǔ)言 實(shí)現(xiàn)方法
上傳時(shí)間: 2013-04-24
上傳用戶:fandeshun
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1