μC-OS-Ⅱ中文手冊,共分為十二個章節。第1章:范例,第2章 實時系統概念,第3章 內核結構,第4 章 任務管理,第5 章 時間管理,第6 章 任務之間的通訊與同步,第7 章 內存管理,第8章 移植μC/OS-Ⅱ,第9章 μC/OS-II在80x86上的移植,第10章從 μC/OS 升級到 μC/OS-II,第11 章 參考手冊,第12章 配置手冊。
標簽: C-OS
上傳時間: 2013-04-24
上傳用戶:william345
單片機C語言的理論書籍,內容比較豐富,涵蓋了單片機C語言的各種應用。
標簽: 單片機 C語言
上傳時間: 2013-07-11
上傳用戶:liangrb
這是我們實驗室培訓C語言時用的課件,個人覺得很不錯
標簽: 譚浩強 C語言
上傳時間: 2013-06-25
上傳用戶:zhengjian
ARM嵌入式系統C語言編程資料,歡迎各位朋友 下載
標簽: ARM 嵌入式系統 C語言編程
上傳時間: 2013-06-06
上傳用戶:himbly
C程序設計語言(第2版·新版)非掃描版&詳細書簽版.pdfC程序設計語言(第2版·新版)非掃描版&詳細書簽版.pdf
標簽: C程序設計 語言
上傳用戶:busterman
隨著現代DSP、FPGA等數字芯片的信號處理能力不斷提高,基于軟件無線電技術的現代通信與信息處理系統也得到了更為廣泛的應用。軟件無線電的基本思想是以一個通用、標準、模塊化的硬件系統作為其應用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現,從而將無線通信新系統、新產品的開發逐步轉移到軟件上來。另一方面,現代信號處理系統對數據的處理速度、處理精度和動態范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業界的重視。 @@ 目前的高速實時信號處理系統一般均采用DSP+FPGA的架構,其中DSP主要負責完成系統通信和基帶信號處理算法,而FPGA主要完成信號預處理等前端算法,并提供系統常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統的FPGA軟件設計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統的架構。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構成系統信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統當中以擴展系統音視頻信號處理能力,體現系統的通用性。 @@ 基于FPGA的嵌入式系統設計正逐漸成為現代FPGA應用的一個熱點。結合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內設計了一個嵌入式系統,完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內集成的三態以太網MAC硬核模塊,實現了系統與上位PC機之間的以太網通信鏈路。此外,為擴展系統功能,適應未來可能的軟件升級,進一步提高系統的通用性,還將嵌入式實時操作系統μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發器的高速串行傳輸設計的關鍵技術和基本的設計方法,充分體現了目前高速實時信號處理系統的發展要求和趨勢。 @@關鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統;MicroBlaze
標簽: FPGA 實時信號 處理系統
上傳時間: 2013-05-17
上傳用戶:wangchong
51單片機應用程序設計實例,包括C語言程序和電路圖
標簽: 51單片機C語言 應用程序 設計實例
上傳時間: 2013-07-02
上傳用戶:mj16166
C語言深度解剖 解開程序員面試筆試的秘密 以含金量勇敢挑戰國內外同類書籍 陳正沖 編著
標簽: C語言
上傳時間: 2013-07-15
上傳用戶:helllovebody
現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。
標簽: FPGA 高速串行 接口模塊
上傳用戶:戀天使569
基于51單片機的電子時鐘C程序源代碼程序
標簽: 電子鐘 C程序
上傳用戶:wfl_yy
蟲蟲下載站版權所有 京ICP備2021023401號-1