在LON網程序設計中使用Neuron C語言。Neuron C是一種基于ANSIC且帶有網絡通信和高級硬件設備接口擴展語句的高級語言。它增加了對I/O、事件處理、消息傳遞和分散數據目標的支持, 擴充了包括軟定時器、網絡變量、顯示消息、一個多任務調度程序以及其它各具特點的函數等。采用Neuron C語言開發的應用程序,可直接在Lonbuilder神經元仿真器上進行調試,因此應用程序的開發可獨立于硬件設計進行
上傳時間: 2013-12-20
上傳用戶:dragonhaixm
替代加密: A B C D E F G H I J K L M N O P Q R S T U V W 密文 Y Z D M R N H X J L I O Q U W A C B E G F K P 明文 X Y Z T S V I HAVE A DREAM!# 密文?? 用ARM編程實現替代加密。
標簽: 加密
上傳時間: 2016-07-17
上傳用戶:qq521
C編譯器產生的可顯示機器碼/匯編代碼文件,其中附有源C v: v: @8 g: X& z代碼作為注釋 : z! [3 \) O&...UWOW Grave Composer音樂模塊(MOD)文件 + Q* T) \ z) R f$ a: H, iWP WordPerfect文檔 H! t7 D2 |...
上傳時間: 2013-12-14
上傳用戶:love_stanford
the De-interlace video processing developed with C++ enviroment in Motion adaptive in 3D and Bi-indirection ELA in 2D
標簽: De-interlace processing enviroment developed
上傳時間: 2013-12-28
上傳用戶:WMC_geophy
本人上傳的是RSCODE1.O源程序C語言文件
上傳時間: 2016-08-14
上傳用戶:hoperingcong
OPEN-JTAG ARM JTAG 測試原理 1 前言 本篇報告主要介紹ARM JTAG測試的基本原理。基本的內容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹,在此基礎上,結合ARM7TDMI詳細介紹了的JTAG測試原理。 2 IEEE Standard 1149.1 - Test Access Port and Boundary-Scan Architecture 從IEEE的JTAG測試標準開始,JTAG是JOINT TEST ACTION GROUP的簡稱。IEEE 1149.1標準最初是由JTAG這個組織提出,最終由IEEE批準並且標準化,所以,IEEE 1149.1這個標準一般也俗稱JTAG測試標準。 接下來介紹TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的基本架構。
標簽: JTAG BOUNDARY-SCAN OPEN-JTAG ARM
上傳時間: 2016-08-16
上傳用戶:sssl
FFT代原碼為C++需要測過才能用,所有檔案階完整
標簽: FFT
上傳時間: 2016-08-17
上傳用戶:zhanditian
包括BASE64編碼的C語言實現,DES加密的C實現,共享內存,信號量的C實現
上傳時間: 2016-08-20
上傳用戶:Shaikh
1. compile: mpicc cjacobi.c -o cjacobi -lm 2. run: mpirun -np 4 cjacobi 3. result: Input of file "dataIn.txt"
標簽: cjacobi compile mpirun result
上傳時間: 2016-08-24
上傳用戶:xiaoxiang
RS232.C was written to provide all of the basic functionality needed to employ serial I/O in any application written with Borland C language compilers. Some features are: 1. Ease of use. No assembly language or library files are used and a simple "#include" statement is all that is required to access all of the functions provided. 2. Both input and output are buffered and interrupt driven for efficiency. 3. Serial ports 1 - 4 are supported on PC, AT and PS/2 compatibles.Chained interrupts used on port 3 and 4 are allowed for so as not to interfere with devices such as a mouse or printer. Transmission speeds of 110 to 115200 baud are available. 4. Detection and utilization of hardware buffered UARTs (NS16550AF etc.) found in some machines is automatic. 5. Interrupt driven hardware and XON/XOFF flow control is provided for. 6. All source code is included. RS232.C can be used with all memory models.
標簽: functionality provide written employ
上傳時間: 2016-08-24
上傳用戶:小眼睛LSL