作為新一代直流輸電技術(shù),基于電壓源換流器的高壓直流輸電憑借其獨(dú)特的技術(shù)優(yōu)點(diǎn)取得了飛速的發(fā)展,并已在新能源發(fā)電系統(tǒng)聯(lián)網(wǎng)、電網(wǎng)非同步互聯(lián)、無(wú)源系統(tǒng)供電、無(wú)功補(bǔ)償?shù)葓?chǎng)合得到實(shí)際工程應(yīng)用。在我國(guó),VSC-HVDC的研究尚處于起步階段。本論文著重開(kāi)展了VSC-HVDC技術(shù)的數(shù)學(xué)建模和控制策略的研究。論文的主要工作和取得的創(chuàng)新性成果如下: 1.建立了系統(tǒng)標(biāo)么值模型,分析了VSC-HVDC的運(yùn)行原理和穩(wěn)態(tài)功率特性。明確了系統(tǒng)主電路參數(shù)對(duì)運(yùn)行特性的影響,在此基礎(chǔ)上提出了一種功率定義下的換流電抗、直流電壓和直流電容以及頻域下的交流濾波器參數(shù)設(shè)計(jì)方法。 2.設(shè)計(jì)了一種基于無(wú)差拍控制的VSC-HVDC直接電流離散控制器。針對(duì)控制系統(tǒng)存在的VSC電壓輸出能力限制、PI控制器積分飽和現(xiàn)象和離散采樣時(shí)間延遲問(wèn)題,提出了相應(yīng)的解決方法,推導(dǎo)了其電流內(nèi)環(huán)控制器與功率外環(huán)離散控制器的設(shè)計(jì)原則。 3.推導(dǎo)了換流站網(wǎng)側(cè)與VSC交流側(cè)功率節(jié)點(diǎn)以及換流電抗與損耗電阻上的瞬時(shí)功率方程,在此基礎(chǔ)上提出了一種換流站網(wǎng)側(cè)功率節(jié)點(diǎn)控制并補(bǔ)償換流電抗與損耗電阻消耗二倍頻功率的不平衡控制策略,設(shè)計(jì)了該控制策略下的雙序矢量控制器模型。同時(shí)針對(duì)傳統(tǒng)dq軟件鎖相環(huán)在電壓不平衡時(shí)鎖相速度慢的缺點(diǎn),提出了一種基于前置相序分解的頻率自適應(yīng)dq鎖相環(huán),提高了不平衡控制算法的動(dòng)態(tài)性能與穩(wěn)態(tài)特性。 4.對(duì)VSC閥在交流電網(wǎng)低電壓故障下的過(guò)流現(xiàn)象進(jìn)行分析并提出了一種考慮正負(fù)序分量影響的指令電流限制器,保證了故障限流效果。分析比較了VSC閥電流裕度穿越法和指令電流限制器穿越法的特性,在此基礎(chǔ)上提出一種結(jié)合正負(fù)序指令電流限制器與控制模式切換的交流電網(wǎng)低電壓穿越控制方法,從而解決交流電網(wǎng)低電壓故障時(shí)系統(tǒng)穩(wěn)定與VSC過(guò)流問(wèn)題。 5.在分析現(xiàn)有VSC-HVDC拓?fù)涞幕A(chǔ)上,從降低電力電子器件直接串聯(lián)數(shù)目、器件開(kāi)關(guān)頻率和簡(jiǎn)化主電路拓?fù)浣Y(jié)構(gòu)三個(gè)方面出發(fā),將傳統(tǒng)直流輸電中常用的變壓器隔離式多模塊結(jié)構(gòu)引入VSC-HVDC系統(tǒng),并針對(duì)該模塊級(jí)聯(lián)式拓?fù)涮岢鲆环N系統(tǒng)協(xié)調(diào)控制與模塊獨(dú)立運(yùn)行相結(jié)合的新型控制策略。針對(duì)該拓?fù)湎滤投苏敬嬖诘母髂K直流側(cè)電容電壓均衡問(wèn)題,提出了一種基于有功分量調(diào)節(jié)的直流側(cè)電壓控制方法。
上傳時(shí)間: 2013-06-03
上傳用戶:lw4463301
逆變器作為光伏陣列和電網(wǎng)接口的主要設(shè)備,它的性能決定著整個(gè)光伏發(fā)電系統(tǒng)的性能。為了將光伏陣列產(chǎn)生的電能最大限度地饋入電網(wǎng),并提高其運(yùn)行的穩(wěn)定度、可靠性和精確度,必須對(duì)并網(wǎng)逆變器的主電路拓?fù)溥x擇、濾波器參數(shù)設(shè)計(jì)及其控制策略選取等進(jìn)行深入研究。 論文首先分析了光伏發(fā)電的國(guó)內(nèi)外發(fā)展現(xiàn)狀和應(yīng)用前景,對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)的種類、結(jié)構(gòu)和并網(wǎng)標(biāo)準(zhǔn)進(jìn)行了綜述。針對(duì)眾多適用于光伏并網(wǎng)的逆變器拓?fù)溥M(jìn)行了詳細(xì)的比較分析,最終確定了一臺(tái)單相滿載功率1kW、并網(wǎng)電壓220V的逆變器拓?fù)浼捌渲麟娐穮?shù),對(duì)其輸出濾波器參數(shù)進(jìn)行設(shè)計(jì),并對(duì)其進(jìn)行了幅頻特性分析。 其次,詳細(xì)分析和研究逆變器的并網(wǎng)控制策略,確定了在獨(dú)立工作模式下的瞬時(shí)電壓控制策略和在并網(wǎng)工作模式下的瞬時(shí)電流控制策略。根據(jù)選定的控制策略分別對(duì)其控制系統(tǒng)進(jìn)行了建模和閉環(huán)參數(shù)設(shè)計(jì),并利用Sabet軟件進(jìn)行系統(tǒng)仿真,驗(yàn)證了系統(tǒng)建模和設(shè)計(jì)的正確性。 接著,在分析光伏陣列特性的基礎(chǔ)上,總結(jié)和比較了常用的幾種MPPT(Maximum Power Point Tracking)控制方法,通過(guò)擾動(dòng)觀測(cè)法對(duì)并網(wǎng)逆變器輸出電流的控制,實(shí)現(xiàn)了光伏陣列的MPPT,并給出了設(shè)計(jì)方案和實(shí)驗(yàn)驗(yàn)證。 最后,根據(jù)以上分析結(jié)果,研制了一臺(tái)基于DSP控制的光伏并網(wǎng)逆變器的試驗(yàn)樣機(jī),并詳述了其軟硬件的設(shè)計(jì)方案,給出了相關(guān)實(shí)驗(yàn)結(jié)果。
標(biāo)簽: 單相 光伏并網(wǎng) 逆變器
上傳時(shí)間: 2013-04-24
上傳用戶:天天天天
為了減小異步電機(jī)在起動(dòng)過(guò)程中過(guò)高電流對(duì)電網(wǎng)的沖擊,消除傳統(tǒng)降壓起動(dòng)對(duì)電器和機(jī)械設(shè)備的不利影響,提高電機(jī)的起動(dòng)特性,本文基于電力電子技術(shù)對(duì)異步電機(jī)的軟起動(dòng)進(jìn)行了較為深刻的研究。 本文介紹并設(shè)計(jì)了一種基于PIC18F4550的新型的軟起動(dòng)器。在功能上,除了具有一般的電壓斜坡軟起動(dòng)和電流限流軟起動(dòng)功能,還增加了專門針對(duì)泵類負(fù)載的轉(zhuǎn)矩閉環(huán)泵控軟起動(dòng)模式。這種起動(dòng)方式有效的降低了水泵起動(dòng)和停止時(shí)造成的水錘,并減輕了管路系統(tǒng)的振蕩。同時(shí),針對(duì)異步電動(dòng)機(jī)軟起動(dòng)過(guò)程中出現(xiàn)的電流、電磁轉(zhuǎn)矩以及轉(zhuǎn)速振蕩問(wèn)題,分析了引起振蕩的影響因素及其產(chǎn)生原因,采用以電流關(guān)斷時(shí)刻為晶閘管觸發(fā)基準(zhǔn)來(lái)抑制振蕩問(wèn)題。 文章首先分析研究了異步電機(jī)的基本結(jié)構(gòu)和工作原理,確定了軟起動(dòng)器所采用的基本原理和控制方法。分析得出為改善泵類負(fù)載起動(dòng)性能所采用的轉(zhuǎn)矩閉環(huán)泵控制策略以及為減小振蕩所采用的關(guān)斷角控制方法的可行性。 其次,本課題對(duì)傳統(tǒng)的軟起動(dòng)器的改進(jìn)進(jìn)行了嘗試。采用Microchip公司的PIC18F4550芯片為控制核心。在此基礎(chǔ)上,詳細(xì)介紹了交流采樣電路、同步觸發(fā)電路以及通迅接口電路等硬件電路。軟件方面采用C語(yǔ)言和匯編語(yǔ)言混合編程實(shí)現(xiàn)模塊化程序的設(shè)計(jì),在文中較為詳細(xì)地介紹了控制系統(tǒng)各部分軟件的設(shè)計(jì)思想和實(shí)現(xiàn),其中包括主程序流程、各種起動(dòng)方式的控制程序等。 在文章最后給出了基于MATLAB搭建的軟起動(dòng)系統(tǒng)的仿真模型,仿真結(jié)果表明這種帶泵控制功能的軟起動(dòng)器可以有效的減小電機(jī)起動(dòng)過(guò)程中過(guò)高電流對(duì)電網(wǎng)的沖擊,優(yōu)化了電機(jī)的起動(dòng)性能。
標(biāo)簽: PIC 異步電機(jī) 軟起動(dòng)器
上傳時(shí)間: 2013-06-13
上傳用戶:wang5829
超聲波電源廣泛應(yīng)用于超聲波加工、診斷、清洗等領(lǐng)域,其負(fù)載超聲波換能器是一種將超音頻的電能轉(zhuǎn)變?yōu)闄C(jī)械振動(dòng)的器件。由于超聲換能器是一種容性負(fù)載,因此換能器與發(fā)生器之間需要進(jìn)行阻抗匹配才能工作在最佳狀態(tài)。串聯(lián)匹配能夠有效濾除開(kāi)關(guān)型電源輸出方波存在的高次諧波成分,因此應(yīng)用較為廣泛。但是環(huán)境溫度或元件老化等原因會(huì)導(dǎo)致?lián)Q能器的諧振頻率發(fā)生漂移,使諧振系統(tǒng)失諧。傳統(tǒng)的解決辦法就是頻率跟蹤,但是頻率跟蹤只能保證系統(tǒng)整體電壓電流同頻同相,由于工作頻率改變了而匹配電感不變,此時(shí)換能器內(nèi)部動(dòng)態(tài)支路工作在非諧振狀態(tài),導(dǎo)致?lián)Q能器功率損耗和發(fā)熱,致使輸出能量大幅度下降甚至停振,在實(shí)際應(yīng)用中受到限制。所以,在跟蹤諧振點(diǎn)調(diào)節(jié)逆變器開(kāi)關(guān)頻率的同時(shí)應(yīng)改變匹配電感才能使諧振系統(tǒng)工作在最高效能狀態(tài)。針對(duì)按固定諧振點(diǎn)匹配超聲波換能器電感參數(shù)存在的缺點(diǎn),本文應(yīng)用耦合振蕩法對(duì)換能器的匹配電感和耦合頻率之間的關(guān)系建立數(shù)學(xué)模型,證實(shí)了匹配電感隨諧振頻率變化的規(guī)律。給出利用這一模型與耦合工作頻率之間的關(guān)系動(dòng)態(tài)選擇換能器匹配電感的方法。經(jīng)過(guò)分析比較,選擇了基于磁通控制原理的可控電抗器作為匹配電感,通過(guò)改變電抗控制度調(diào)節(jié)電抗值。并給出了實(shí)現(xiàn)這一方案的電路原理和控制方法。最后本文以DSP TMS320F2812為核心設(shè)計(jì)出實(shí)現(xiàn)這一原理的超聲波逆變電源。實(shí)驗(yàn)結(jié)果表明基于磁通控制的可控電抗器可以實(shí)現(xiàn)電抗值隨電抗控制度線性無(wú)級(jí)可調(diào),由于該電抗器輸出正弦波,理論上沒(méi)有諧波污染。具體采用復(fù)合控制策略,穩(wěn)態(tài)時(shí),換能器工作在DPLL鎖定頻率上;動(dòng)態(tài)時(shí),逐步修改匹配電抗大小,搜索輸出電流的最大值,再結(jié)合DPLL鎖定該頻率。配合PS-PWM可實(shí)現(xiàn)功率連續(xù)可調(diào)。該超聲波換能系統(tǒng)能夠有效的跟隨最大電流輸出頻率,即使頻率發(fā)生漂移系統(tǒng)仍能保持工作在最佳狀態(tài),具有實(shí)際應(yīng)用價(jià)值。
標(biāo)簽: 動(dòng)態(tài) 換能器 超聲波電源
上傳時(shí)間: 2013-04-24
上傳用戶:lacsx
本書(shū)主要闡述設(shè)計(jì)射頻與微波功率放大器所需的理論、方法、設(shè)計(jì)技巧,以及將分析計(jì)算與計(jì)算機(jī)輔助設(shè)計(jì)相結(jié)合的優(yōu)化設(shè)計(jì)方法。這些方法提高了設(shè)計(jì)效率,縮短了設(shè)計(jì)周期。本書(shū)內(nèi)容覆蓋非線性電路設(shè)計(jì)方法、非線性主動(dòng)設(shè)備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設(shè)計(jì)、寬帶功率放大器及通信系統(tǒng)中的功率放大器設(shè)計(jì)。 本書(shū)適合從事射頻與微波動(dòng)功率放大器設(shè)計(jì)的工程師、研究人員及高校相關(guān)專業(yè)的師生閱讀。 作者簡(jiǎn)介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設(shè)計(jì)工程師,他曾經(jīng)任教于澳大利亞Linz大學(xué)、新加坡微電子學(xué)院、莫斯科通信和信息技術(shù)大學(xué)。他目前正在講授研究班課程,在該班上,本書(shū)作為國(guó)際微波年會(huì)論文集。 目錄 第1章 雙口網(wǎng)絡(luò)參數(shù) 1.1 傳統(tǒng)的網(wǎng)絡(luò)參數(shù) 1.2 散射參數(shù) 1.3 雙口網(wǎng)絡(luò)參數(shù)間轉(zhuǎn)換 1.4 雙口網(wǎng)絡(luò)的互相連接 1.5 實(shí)際的雙口電路 1.5.1 單元件網(wǎng)絡(luò) 1.5.2 π形和T形網(wǎng)絡(luò) 1.6 具有公共端口的三口網(wǎng)絡(luò) 1.7 傳輸線 參考文獻(xiàn) 第2章 非線性電路設(shè)計(jì)方法 2.1 頻域分析 2.1.1 三角恒等式法 2.1.2 分段線性近似法 2.1.3 貝塞爾函數(shù)法 2.2 時(shí)域分析 2.3 NewtOn.Raphscm算法 2.4 準(zhǔn)線性法 2.5 諧波平衡法 參考文獻(xiàn) 第3章 非線性有源器件模型 3.1 功率MOSFET管 3.1.1 小信號(hào)等效電路 3.1.2 等效電路元件的確定 3.1.3 非線性I—V模型 3.1.4 非線性C.V模型 3.1.5 電荷守恒 3.1.6 柵一源電阻 3.1.7 溫度依賴性 3.2 GaAs MESFET和HEMT管 3.2.1 小信號(hào)等效電路 3.2.2 等效電路元件的確定 3.2.3 CIJrtice平方非線性模型 3.2.4 Curtice.Ettenberg立方非線性模型 3.2.5 Materka—Kacprzak非線性模型 3.2.6 Raytheon(Statz等)非線性模型 3.2.7 rrriQuint非線性模型 3.2.8 Chalmers(Angek)v)非線性模型 3.2.9 IAF(Bemth)非線性模型 3.2.10 模型選擇 3.3 BJT和HBT汀管 3.3.1 小信號(hào)等效電路 3.3.2 等效電路中元件的確定 3.3.3 本征z形電路與T形電路拓?fù)渲g的等效互換 3.3.4 非線性雙極器件模型 參考文獻(xiàn) 第4章 阻抗匹配 4.1 主要原理 4.2 Smith圓圖 4.3 集中參數(shù)的匹配 4.3.1 雙極UHF功率放大器 4.3.2 M0SFET VHF高功率放大器 4.4 使用傳輸線匹配 4.4.1 窄帶功率放大器設(shè)計(jì) 4.4.2 寬帶高功率放大器設(shè)計(jì) 4.5 傳輸線類型 4.5.1 同軸線 4.5.2 帶狀線 4.5.3 微帶線 4.5.4 槽線 4.5.5 共面波導(dǎo) 參考文獻(xiàn) 第5章 功率合成器、阻抗變換器和定向耦合器 5.1 基本特性 5.2 三口網(wǎng)絡(luò) 5.3 四口網(wǎng)絡(luò) 5.4 同軸電纜變換器和合成器 5.5 wilkinson功率分配器 5.6 微波混合橋 5.7 耦合線定向耦合器 參考文獻(xiàn) 第6章 功率放大器設(shè)計(jì)基礎(chǔ) 6.1 主要特性 6.2 增益和穩(wěn)定性 6.3 穩(wěn)定電路技術(shù) 6.3.1 BJT潛在不穩(wěn)定的頻域 6.3.2 MOSFET潛在不穩(wěn)定的頻域 6.3.3 一些穩(wěn)定電路的例子 6.4 線性度 6.5 基本的工作類別:A、AB、B和C類 6.6 直流偏置 6.7 推挽放大器 6.8 RF和微波功率放大器的實(shí)際外形 參考文獻(xiàn) 第7章 高效率功率放大器設(shè)計(jì) 7.1 B類過(guò)激勵(lì) 7.2 F類電路設(shè)計(jì) 7.3 逆F類 7.4 具有并聯(lián)電容的E類 7.5 具有并聯(lián)電路的E類 7.6 具有傳輸線的E類 7.7 寬帶E類電路設(shè)計(jì) 7.8 實(shí)際的高效率RF和微波功率放大器 參考文獻(xiàn) 第8章 寬帶功率放大器 8.1 Bode—Fan0準(zhǔn)則 8.2 具有集中元件的匹配網(wǎng)絡(luò) 8.3 使用混合集中和分布元件的匹配網(wǎng)絡(luò) 8.4 具有傳輸線的匹配網(wǎng)絡(luò) 8.5 有耗匹配網(wǎng)絡(luò) 8.6 實(shí)際設(shè)計(jì)一瞥 參考文獻(xiàn) 第9章 通信系統(tǒng)中的功率放大器設(shè)計(jì) 9.1 Kahn包絡(luò)分離和恢復(fù)技術(shù) 9.2 包絡(luò)跟蹤 9.3 異相功率放大器 9.4 Doherty功率放大器方案 9.5 開(kāi)關(guān)模式和雙途徑功率放大器 9.6 前饋線性化技術(shù) 9.7 預(yù)失真線性化技術(shù) 9.8 手持機(jī)應(yīng)用的單片cMOS和HBT功率放大器 參考文獻(xiàn)
標(biāo)簽: 射頻 微波功率 放大器設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:W51631
一個(gè)基于C++的數(shù)字圖像處理的灰度處理源代碼,方便大家分享
標(biāo)簽: 數(shù)字圖像處理 灰度 源代碼
上傳時(shí)間: 2013-07-22
上傳用戶:sc965382896
本文以電機(jī)控制DSPTMS320LF2407為核心,結(jié)合相關(guān)外圍電路,運(yùn)用新型SVPWM控制方法,設(shè)計(jì)電梯專用變頻器。為了達(dá)到電梯專用變頻器大轉(zhuǎn)矩、高性能的要求,在硬件上提高系統(tǒng)的實(shí)時(shí)性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區(qū)的負(fù)面影響,另外單神經(jīng)元PID控制器應(yīng)用于速度環(huán),對(duì)速度的調(diào)節(jié)作用有明顯改善。通過(guò)軟硬件結(jié)合的方式,改善電機(jī)輸出轉(zhuǎn)矩,使電梯控制系統(tǒng)的性能得到提高。 系統(tǒng)主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實(shí)現(xiàn)。并設(shè)計(jì)有起動(dòng)時(shí)防止沖擊電流的保護(hù)電路,以及防止過(guò)壓、欠壓的保護(hù)電路。其中,對(duì)逆變模塊IPM的驅(qū)動(dòng)控制是控制電路的核心,也是系統(tǒng)實(shí)現(xiàn)的主要部分。控制電路以DSP為核心,由IPM驅(qū)動(dòng)隔離控制電路、轉(zhuǎn)速位置檢測(cè)電路、電流檢測(cè)電路、電源電路、顯示電路和鍵盤電路組成。對(duì)IPM驅(qū)動(dòng)、隔離、控制的效果,直接影響系統(tǒng)的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關(guān)鍵部分。另外,本課題擬定的被控對(duì)象是永磁同步電動(dòng)機(jī)(PMSM),要對(duì)系統(tǒng)實(shí)現(xiàn)SVPWM控制,依賴于轉(zhuǎn)子位置的準(zhǔn)確、實(shí)時(shí)檢測(cè),只有這樣,才能實(shí)現(xiàn)正確的矢量變換,準(zhǔn)確的輸出PWM脈沖,使合成矢量的方向與磁場(chǎng)方向保持實(shí)時(shí)的垂直,達(dá)到良好的控制性能,因此,轉(zhuǎn)子位置檢測(cè)是提高變頻器性能的一個(gè)重要環(huán)節(jié)。 系統(tǒng)采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區(qū)時(shí)間對(duì)SVPWM控制的負(fù)面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導(dǎo)通型和120度導(dǎo)通型結(jié)合起來(lái),從而達(dá)到既可以消除死區(qū)影響,又可以提高電源利用率的目的。另外,在速度調(diào)節(jié)環(huán)節(jié),采用單神經(jīng)元PID控制器,通過(guò)反復(fù)的仿真證明,在調(diào)速比不是很大的情況下,其對(duì)速度環(huán)的調(diào)節(jié)作用明顯優(yōu)于傳統(tǒng)PID控制器。 通過(guò)實(shí)驗(yàn)證明,系統(tǒng)基本上達(dá)到高性能的控制要求,適合于電梯控制系統(tǒng)。
上傳時(shí)間: 2013-05-21
上傳用戶:trepb001
作為性能優(yōu)異的糾錯(cuò)編碼,Turbo碼自誕生以來(lái)就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國(guó)擁有自主知識(shí)產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯(cuò)體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時(shí)大,譯碼速度慢,因此限制了Turbo碼的實(shí)際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進(jìn)行簡(jiǎn)化,加速,使其轉(zhuǎn)化成為適合在硬件上實(shí)現(xiàn)的算法,將實(shí)驗(yàn)室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究?jī)?nèi)容有以下兩點(diǎn): 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù),在保證譯碼性能基本上沒(méi)有損失的情況下,有效減少譯碼時(shí)間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺(tái),使用Verilog硬件描述語(yǔ)言,將用C/C++語(yǔ)言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計(jì)實(shí)現(xiàn),得到硬件電路,并對(duì)得到的譯碼器硬件電路進(jìn)行測(cè)試。 測(cè)試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動(dòng)變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實(shí)驗(yàn)仿真基本一致。
上傳時(shí)間: 2013-05-31
上傳用戶:huyiming139
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語(yǔ)言編寫程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
隨著信息時(shí)代的到來(lái),用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來(lái)檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語(yǔ)言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過(guò)modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:思琦琦
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1