亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

溫度顯示器

  • 基于AVR單片機電風扇360度內(nèi)搖頭角度自由調(diào)節(jié)裝置的實現(xiàn)

    本文介紹了一種基于AVR 單片機Atmel 169,與旋轉編碼器AS5040 及3966 控制直流電機構成的電風扇360 度內(nèi)搖頭角度調(diào)節(jié)裝置的實現(xiàn),設計了AS5040 旋轉編碼器接口電路、P

    標簽: AVR 360 單片機 電風扇

    上傳時間: 2013-05-19

    上傳用戶:cath

  • 基于H.264的無線傳輸差錯控制及解碼器的ARM實現(xiàn)

    信息化社會的到來以及IP技術的興起,正深刻的改變著電信網(wǎng)絡的面貌以及未來技術發(fā)展的走向。無線通信技術的發(fā)展為實現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務的核心。如何在環(huán)境惡劣的無線環(huán)境中,實時傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點。 對于無線移動信道來說,網(wǎng)絡的可用帶寬是有限的。由于多徑、衰落、時延擴展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點,而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯誤。無線信道可用帶寬與傳輸速率的時變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴格的實時性要求,這就要求網(wǎng)絡為視頻的傳輸提供足夠的帶寬.有保障的延時和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時延非常敏感。然而無線移動網(wǎng)絡卻無法提供可靠的服務質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標準H.264/AVC研究的基礎上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實現(xiàn)H.264解碼器進行了研究。 結合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實驗表明該方法可以使用較少的碼率對感興趣區(qū)域進行更好的錯誤控制,以提高區(qū)域圖像質(zhì)量,同時能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復雜度自適應地選擇編碼所需的FMO模式。仿真結果表明這種FMO編碼方式完全可行,且在運動復雜度頻繁變化時效果更加明顯,完全可應用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結構和X264研究的基礎上,基本實現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎上進行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標機。利用開發(fā)工具EVC實現(xiàn)在PC機上的實時開發(fā)和在線仿真調(diào)試,最終實現(xiàn)了對無差錯H.264碼流實時解碼。

    標簽: 264 ARM 無線傳輸 差錯控制

    上傳時間: 2013-06-18

    上傳用戶:也一樣請求

  • DVB系統(tǒng)中RS編解碼器的FPGA實現(xiàn)

    該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統(tǒng)中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現(xiàn),不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現(xiàn),大大的降低了硬件實現(xiàn)的復雜度,并且因為在硬件實現(xiàn)上,采用了3級流水線(pipe-line)的處理結構.RS編碼器的設計中,利用有限域常數(shù)乘法器的特性對編碼電路進行優(yōu)化.這些技術的采用大大的提高了RS編/解碼器的效率,節(jié)省了RS編/解碼器所占用資源.

    標簽: FPGA DVB RS編解碼

    上傳時間: 2013-08-05

    上傳用戶:BOBOniu

  • (2,1,9)軟判決Viterbi譯碼器的設計與FPGA實現(xiàn)

    卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實現(xiàn)約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復雜度和譯碼性能的關鍵因素,在此基礎上設計了采用“串-并”結合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現(xiàn)。 2.對ACS運算單元采用了“串-并”結合的運算方式,和全并行的設計相比,在滿足譯碼速度的同時,節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設計的復雜度。 4.本文中設計了一個仿真平臺,采用Modelsim仿真器對設計進行了功能仿真,結果完全正確。同時提出了一種在被測設計內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結果,提高了追蹤錯誤的效率。 5.該設計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結果和Altera設計的Viterbi譯碼器IP核進行了性能比較,比較結果證明本文中設計的Viterbi譯碼器具有很高的工程實用價值。

    標簽: Viterbi FPGA 軟判決 譯碼器

    上傳時間: 2013-07-23

    上傳用戶:葉山豪

  • 卷積碼在CDMA2000中的應用及其譯碼器FPGA實現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現(xiàn)最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標準方案。 本文研究了CDMA2000業(yè)務通道中的幀結構,對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應的譯碼性能仿真。我們設計了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設計上具有以下創(chuàng)新之處:(1)采用通用碼表結構,支持可變碼率;幀控制模塊和頻率控制器模塊的設計中采用計數(shù)器、定時器等器件實現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結合流水線結構思想,利用四個ACS模塊并行運行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結構進行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設計結果在APEXEP20K30E芯片上進行了硬件實現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統(tǒng)時鐘下,內(nèi)部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結構具有很強的通用性和高速性,可以方便地應用于CDMA2000移動通信系統(tǒng)。

    標簽: CDMA 2000 FPGA 卷積碼

    上傳時間: 2013-06-24

    上傳用戶:lingduhanya

  • 參數(shù)化Viterbi譯碼器的FPGA實現(xiàn)

    本文以某型號接收機的應用為背景,主要論述了如何實現(xiàn)基于FPGA的參數(shù)化的Viterbi譯碼器的知識產(chǎn)權(IP)核。文中詳細論述了譯碼器的內(nèi)部結構、VerilogHDL(硬件描述語言)實現(xiàn)、仿真測試等。這些可變的參數(shù)包括:碼型、ACS(加比選)單元的數(shù)目、軟判決比特數(shù)、回溯深度等。用戶可以根據(jù)自己的需要設置不同的參數(shù)由開發(fā)工具生成不同的譯碼器用于不同的系統(tǒng)。  本文的創(chuàng)新之處在于,針對FPGA的內(nèi)部結構提出了一種新的累加度量RAM的組織形式,大大節(jié)省了嵌入式RAM塊;提出了一種新的累加度量值的歸一化辦法;此外還給出了用Matlab建模得到軟判決信息輔助仿真工具進行電路仿真的方法,大大提高了仿真的速度。  所設計的(2,1,7)連續(xù)型5比特軟判決譯碼器已經(jīng)應用于某型號接收機,經(jīng)受了實際應用的考驗產(chǎn)生了巨大的經(jīng)濟效益。

    標簽: Viterbi FPGA 參數(shù) 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:waizhang

  • 基于FPGA采用PCM通信實現(xiàn)多路數(shù)據(jù)采集器的研制

    本文研制的數(shù)據(jù)采集器,用于采集導彈過載模擬試車臺的各種參數(shù),來評價導彈在飛行過程中的性能,由于試車臺是高速旋轉體,其工作環(huán)境惡劣,受電磁干擾大,而且設備要求高,如果遇到設備故障或設備事故,其損失相當巨大,保證設備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術的基礎上,選用了基于現(xiàn)場可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實現(xiàn)多路數(shù)據(jù)采集器的設計,其優(yōu)點是FPGA技術在數(shù)據(jù)采集器中可以進行模塊化設計,增加了系統(tǒng)的抗干擾性、靈活性和適應性,并且可以將整個PCM通信系統(tǒng)設計成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測路數(shù)、幀結構、碼速率、標度等均可改變以適應任何場合。并且采用合理的糾錯和加密編碼能夠實現(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個模塊的具體建模與設計,系統(tǒng)采用的是FPGA技術來實現(xiàn)數(shù)據(jù)采集和信號處理,采用VHDL實現(xiàn)了數(shù)字復接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設計。采用基于NiosII實現(xiàn)串口通訊,構建了實時性和準確性通信網(wǎng)絡,實現(xiàn)了數(shù)據(jù)的采集。 測試數(shù)據(jù)和數(shù)據(jù)采集的實驗結果證明,采用FPGA技術實現(xiàn)PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現(xiàn)代技術結合,并且誤碼率較低,要遠遠優(yōu)于傳統(tǒng)的方法。

    標簽: FPGA PCM 通信實現(xiàn) 多路

    上傳時間: 2013-04-24

    上傳用戶:com1com2

  • LDPC碼編碼器FPGA實現(xiàn)研究

    LDPC(低密度奇偶校驗碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關鍵技術。LDPC碼應用于實際通信系統(tǒng)是本課題的研究重點。實際通信要求在LDPC碼長盡量短、碼率盡量高及硬件可實現(xiàn)的前提下,結合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時,系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設計與實現(xiàn)。 LDPC碼的編碼復雜度往往與其幀長的平方成正比,編碼復雜度大,成為編碼硬件實現(xiàn)的一個障礙;論文針對實際系統(tǒng)的預期指標,通過對多種矩陣構造算法的預選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長,設計了三種編碼器的備選方案,分別為直接下三角編碼器,串行準循環(huán)編碼器和二階準循環(huán)編碼器。 對于每種編碼器,分別設計了其整體結構,并對每種編碼器的功能模塊進行深入研究,設計完成后利用第3方軟件MODELSIM對編碼器進行了時序仿真;根據(jù)時序仿真結果和綜合報告對三種編碼方案進行比較,最終選擇串行準循環(huán)編碼器作為硬件實現(xiàn)的編碼方案。 最后,在FPGA中硬件實現(xiàn)了串行準循環(huán)編碼器并對其進行測試,利用MATLAB仿真程序和串口通信工具最終驗證了這種編碼器的正確性和硬件可實現(xiàn)性。

    標簽: LDPC FPGA 編碼器 實現(xiàn)研究

    上傳時間: 2013-08-02

    上傳用戶:林魚2016

  • LDPC碼譯碼器FPGA實現(xiàn)研究

    LDPC碼以其接近Shannon極限的優(yōu)異性能在編碼界引起了轟動,成為研究的熱點。隨著研究的不斷深入和技術的發(fā)展,目前,LDPC碼已經(jīng)被多個通信系統(tǒng)定為信道編碼方案,并被應用到第二代數(shù)字視頻廣播衛(wèi)星(DVB—S2)通信系統(tǒng)中。由于LDPC碼譯碼過程中所涉及的數(shù)據(jù)量龐大,譯碼時序控制復雜,如何實現(xiàn)LDPC碼譯碼器成為了人們研究的重點。 論文以基于FPGA實現(xiàn)LDPC碼譯碼器為研究目標,主要對譯碼算法選擇、譯碼數(shù)據(jù)量化、定點數(shù)據(jù)表示方式、譯碼算法關鍵運算單元的FPGA設計和譯碼的時序控制進行了深入研究。首先分析了LDPC碼的基本譯碼原理和常用譯碼算法。然后重點分析了BP算法、Log-BP算法、最小和算法和歸一化最小和算法,并對四種譯碼算法的糾錯性能和譯碼復雜度進行比較論證,選出適合硬件實現(xiàn)的譯碼方案。結合通信系統(tǒng),對譯碼算法進行仿真分析,確定了譯碼算法的各個參數(shù)值和譯碼量化方案。 在系統(tǒng)仿真分析論證的基礎之上,以歸一化最小和譯碼算法為理論方案,利用硬件描述語言編寫譯碼功能模塊,并基于FPGA實現(xiàn)了固定譯碼長度的LDPC碼譯碼器,利用MATLAB和Modelsim分別對譯碼器進行了功能驗證和時序驗證,最后模擬通信系統(tǒng)完成了譯碼器的硬件測試。

    標簽: LDPC FPGA 譯碼器 實現(xiàn)研究

    上傳時間: 2013-04-24

    上傳用戶:1234567890qqq

  • 基于DSPFPGA的H264AVC實時編碼器

    H.264/AVC是ITU-T和ISO聯(lián)合推出的新標準,采用了近幾年視頻編碼方面的先進技術,以較高編碼效率和網(wǎng)絡友好性成為新一代國際視頻編碼標準。 本文以實現(xiàn)D1格式的H.264/AVC實時編碼器為目標,作者負責系統(tǒng)架構設計,軟硬件劃分以及部分模塊的硬件算法設計與實現(xiàn)。通過對H.264/AVC編碼器中主要模塊的算法復雜度的評估,算法特點的分析,同時考慮到編碼器系統(tǒng)的可伸縮性,可擴展性,本文采用了DSP+FPGA的系統(tǒng)架構。DSP充當核心處理器,而FPGA作為協(xié)處理器,針對編碼器中最復雜耗時的模塊一運動估計模塊,設計相應的硬件加速引擎,以提供編碼器所需要的實時性能。 H.264/AVC仍基于以前視頻編碼標準的運動補償混合編碼方案,其中一個主要的不同在于幀間預測采用了可變塊尺寸的運動估計,同時運動向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預測,可以改善運動補償精度,提高圖像質(zhì)量和編碼效率,但同時也大大增加了編碼器的復雜度,因此需要設計專門的硬件加速引擎。 本文給出了1/4像素精度的運動估計基于FPGA的硬件算法設計與實現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設計中,將多處理器技術和流水線技術相結合,提供高性能的并行計算能力,同時,采用合理的存儲器組織結構以提供高數(shù)據(jù)吞吐量,滿足運算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測試平臺,完成了對整個設計的RTL級的仿真驗證,并針對Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進行優(yōu)化,從而使工作頻率最終達到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實時性要求。

    標簽: DSPFPGA H264 264 AVC

    上傳時間: 2013-07-24

    上傳用戶:sn2080395

主站蜘蛛池模板: 喀什市| 温宿县| 高密市| 历史| 志丹县| 巴塘县| 枞阳县| 泸州市| 麦盖提县| 宣汉县| 襄城县| 固始县| 肥东县| 银川市| 阳西县| 沛县| 南江县| 科技| 郸城县| 荔波县| 裕民县| 商南县| 万山特区| 金阳县| 若尔盖县| 庆城县| 龙泉市| 新巴尔虎左旗| 汉阴县| 调兵山市| 西吉县| 利辛县| 依安县| 扶绥县| 林州市| 讷河市| 库伦旗| 治县。| 太保市| 吉水县| 贵阳市|