亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

溫補<b>晶振</b>

  • 基于ARM7最小系統(tǒng)的設計.rar

    本文主要研究的是一個基于ARM7最小系統(tǒng)的研究設計,本系統(tǒng)主要由LPC2210,以及復位電路、晶振電路、程序存儲器、蜂鳴器等部分組成。本系統(tǒng)的特點是性能高、成本低并且耗能小等特點。 主要研究內容: ? 1 以高速低功耗的ARM作為控制核心,設計ARM最小系統(tǒng)的有關軟硬件; ? 2 MCU與存儲器和串行通信的接口設計; ? 3 與計算機進行通信的軟硬件設計

    標簽: ARM7 最小系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:qoovoop

  • 4位數(shù)碼管動態(tài)顯示實驗.rar

    SPI接口實險,動態(tài)LED數(shù)據(jù)管顯示實驗。 1、程序通過SPI接口輸出數(shù)據(jù)到HC595芯片驅動LED數(shù)據(jù)管簡單顯示。 2、動態(tài)調度由片內定時器1中斷產生,中斷周期為5mS。 3、內部1 M晶振,程序采用單任務方式,軟件延時。 4、進行此實驗請插上JP1的所有8個短路塊,JP6(SPI_EN)短路塊。

    標簽: 數(shù)碼管 動態(tài)顯示 實驗

    上傳時間: 2013-06-30

    上傳用戶:gokk

  • AVR單片機I2C總線實驗.rar

    AVR單片機I2C總線實驗。 1、用24C02記錄CPU啟動次數(shù),并在PB口上顯示出來。 2、內部1 M晶振,程序采用單任務方式,軟件延時。 3、進行此實驗請插上JP1的所有8個短路塊,JP7(LED_EN)/PC0/PC1短路塊。 4、通過此實驗,可以I2C總線操作有個初步認識。

    標簽: AVR I2C 單片機

    上傳時間: 2013-07-28

    上傳用戶:cylnpy

  • SPI接口實驗LED顯示.rar

    SPI接口實險,LED數(shù)據(jù)管顯示。 1、程序通過SPI接口輸出數(shù)據(jù)到HC595芯片驅動LED數(shù)據(jù)管簡單顯示。 2、內部1 M晶振,程序采用單任務方式,軟件延時。 3、進行此實驗請插上JP1的所有8個短路塊,JP6(SPI_EN)短路塊。

    標簽: SPI LED 接口

    上傳時間: 2013-06-29

    上傳用戶:123啊

  • 基于FPGA的精確時鐘同步方法研究.rar

    在工業(yè)控制領域,多種現(xiàn)場總線標準共存的局面從客觀上促進了工業(yè)以太網(wǎng)技術的迅速發(fā)展,國際上已經(jīng)出現(xiàn)了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多種工業(yè)以太網(wǎng)協(xié)議。將傳統(tǒng)的商用以太網(wǎng)應用于工業(yè)控制系統(tǒng)的現(xiàn)場設備層的最大障礙是以太網(wǎng)的非實時性,而實現(xiàn)現(xiàn)場設備間的高精度時鐘同步是保證以太網(wǎng)高實時性的前提和基礎。 IEEE 1588定義了一個能夠在測量和控制系統(tǒng)中實現(xiàn)高精度時鐘同步的協(xié)議——精確時間協(xié)議(Precision Time Protocol)。PTP協(xié)議集成了網(wǎng)絡通訊、局部計算和分布式對象等多項技術,適用于所有通過支持多播的局域網(wǎng)進行通訊的分布式系統(tǒng),特別適合于以太網(wǎng),但不局限于以太網(wǎng)。PTP協(xié)議能夠使異質系統(tǒng)中各類不同精確度、分辨率和穩(wěn)定性的時鐘同步起來,占用最少的網(wǎng)絡和局部計算資源,在最好情況下能達到系統(tǒng)級的亞微級的同步精度。 基于PC機軟件的時鐘同步方法,如NTP協(xié)議,由于其實現(xiàn)機理的限制,其同步精度最好只能達到毫秒級;基于嵌入式軟件的時鐘同步方法,將時鐘同步模塊放在操作系統(tǒng)的驅動層,其同步精度能夠達到微秒級。現(xiàn)場設備間微秒級的同步精度雖然已經(jīng)能滿足大多數(shù)工業(yè)控制系統(tǒng)對設備時鐘同步的要求,但是對于運動控制等需求高精度定時的系統(tǒng)來說,這仍然不夠。基于嵌入式軟件的時鐘同步方法受限于操作系統(tǒng)中斷響應延遲時間不一致、晶振頻率漂移等因素,很難達到亞微秒級的同步精度。 本文設計并實現(xiàn)了一種基于FPGA的時鐘同步方法,以IEEE 1588作為時鐘同步協(xié)議,以Ethernet作為底層通訊網(wǎng)絡,以嵌入式軟件形式實現(xiàn)TCP/IP通訊,以數(shù)字電路形式實現(xiàn)時鐘同步模塊。這種方法充分利用了FPGA的特點,通過準確捕獲報文時間戳和動態(tài)補償晶振頻率漂移等手段,相對于嵌入式軟件時鐘同步方法實現(xiàn)了更高精度的時鐘同步,并通過實驗驗證了在以集線器互連的10Mbps以太網(wǎng)上能夠達到亞微秒級的同步精度。

    標簽: FPGA 時鐘同步 方法研究

    上傳時間: 2013-08-04

    上傳用戶:hn891122

  • AltiumDesigner原理圖元件庫集錦.rar

    共有7個元件庫,如下: NO.1 CMOS&TTL74原理圖元件庫(896個) NO.2 IC集成電路原理圖元件庫(135個) NO.3 jointbar連接器原理圖元件庫(59個) NO.4 photounit光電元件原理圖元件庫(22個) NO.5 電阻電容電感晶振二極管三極管原理圖元件庫(54個) NO.6 others其他原理圖元件庫(42個) NO.7 雜原理圖元件庫(277個)

    標簽: AltiumDesigner 原理圖 元件庫

    上傳時間: 2013-06-27

    上傳用戶:lhc9102

  • 基于ARM的工業(yè)廢水pH值控制系統(tǒng)

    本文討論工業(yè)廢水中和處理中pH值的控制方法。由于中和反應中pH值的變化是一個嚴重非線性的過程,pH值控制被公認為世界上的控制難題之一,在此運用了ARM技術和模糊控制來解決這一難題。 論文首先介紹了工業(yè)廢水處理中酸堿度控制的現(xiàn)狀、存在的問題,并提出了基于ARM的工業(yè)廢水控制系統(tǒng)的設計方案。其次詳細研究了當前嵌入式系統(tǒng)的發(fā)展,深入探討了ARM嵌入式處理器的特點、應用及體系結構,并著重介紹了本文所使用的LPC2131微處理器。然后針對pH的非線性特點做了分析并設計了以INA116為核心元件的pH測量電路。在廣泛閱讀和全面深入總結國內外相關文獻資料的基礎上,了解了模糊控制的一些關鍵技術和發(fā)展現(xiàn)狀,設計出了基于ARM的工業(yè)廢水模糊控制器。 硬件設計與軟件設計為本論文的重點內容。硬件設計包括:電源電路、復位電路、晶振電路、Flash存儲器、SDRAM存儲器、JTAG電路、串行通信電路、LCD模塊設計、A/D變換模塊、PWM電磁閥驅動電路;軟件設計除了為硬件提供相應的驅動程序外,最重要的是用C語言實現(xiàn)了基于ARM的工業(yè)廢水模糊控制器。基于ARM的工業(yè)廢水控制系統(tǒng)中上位機和下位機的數(shù)據(jù)通訊采用RS-232方式,下位機采用C語言編程、ADS1.2開發(fā),上位機采用Delph17.0進行設計。 論文的最后對全文的主要研究內容進行了總結,指出了設計過程中遇到的問題及存在的不足之處,給出了主要研究結論和今后的研究方向。實驗結果表明系統(tǒng)基本上達到了系統(tǒng)設計中所給出的性能指標,證明了整個系統(tǒng)設計的正確性和合理性,很好地解決了pH值控制中的非線性問題。與傳統(tǒng)控制方法相比較,本系統(tǒng)結構簡單,控制效果良好。

    標簽: ARM 工業(yè) pH值 廢水

    上傳時間: 2013-04-24

    上傳用戶:ztj182002

  • 基于ARM和嵌入式Linux的網(wǎng)絡視頻監(jiān)控系統(tǒng)的設計與研究

    隨著社會的發(fā)展,網(wǎng)絡視頻監(jiān)控系統(tǒng)已經(jīng)成為日常生產生活中的重要輔助設備,應用十分廣泛。當前視頻監(jiān)控系統(tǒng)正逐步由模擬化走向數(shù)字化,隨著視頻壓縮技術和網(wǎng)絡技術的發(fā)展,開發(fā)新一代的基于計算機網(wǎng)絡和多媒體MPEG-4壓縮算法的視頻監(jiān)控系統(tǒng)已成為整個行業(yè)技術發(fā)展的主要方向之一。人們有時會采用DSP與MPEG-4算法結合的方案來實現(xiàn),也有的部門采用了片上系統(tǒng)(SOC),但這些不但編程極度復雜,而且成本也過高。本文提出并研究設計了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統(tǒng)的視頻監(jiān)控系統(tǒng)方案,不僅開發(fā)便捷、成本低廉,而且實時性較好,適應范圍廣。 首先,采用軟硬件協(xié)同設計的思想提出了系統(tǒng)的總體設計方案,系統(tǒng)的整體架構分為攝像頭、云臺控制器、網(wǎng)絡視頻服務器以及客戶端PC機等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網(wǎng)接口芯片為硬件核心,對整個系統(tǒng)進行了模塊化的硬件電路的設計。根據(jù)S3C2410的特點及系統(tǒng)整體需求,完成了電源復位模塊、晶振模塊、存儲器接口模塊、視頻數(shù)據(jù)處理模塊、以太網(wǎng)接口模塊、云臺控制模塊等的硬件選型與電路連接。其中,在云臺控制模塊等的電路設計中充分體現(xiàn)了優(yōu)化設計的技巧,并重點對網(wǎng)絡接口部分和視頻數(shù)據(jù)處理部分進行了詳細的硬件設計與說明。闡述了整個系統(tǒng)的工作流程。 第三,從應用需求出發(fā),選擇嵌入式Linux操作系統(tǒng)作為本系統(tǒng)的軟件平臺,搭建了交叉式的開發(fā)環(huán)境,對bootloader進行了選擇,并給出了加載步驟。完成了對嵌入式Linux內核的選擇及移植。 第四,采用基于任務的設計方法對服務器端的軟件進行了總體設計,主要包括共用程序庫、config配置文件、日志文件以及多個任務等。并對運行于客戶端的軟件設計進行了簡要說明。 第五,由于數(shù)字視頻傳輸?shù)膶崟r性能和通過網(wǎng)絡傳輸以后客戶端接收的視頻圖像質量在本系統(tǒng)中至關重要,所以本文對傳輸信道和網(wǎng)絡協(xié)議進行了優(yōu)化選擇,并詳細闡述了IP組播技術、流媒體傳輸協(xié)議等在圖像傳輸過程中的具體應用。

    標簽: Linux ARM 嵌入式 網(wǎng)絡視頻

    上傳時間: 2013-04-24

    上傳用戶:sc965382896

  • 可重構FPGA通訊糾錯進化電路及其實現(xiàn)

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現(xiàn).論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現(xiàn)可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現(xiàn).課題是將可重構BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標,主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現(xiàn)了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結合的設計方法建立了循環(huán)糾錯碼基核單元的可重構模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 基于ARM的液晶顯示控制設計

    隨著液晶顯示技術的發(fā)展,我們的日常生活中出現(xiàn)了各種各樣功能強大的顯示系統(tǒng)。本文主要以液晶顯示技術的基本原理為理論基礎,探討并比較了單片機和ARM微處理器作為液晶顯示控制系統(tǒng)各自的優(yōu)缺點,并設計和完成了~套基于ARM微處理器的液晶顯示控制系統(tǒng)。 該系統(tǒng)以Samsung公司的ARM微處理器芯片S3C4510B為CPU,根據(jù)ARM微處理器的特點,本文系統(tǒng)地分析了電源及復位電路、晶振電路、Flash 存儲器接口電路、SDRAM存儲器接口電路、串行接口電路、JTAG接口電路以及10M/100M以太網(wǎng)接口電路的設計方法。同時,重點描述了液晶顯示模塊電路和鍵盤控制電路的設計與實現(xiàn)。在各個部分硬件電路的調試成功過后,介紹了Bootloader的下載以及uClinux操作系統(tǒng)的下載和編譯。在液晶顯示控制系統(tǒng)的軟件設計部分,本文重點分析了在uClinux操作系統(tǒng)下進行的用戶程序的開發(fā)。根據(jù)液晶顯示模塊的特點和對鍵盤控制電路的I/O口配置,對整個顯示控制系統(tǒng)的程序設計作出了一定的分析。最終通過對系統(tǒng)的調試,實現(xiàn)了ARM微處理器系統(tǒng)對LCD液晶顯示器的顯示控制。

    標簽: ARM 液晶顯示 控制設計

    上傳時間: 2013-04-24

    上傳用戶:change0329

主站蜘蛛池模板: 澄城县| 宁德市| 大港区| 长海县| 泗洪县| 遂宁市| 嘉定区| 翼城县| 黎川县| 新昌县| 昌吉市| 定兴县| 南阳市| 垣曲县| 平南县| 峨边| 永安市| 蒲城县| 乐都县| 海阳市| 博白县| 桐梓县| 古交市| 镇安县| 怀来县| 碌曲县| 永登县| 三穗县| 昭平县| 那坡县| 永和县| 汨罗市| 嘉兴市| 芒康县| 南阳市| 安宁市| 静海县| 巴楚县| 土默特左旗| 阳西县| 福海县|