本論文采用TOP-DOWN設(shè)計(jì)方法對(duì)PCI總線接口控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對(duì)PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設(shè)計(jì)和實(shí)現(xiàn)為線索,闡述了PCI總線接口控制器設(shè)計(jì)、仿真及綜合、驗(yàn)證的各個(gè)步驟,以及PCI板卡驅(qū)動(dòng)程序的編寫和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實(shí)現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點(diǎn)分析了PCI總線接口控制器的設(shè)計(jì)、對(duì)PCI總線協(xié)議的分析理解是進(jìn)行PCI總線接口控制器設(shè)計(jì)的前提,而對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)劃分是設(shè)計(jì)的關(guān)鍵.本論文在對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對(duì)PCI總線接口控制器的整體設(shè)計(jì)和子模塊的劃分和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述.通過本論文的研究,完成了PCI總線接口控制器的設(shè)計(jì),并且通過編寫測(cè)試激勵(lì)程序完成了功能仿真,以及布局布線后的時(shí)序仿真,并設(shè)計(jì)了PCB實(shí)驗(yàn)板進(jìn)行了測(cè)試,證明所實(shí)現(xiàn)的PCI接口控制器完成了要求的功能.
上傳時(shí)間: 2013-04-24
上傳用戶:stvnash
隨著計(jì)算機(jī)技術(shù)和互聯(lián)網(wǎng)技術(shù)的發(fā)展,嵌入式系統(tǒng)已成為近年來新興的研究熱點(diǎn)。嵌入式系統(tǒng)的硬件核心是嵌入式微處理器,ARM處理器以其高性能、低功耗、低成本等優(yōu)點(diǎn)占領(lǐng)了嵌入式系統(tǒng)處理器的大部分市場(chǎng),基于ARM的嵌入式系統(tǒng)的應(yīng)用已深入到工業(yè)控制、網(wǎng)絡(luò)通訊設(shè)備等領(lǐng)域。Linux作為功能強(qiáng)大、源碼公開的操作系統(tǒng),在嵌入式領(lǐng)域中被廣泛應(yīng)用。 本文針對(duì)自動(dòng)售貨機(jī)控制系統(tǒng)在校園一卡通系統(tǒng)中的應(yīng)用要求,以開發(fā)具有射頻卡結(jié)帳功能的新型自動(dòng)售貨機(jī)控制系統(tǒng),并與校園一卡通信息管理系統(tǒng)相連為目標(biāo),提出了基于ARM-Linux的自動(dòng)售貨機(jī)控制器總體設(shè)計(jì)方案。根據(jù)方案對(duì)自動(dòng)售貨機(jī)控制系統(tǒng)進(jìn)行總體設(shè)計(jì),在分析嵌入式軟硬件可實(shí)現(xiàn)模塊化設(shè)計(jì)的基礎(chǔ)上,采用數(shù)據(jù)處理能力強(qiáng)和能夠?qū)崿F(xiàn)數(shù)據(jù)網(wǎng)絡(luò)傳輸?shù)腍MS30C7202微處理器,對(duì)ARM處理器最小系統(tǒng)和關(guān)鍵的接口電路進(jìn)行了硬件結(jié)構(gòu)設(shè)計(jì),系統(tǒng)擴(kuò)展有FLASH、EPROM、以太網(wǎng)接口、RS232接口、GPIO接口、USB接口等外圍電路。利用Protel軟件完成了開發(fā)板的原理圖設(shè)計(jì)、繪制以及印刷電路板布局布線工作,PCB設(shè)計(jì)以高速電路設(shè)計(jì)為準(zhǔn)則,集成了多種接口電路,完成了硬件系統(tǒng)的設(shè)計(jì)。研究了嵌入式Linux操作系統(tǒng)下的自動(dòng)售貨機(jī)控制系統(tǒng)軟件環(huán)境建立方法,論述了移植Linux到ARM控制板的過程,分析了嵌入式軟件的應(yīng)用程序架構(gòu)與各部分設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)方法,設(shè)計(jì)了硬件驅(qū)動(dòng)程序。在嵌入式軟、硬件開發(fā)的基礎(chǔ)上,對(duì)基于ARM的嵌入式自動(dòng)售貨機(jī)控制系統(tǒng)進(jìn)行實(shí)例研究和系統(tǒng)功能調(diào)試,完成了自動(dòng)售貨機(jī)控制系統(tǒng)的基本功能,并使系統(tǒng)能夠基于以太網(wǎng)進(jìn)行數(shù)據(jù)通信,為進(jìn)一步的開發(fā)和應(yīng)用提供了良好的基礎(chǔ)。
標(biāo)簽: ARM 自動(dòng)售貨機(jī) 控制器
上傳時(shí)間: 2013-07-05
上傳用戶:Ruzzcoy
LED模組驅(qū)動(dòng) 芯片工作電壓:2.5V-60V 芯片輸出耐壓:24V 輸出恒流值:20mA,30mA
標(biāo)簽: LED 模組 驅(qū)動(dòng)
上傳時(shí)間: 2013-08-03
上傳用戶:F0717007
采用89S52 單片機(jī)通過交流電信號(hào)過零檢測(cè)、同步控制可控硅的導(dǎo)通角的方式實(shí)現(xiàn)功率的無級(jí)控制。所設(shè)計(jì)的控制器的功率可任意設(shè)置,并具有數(shù)碼管顯示功能和定時(shí)開關(guān)控制功能,此外,控制器上的串行口可實(shí)
標(biāo)簽: 89S52 單片機(jī) 功率 制器設(shè)計(jì)
上傳時(shí)間: 2013-07-30
上傳用戶:aix008
ADS7824是美國BB公司生產(chǎn)的12位開關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作
上傳時(shí)間: 2013-07-08
上傳用戶:yy307115118
本文對(duì)基于ARM的可編程控制器進(jìn)行了研究。本文研制的可編程控制器配置簡(jiǎn)單,擴(kuò)展方便,抗干擾能力強(qiáng),可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關(guān)量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關(guān)量;能夠采集6路溫度信號(hào):可以應(yīng)用于開關(guān)量的邏輯控制;能實(shí)現(xiàn)簡(jiǎn)單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業(yè)控制的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:LSPSL
近年來,伴隨著PC及微處理器的迅速發(fā)展、軟件資源的豐富,嵌入式系統(tǒng)成為研究與應(yīng)用的熱點(diǎn)。嵌入式系統(tǒng)是一種面向具體應(yīng)用的將底層硬件、實(shí)時(shí)操作系統(tǒng)和應(yīng)用軟件相結(jié)合的專用計(jì)算機(jī)系統(tǒng)。其廣泛應(yīng)用于控制領(lǐng)域、消費(fèi)電子產(chǎn)品等行業(yè),己成為現(xiàn)代電子領(lǐng)域的重要研究方向之一。 本文結(jié)合課題實(shí)際需要與當(dāng)前的控制器發(fā)展趨勢(shì),構(gòu)建和開發(fā)基于ARM和μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)的嵌入式通用控制器應(yīng)用平臺(tái).在分析ARM內(nèi)核處理器的基礎(chǔ)上,自主開發(fā)以PHILIPS公司LPC2880芯片為核心的嵌入式通用控制器的硬件平臺(tái)。根據(jù)嵌入式控制器的實(shí)際應(yīng)用要求設(shè)計(jì)了相應(yīng)的應(yīng)用模塊,主要包括:串口模塊、存儲(chǔ)器擴(kuò)展模塊、液晶顯示和鍵盤模塊等。并完成了各個(gè)功能模塊的接口函數(shù),創(chuàng)建了應(yīng)用函數(shù)庫,為后面的代碼應(yīng)用和移植提供了方便。在對(duì)電機(jī)驅(qū)動(dòng)控制原理的學(xué)習(xí)掌握基礎(chǔ)上,開發(fā)出基于L297/L298芯片的步進(jìn)電機(jī)驅(qū)動(dòng)器及基于LMD18200芯片的伺服電機(jī)驅(qū)動(dòng)器。為實(shí)現(xiàn)控制器與PC機(jī)的通訊,確定了USB2.0通訊接口作為主要通訊方式,詳細(xì)分析了通用串行總線的軟硬件特點(diǎn),根據(jù)LPC2880芯片特點(diǎn)實(shí)現(xiàn)嵌入式USB主機(jī)模式的通訊方式,并給出了它和主控制器的連線原理圖以及USB主機(jī)的系統(tǒng)軟件框架。 嵌入式實(shí)時(shí)操作系統(tǒng)是嵌入式系統(tǒng)應(yīng)用軟件開發(fā)的支撐平臺(tái),通過對(duì)現(xiàn)在常用的幾種嵌入式操作系統(tǒng)的綜合比較,選擇μC/OS-Ⅱ作為本系統(tǒng)的RTOS。詳細(xì)分析了μC/OS-Ⅱ內(nèi)核工作原理,改進(jìn)了中斷和時(shí)鐘處理的不足。成功的將μC/OS-Ⅱ系統(tǒng)移植到ARM微處理器中,并通過相應(yīng)的開發(fā)工具,對(duì)移植系統(tǒng)進(jìn)行模擬調(diào)試和功能測(cè)試。結(jié)果表明,設(shè)計(jì)的嵌入式通用控制器平臺(tái)基本達(dá)到預(yù)期目標(biāo).
標(biāo)簽: ARM 嵌入式工業(yè) 制器設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:天涯
本文對(duì)TCN中的MVB技術(shù)進(jìn)行了研究,并在深入了解MVB的通信機(jī)制的基礎(chǔ)上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據(jù)TCN協(xié)議,連接在MVB上的設(shè)備可以分為5類,其中1類設(shè)備可以在不需要CPU的基礎(chǔ)上實(shí)現(xiàn)自動(dòng)通信,最為常用。本設(shè)計(jì)的目的就是采用FPGA替代MVB1類設(shè)備控制器。 文章采用自頂向下的模塊化設(shè)計(jì)方法,根據(jù)MVB1類設(shè)備控制器要實(shí)現(xiàn)的功能,將設(shè)計(jì)劃分為3個(gè)模塊:發(fā)送模塊、接收模塊和MVB1類模式控制模塊。其中發(fā)送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測(cè)單元、時(shí)鐘恢復(fù)單元、幀分界符檢測(cè)單元、數(shù)據(jù)譯碼單元、CRC校驗(yàn)單元、譯碼控制單元和長(zhǎng)度錯(cuò)誤檢測(cè)單元等。MVB1類模式控制模塊又劃分為報(bào)文錯(cuò)誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級(jí)設(shè)計(jì)都是采用硬件描述語言Verilog實(shí)現(xiàn)的。
標(biāo)簽: MVB1 FPGA 設(shè)備 控制器
上傳時(shí)間: 2013-07-21
上傳用戶:dengzb84
8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究
標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器
上傳時(shí)間: 2013-06-21
上傳用戶:kaixinxin196
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來的危害,國內(nèi)外已經(jīng)開始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問題。通過對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開發(fā),使用VHDL語言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1