費諾編碼的步驟: A 將概率按從大到小的順序排列 B 按編碼進制數將概率分組,使每組概率和盡可能接近或相等。 C 給每組分配一位碼元 D 將每一分組再按同樣原則劃分,重復b和c,直到概率不再可分為止
標簽: 編碼 概率 分組 進制數
上傳時間: 2016-06-24
上傳用戶:xinyuzhiqiwuwu
熟悉D/A轉換芯片的使用 把待轉換的數據送D/A芯片TLC5615,開啟D/A轉換 用萬用表或者示波器觀察輸出口(CON36)的電壓 硬件要求:撥碼開關S8全部置ON 其他撥碼開關全部置O
標簽: 5615 TLC 轉換芯片 轉換
上傳時間: 2013-12-15
上傳用戶:zxc23456789
adctest S3C44B0X內置A/D轉換器應用實例; einttest S3C44B0X外部中斷實例; flashtest flash讀寫實例; Helloworld Helloworld程序; iictest IIC接口運用實例; iotest I/O應用實例——矩陣式鍵盤掃描; rtctest S3C44B0X內置RTC應用實例; Timertest 定時器應用實例; uarttest UART串行口應用實例; ucos_ex1 uc/os-II運用之一:多任務; ucos_ex2 uc/os-II運用之二:任務間通訊; ucos_ex3 uc/os-II運用之三:中斷服務程序;
標簽: Helloworld S3C44B0X flashtest einttest
上傳時間: 2014-01-13
上傳用戶:xc216
上傳時間: 2016-07-05
上傳用戶:wanghui2438
該文設計的 D S P最小系統可應用于教學,本科生通過在此硬件平臺上實現 F S K的調 制及 F I R濾波器的實現兩個實驗,可以掌握 D S P硬件調試方法,增加對 D S P開發過程,以及 D S P基本 算 法 實現 的理 解。文 中所 設計 的 D S P最 小 系統 由 T I公 司 的定 點 D S P芯 片 T MS 3 2 0 V C 5 4 0 2及其相關電源和時鐘電路 、片外擴展存儲 器、A / D、D / A、標準 U A R T接 口構成
標簽: 最小系統 應用于
上傳時間: 2016-10-09
上傳用戶:caozhizhi
本地機使用ATDT命令撥號,遠程機設為自動響應方式,即可進入聯機方式, 進行終 端通信.在聯機方式下,按PageUp鍵上載文件,按PageDn鍵下載文件,Ctrl-O呼出主菜單, 退出聯機方式使用Ctrl-D鍵.退出終端仿真器主程序使用TC編寫.終端方式為VT100.
標簽: PageUp PageDn Ctrl-O 方式
上傳時間: 2013-12-23
上傳用戶:csgcd001
A/D轉換子程序,根據單片機的讀寫時序以及其豐富的I/O接口,利用匯編編程,實現模-數轉換功能。
標簽: 轉換 程序
上傳時間: 2014-01-20
上傳用戶:familiarsmile
中斷方式的A/D采集系統使用ADC0809的通道0,接入0-5V的直流電壓,用W1調整模擬電壓值,A/D的轉換結束信號EOC接在8259A的IRQ3上,采集100個數據并存入內存中,同時將采集的16進制數據顯示在數碼管上。請多次調整0-5V的電壓值(旋動W1旋鈕),進行A/D采集,并觀測內存中的數據的變化情況。
標簽: 0809 ADC 中斷方式 采集系統
上傳時間: 2014-08-23
上傳用戶:3到15
TLC548和TLC549是以8位開關電容逐次逼近A/D轉換器為基礎而構造的CMOS A/D轉換器。它們設 計成能通過3態數據輸出和模擬輸入與微處理器或外圍設備串行接口。TLC548和TLC549僅用輸入/輸出時 鐘(I/O CLOCK) 和芯片選擇(CS) 輸入作數據控制。TLC548的最高I/O CLOCK輸入頻率為2.048MHz, 而TLC549的I/O CLOCK輸入頻率最高可達1.1MHz。 有關與大多數通用微處理器接口的詳細資料已由工廠 準備好,可供使用。
標簽: TLC 548 549 CMOS
上傳時間: 2013-11-28
上傳用戶:aig85
利用仿真系統中的鍵盤控制A/D 0809進行電壓轉換,并將結果顯示在四位數碼管上。 1、測試0通道電壓、1通道電壓。 2、顯示方式為:16進制顯示 10進制顯示
標簽: 0809 仿真系統 鍵盤控制 電壓轉換
上傳時間: 2017-05-24
上傳用戶:秦莞爾w
蟲蟲下載站版權所有 京ICP備2021023401號-1