亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

濾波仿真

  • 基于模糊增強(qiáng)和小波包變換的人臉識別方法

    針對目前光照補(bǔ)償后人臉圖像的識別率仍不夠理想這一問題,提出了一種基于模糊增強(qiáng)和小波包變換相結(jié)合的非均勻光照下人臉識別方法。將人臉圖像在對數(shù)域中計(jì)算二維小波包變換,通過舍棄部分子帶圖像中的系數(shù)來實(shí)現(xiàn)人臉

    標(biāo)簽: 模糊 變換 人臉識別方法

    上傳時間: 2013-04-24

    上傳用戶:gxf2016

  • 多功能EDA仿真/教學(xué)實(shí)驗(yàn)系統(tǒng)

    多功能EDA仿真/教學(xué)實(shí)驗(yàn)系統(tǒng)產(chǎn)品簡介北京普立華電子科技有限公司研發(fā)部提供核心模塊-單片機(jī)系統(tǒng)核心模塊-CPLD核心模塊-FP

    標(biāo)簽: EDA 多功能 仿真 教學(xué)實(shí)驗(yàn)系統(tǒng)

    上傳時間: 2013-05-26

    上傳用戶:rocwangdp

  • 地面數(shù)字電視融合方案發(fā)端的FPGA設(shè)計(jì)與仿真

    本項(xiàng)目完成的是中國地面數(shù)字電視融合方案發(fā)端系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。采用Stratix系列的EP1S80F1020C5FPGA為基礎(chǔ)構(gòu)建了主硬件處理平臺。系統(tǒng)中能量擴(kuò)散、LDPC編碼、符號交織、星座映射、同步PN頭插入、3780點(diǎn)IFFTOFDM調(diào)制以及信號成形4倍插值滾降濾波器等都是基于FPGA硬件設(shè)計(jì)實(shí)現(xiàn)的。本文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀,融合方案發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計(jì)的相關(guān)知識。第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA的融合方案發(fā)端系統(tǒng)除LDPC編碼部分的各個模塊的具體實(shí)現(xiàn),并對級連后的整個系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。第四章簡要介紹了與融合方案發(fā)端系統(tǒng)結(jié)構(gòu)類似的一個窄帶LDPC解碼-誤碼測試實(shí)驗(yàn)平臺發(fā)端的FPGA設(shè)計(jì),并對該測試平臺的性能進(jìn)行了分析驗(yàn)證。我在項(xiàng)目中完成的工作主要有: 1.閱讀相關(guān)文獻(xiàn)資料,了解中國地面數(shù)字電視融合方案的整體結(jié)構(gòu)和原理。 2.制定了整個發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架以及各模塊的接口定義。 3.完成了3780點(diǎn)IFFTOFDM的FPGA設(shè)計(jì)和驗(yàn)證。 4.完成了4倍插值169階滾降濾波器的算法改進(jìn)和FPGA設(shè)計(jì)與驗(yàn)證。 5.完成了整個融合方案系統(tǒng)的功能仿真、分析和驗(yàn)證。 6.完成了窄帶LDPC解碼-誤碼測試實(shí)驗(yàn)平臺發(fā)端的FPGA設(shè)計(jì)以及仿真、驗(yàn)證。

    標(biāo)簽: FPGA 地面數(shù)字電視 仿真 方案

    上傳時間: 2013-07-05

    上傳用戶:qq521

  • 基于FPGA/CPLD實(shí)現(xiàn)的FFT算法與仿真分析

    可編程邏輯器件FPGA(現(xiàn)場可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)越來越多的應(yīng)用于數(shù)字信號處理領(lǐng)域,與傳統(tǒng)的ASIC(專用集成電路)和DSP(數(shù)字信號處理器)相比,基于FPGA和CPLD實(shí)現(xiàn)的數(shù)字信號處理系統(tǒng)具有更高的實(shí)時性和可嵌入性,能夠方便地實(shí)現(xiàn)系統(tǒng)的集成與功能擴(kuò)展。 FFT的硬件結(jié)構(gòu)主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內(nèi)引入流水線結(jié)構(gòu),提高了FFT的運(yùn)算速度。同時,流水線寄存器能夠寄存蝶形運(yùn)算中的公共項(xiàng),這樣在設(shè)計(jì)蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復(fù)雜度。 為了進(jìn)一步提高FFT的運(yùn)算速度,本文在深入研究各種乘法器算法的基礎(chǔ)上,為蝶形處理器設(shè)計(jì)了一個并行乘法器。在實(shí)現(xiàn)該乘法器時,本文采用改進(jìn)的布斯算法,用以減少部分積的個數(shù)。同時,使用華萊士樹結(jié)構(gòu)和4-2壓縮器對部分積并行相加。 本文以32點(diǎn)復(fù)數(shù)FFT為例進(jìn)行設(shè)計(jì)與邏輯綜合。通過設(shè)計(jì)相應(yīng)的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結(jié)果與軟件計(jì)算結(jié)果相符,證明了本文所提出的算法的正確性。 另外,本文還對設(shè)計(jì)結(jié)果提出了進(jìn)一步的改進(jìn)方案,在乘法器內(nèi)加入一級流水線寄存器,使FFT的速度能夠提高到當(dāng)前速度的兩倍,這在實(shí)時性要求較高的場合具有極高的實(shí)用價值。

    標(biāo)簽: FPGA CPLD FFT 算法

    上傳時間: 2013-07-18

    上傳用戶:wpt

  • 基于FPGA的甚短距離高速并行光傳輸系統(tǒng)研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個全新領(lǐng)域,逐漸成為國際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場可編程陣列FPGA(Field Programmable GateArray)來完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢,為將來向更高速率升級提供了依據(jù).根據(jù)萬兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.

    標(biāo)簽: FPGA 短距離 光傳輸 高速并行

    上傳時間: 2013-07-14

    上傳用戶:han0097

  • 基于DSP+FPGA的小波變換實(shí)時圖像處理系統(tǒng)設(shè)計(jì)

      本課題設(shè)計(jì)和完成了一套基于DSP+FPGA結(jié)構(gòu)的小波變換實(shí)時圖像處理系統(tǒng)。采用小波算法對圖像進(jìn)行邊緣提取、圖像增強(qiáng)、圖像融合等處理,并在ADSP-BF535上實(shí)現(xiàn)了小波算法,分析了其運(yùn)行小波算法的性能。圖像處理的數(shù)據(jù)量比較大,而且運(yùn)算比較復(fù)雜,DSP的特殊結(jié)構(gòu)和性能很好地滿足了系統(tǒng)實(shí)現(xiàn)的需要,而FPGA的高速性和靈活性也滿足了系統(tǒng)實(shí)時性和穩(wěn)定性的需要,所以采用DSP+FPGA來實(shí)現(xiàn)圖像處理系統(tǒng)是可靠的,也是可行的。系統(tǒng)的硬件設(shè)計(jì)以DSP和FPGA為平臺,DSP實(shí)現(xiàn)算法、管理系統(tǒng)運(yùn)行、并實(shí)現(xiàn)了系統(tǒng)的自啟動;FPGA實(shí)現(xiàn)一些接口、時序控制等,簡化了外圍電路,提高了系統(tǒng)的可靠性。結(jié)果表明,在ADSP-BF535上實(shí)現(xiàn)小波算法,效果良好,而且滿足系統(tǒng)實(shí)時性的要求。最后,總結(jié)了系統(tǒng)的設(shè)計(jì)和調(diào)試經(jīng)驗(yàn),對調(diào)試時遇到的一些問題進(jìn)行了分析。

    標(biāo)簽: FPGA DSP 小波變換 實(shí)時圖像

    上傳時間: 2013-04-24

    上傳用戶:Kecpolo

  • FPGA在相位激光測距信號處理技術(shù)中的應(yīng)用

    本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計(jì)方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計(jì)算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點(diǎn)漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。  根據(jù)電路系統(tǒng)設(shè)計(jì)方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進(jìn)行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實(shí)現(xiàn)。  文中述敘了利用FPGA實(shí)現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實(shí)現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計(jì)要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進(jìn)行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實(shí)驗(yàn)結(jié)果,對在沒有零角度位置標(biāo)志信號和沒有允許計(jì)數(shù)標(biāo)志信號條件下的實(shí)驗(yàn)結(jié)果的精度進(jìn)行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進(jìn)的措施和思路。  

    標(biāo)簽: FPGA 相位 激光測距 信號處理技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:yare

  • 高分辨率合成孔徑雷達(dá)視頻模擬器FPGA實(shí)現(xiàn)技術(shù)研究

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對象。首先對模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對點(diǎn)目標(biāo)回波信號模型分析研究的基礎(chǔ)上,對點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計(jì)算機(jī)平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實(shí)現(xiàn)高分辨率時的速度和容量瓶頸。  針對具體的設(shè)計(jì)要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實(shí)時生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計(jì)要求;同時,對該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路。  分析指出了點(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時生成模塊通過并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時生成;最后對復(fù)雜場景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA 高分辨率 合成孔徑 雷達(dá)視頻

    上傳時間: 2013-04-24

    上傳用戶:阿四AIR

  • 基于USB和FPGA技術(shù)的高性能數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對象。首先對模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對點(diǎn)目標(biāo)回波信號模型分析研究的基礎(chǔ)上,對點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計(jì)算機(jī)平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實(shí)現(xiàn)高分辨率時的速度和容量瓶頸。  針對具體的設(shè)計(jì)要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實(shí)時生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計(jì)要求;同時,對該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路。  分析指出了點(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時生成模塊通過并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時生成;最后對復(fù)雜場景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA USB 性能 數(shù)據(jù)采集模塊

    上傳時間: 2013-05-26

    上傳用戶:alia

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過程,同時給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對:DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問題。本文最后對芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。

    標(biāo)簽: FPGA 逆變器 控制芯片

    上傳時間: 2013-05-28

    上傳用戶:ice_qi

主站蜘蛛池模板: 桃园县| 甘德县| 岳西县| 宝兴县| 新竹市| 灵寿县| 辰溪县| 准格尔旗| 长垣县| 浠水县| 江都市| 屯门区| 苏尼特右旗| 泰来县| 义马市| 宁乡县| 乌海市| 皮山县| 大连市| 抚顺县| 张家界市| 昌平区| 探索| 桑日县| 屏东市| 沐川县| 衡南县| 共和县| 封开县| 佛坪县| 普兰县| 车险| 五莲县| 句容市| 天等县| 顺昌县| 公安县| 柘荣县| 简阳市| 礼泉县| 肃北|