太陽能資源具有可持續發展和綠色能源兩大優勢,太陽能發電作為一種太陽能資源的利用方式正逐漸受到各國重視,其中,光伏并網發電系統最具理論意義和實用價值。并網逆變器是光伏并網發電系統的關鍵環節,其硬件研制和控制算法研究是光伏并網領域的熱點課題。本論文在充分研究近年來光伏發電領域重要研究成果的基礎上,設計了一個5kW的三相光伏并網逆變器,并在硬件設計、控制算法研究和仿真方面進行了深入探討。 該三相光伏并網逆變器由前級的DC-DC直流變換電路和后級的DC-AC三相并網逆變電路組成。其中,DC-DC電路采用多支路并聯結構,各支路均采用獨立的最大功率點跟蹤控制,解決了各支路間功率不匹配問題,可應用于光伏與建筑一體化系統中;DC-AC電路采用三相PWM整流器電路結構和空間電壓矢量控制方法,提高了直流電壓利用率,減小了注入電網的諧波。本文在分析三相光伏并網逆變器電路工作原理和控制算法的基礎上,采用計算機仿真驗證了控制算法的可行性,并討論了在不同電壓范圍內,三相光伏并網逆變器的工作特點及相應控制算法。 本文從檢測與保護電路設計,電源電路設計,主電路參數選擇等方面討論了該逆變器的硬件設計方法,并進行仿真、調試,驗證了模擬電路設計的正確性,為類似結構的光伏并網逆變器提供了硬件設計參考。
上傳時間: 2013-05-18
上傳用戶:william345
現如今,逆變器的脈沖寬度調制(PWM)技術作為一種最常見的調制方式在交流傳動系統中廣泛應用。采用PWM調制技術的最終目的在于追求逆變器輸出電壓、電流波形更接近正弦從而進一步控制負載電機的磁通正弦化。為了達到這些目的,很多種基于PWM原理的調制方法被相繼提出并應用。 在鐵道牽引調速系統中,逆變裝置具有調速范圍寬,輸出頻率變化快等特點,而逆變器本身器件的開關頻率又不是很高。這種情況下,分段同步調制模式的使用有效地改善了變頻器的輸出,達到了減少諧波的目的。本文圍繞分段同步調制在交流牽引傳動系統中的應用進行研究,主要目的在于解決該調制模式應用中存在的切換點選擇、切換震蕩沖擊等問題。文章詳細討論了分段調制模式下載波比和載波比切換點選取的原則,重點分析了分段同步調制模式下載波比切換點沖擊電壓的產生原因和危害,提出了改善電壓電流沖擊的方法,并在搭建的實驗平臺上驗證了理論分析的正確性。此外,本文還對列車高速時載波比極低的極限情況下分段同步調制對變頻器輸出交流電壓和直流回流電流諧波的改善情況進行了理論推導和仿真分析。 論文搭建了用于調制實驗的3.7kW小功率電機實驗平臺,在開環的VVVF調速系統中進行了分段同步調制載波比切換實驗;在Matlab/Simulink環境下搭建了分段同步調制模式下的電機牽引模型,進行了分段同步調制載波比切換仿真;實驗和仿真結果表明,文章所提出的方法很好地完成了分段同步算法且有效抑制了可能發生的沖擊,所得結果驗證了理論分析的正確性。
上傳時間: 2013-08-04
上傳用戶:hphh
多電平逆變器在大容量、高壓場合得到了廣泛的應用。在多電平逆變器的多種控制策略中,空間矢量脈寬調制(SVPWM)算法具有調制比大、能夠優化輸出電壓波形、易于數字實現、母線電壓利用率高等優點,成為人們關注的熱點。 本文首先對電力電子技術的發展前景和多電平逆變器控制技術的發展狀況進行了綜述。在分析兩電平逆變器工作原理的基礎上對三電平逆變器進行了研究,綜合比較了三電平逆變電路三種典型拓撲結構的優缺點;介紹了二極管箝位型三電平逆變器,分析了二極管箝位型三電平逆變器相對于傳統兩電平逆變器的優點,體現了課題研究的重要意義。其次,本文以中點箝位式三電平逆變器的基本拓撲結構為基礎,著重分析了三電平空間電壓矢量調制基本原理,提出了一種將最近的三個矢量合成參考矢量的空間矢量脈寬調制算法,給出大扇區和小三角形區域判斷規則以及合成參考電壓矢量的相應輸出作用順序,并優化了開關矢量的作用順序,利于實現對中點電壓的控制,使算法易于實現。再次,論文分析了三電平逆變器直流側電容電壓不平衡產生的原因,分析了大、中、小矢量對中點電位的影響,提出了能夠影響中點電位波動的關鍵矢量,并通過分配成對小矢量的作用時間實現了對中點電位的控制。最后,采用MATLAB軟件對所推導的三電平逆變器SVPWM調制算法進行了仿真分析,結果證明了算法的可行性。
上傳時間: 2013-08-01
上傳用戶:icarus
近些年來,隨著電力電子技術的發展,電力電子系統集成受到越來越多的關注,其中標準化模塊的串并聯技術成為研究熱點之一。輸入并聯輸出串聯型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關系,在此基礎上提出一種輸出均壓控制方案,該方案對系統輸出電壓調節沒有影響。選擇移相控制全橋(Full-Bridge,FB)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數學模型,推導出采用輸出均壓控制方案的IPOS-FB系統的數學模型,該模型證明各模塊輸出均壓閉環不影響系統輸出電壓閉環的調節,給出了模塊輸出均壓閉環和系統輸出電壓閉環的補償網絡參數設計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應,輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結果均表明本控制方案是正確有效的。
上傳時間: 2013-06-17
上傳用戶:cwyd0822
高壓直流電源廣泛應用于醫用X射線機,工業靜電除塵器等設備。傳統的工頻高壓直流電源體積大、重量重、變換效率低、動態性能差,這些缺點限制了它的進一步應用。而高頻高壓直流電源克服了前者的缺點,已成為高壓大功率電源的發展趨勢。本文對應用在高輸出電壓大功率場合的開關電源進行研究,對主電路拓撲、控制策略、工藝結構等方面做出詳細討論,提出實現方案。 高壓變壓器由于匝比很大,呈現出較大的寄生參數,如漏感和分布電容,若直接應用在PWM變換器中,漏感的存在會產生較高的電壓尖峰,損壞功率器件,分布電容的存在會使變換器有較大的環流,降低了變換器的效率。本文選用具有電容型濾波器的LCC諧振變換器為主電路拓撲,它可以利用高壓變壓器中漏感和分布電容作為諧振元件,減少了元件的數量,從而減小了變換器的體積。 LCC諧振變換器采用變頻控制策略,可以工作在電感電流連續模式(CCM)和電感電流斷續模式(DCM),本文對這兩種工作模式進行詳細討論。針對CCM下的LCC諧振變換器,本文分析其工作原理,用基波近似法推導出變換器的穩態模型,給出一種詳盡的設計方法,可以保證所有開關管在全負載范圍內實現零電壓開關,減小電流應力和開關頻率的變化范圍,并進行仿真驗證。基于該變換器,研制出輸出電壓為41kV,功率為23kW的高頻高壓電源,實驗結果驗證了分析與設計的正確性。 針對DCM下的LCC諧振變換器,本文分析其工作原理,該變換器可以實現零電流開關,有效地減小IGBT拖尾電流造成的關斷損耗。論文通過電路狀態方程推導出變換器的電壓傳輸比特性,在此基礎上對主電路參數進行設計,并進行仿真驗證?;谠撟儞Q器,研制出輸出電壓為66kV,功率為72kW的高頻高壓電源,實驗結果表明了方案的可行性。
上傳時間: 2013-04-24
上傳用戶:edrtbme
大功率電力電子裝置的廣泛應用使電力系統無功功率補償和諧波污染問題日趨嚴重,動態無功功率補償和諧波抑制成為現代電力傳動領域研究的熱點。傳統補償技術由于主控制器運算能力的限制,難以對實時信號進行有效分析,影響了補償效果。而DSP計算速度快,能夠實現復雜的數字信號處理或數字實時控制。本文針對礦井直流提升機的無功補償問題,設計了一種基于DSP的TCR型動態無功補償器,以穩定電網電壓、減小電壓波動,提高功率因數。 本文綜述了無功補償技術的國內外研究概況、水平和發展趨勢,基于 MATLAB 對電力電子裝置諧波源進行了諧波分析與仿真,分析和介紹了 TCR 的無功補償原理及瞬時無功理論,確定了無功補償系統主電路及其控制系統,提出了系統的總體方案。 本設計選用 TMS320F2812 DSP 芯片作為主處理器,設計了信號輸入、濾波放大和信號調理等 DSP 外圍硬件電路;軟件方面采用模塊化設計,編寫了軟件流程圖,給出了部分程序代碼。 本文基于MATLAB軟件對無功補償控制系統的補償效果進行了模擬仿真。仿真結果表明:系統線電壓、負載無功功率和TCR無功功率等在兩個周期內達到穩定,系統線電壓波動小于3%,系統線電壓和系統線電流中僅含有較少量的5次、7次和 11 次諧波,總諧波畸變率滿足《公用電網諧波》標準的要求,為在煤礦中的實際應用提供了理論基礎。
上傳時間: 2013-07-24
上傳用戶:PresidentHuang
本文以電機控制DSPTMS320LF2407為核心,結合相關外圍電路,運用新型SVPWM控制方法,設計電梯專用變頻器。為了達到電梯專用變頻器大轉矩、高性能的要求,在硬件上提高系統的實時性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區的負面影響,另外單神經元PID控制器應用于速度環,對速度的調節作用有明顯改善。通過軟硬件結合的方式,改善電機輸出轉矩,使電梯控制系統的性能得到提高。 系統主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實現。并設計有起動時防止沖擊電流的保護電路,以及防止過壓、欠壓的保護電路。其中,對逆變模塊IPM的驅動控制是控制電路的核心,也是系統實現的主要部分。控制電路以DSP為核心,由IPM驅動隔離控制電路、轉速位置檢測電路、電流檢測電路、電源電路、顯示電路和鍵盤電路組成。對IPM驅動、隔離、控制的效果,直接影響系統的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關鍵部分。另外,本課題擬定的被控對象是永磁同步電動機(PMSM),要對系統實現SVPWM控制,依賴于轉子位置的準確、實時檢測,只有這樣,才能實現正確的矢量變換,準確的輸出PWM脈沖,使合成矢量的方向與磁場方向保持實時的垂直,達到良好的控制性能,因此,轉子位置檢測是提高變頻器性能的一個重要環節。 系統采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區時間對SVPWM控制的負面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導通型和120度導通型結合起來,從而達到既可以消除死區影響,又可以提高電源利用率的目的。另外,在速度調節環節,采用單神經元PID控制器,通過反復的仿真證明,在調速比不是很大的情況下,其對速度環的調節作用明顯優于傳統PID控制器。 通過實驗證明,系統基本上達到高性能的控制要求,適合于電梯控制系統。
上傳時間: 2013-05-21
上傳用戶:trepb001
卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設計方法逐漸成為主流。不同通信系統所選用的卷積碼不同,因此設計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統的應用需求,具有很重要的現實意義。 本文設計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎上,重點研究了Viterbi譯碼器核心組成模塊的電路實現算法。本設計中分支度量計算模塊采用只計算可能的分支度量值的方法,節省了資源;加比選模塊使用全并行結構保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結構,大大提高了譯碼速度。在Xilinx ISE8.2i環境下,用VHDL硬件描述語言編寫程序,實現(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎上,擴展了Viterbi譯碼器的通用性,使其能夠對不同的卷積碼譯碼。譯碼器根據不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數。 本文用Simulink搭建編譯碼系統的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩定可靠。最后,使用Simulink產生的數據對本文設計的Viterbi譯碼器的譯碼性能進行了分析,仿真結果表明,在同等條件下,本文設計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當。
上傳時間: 2013-06-24
上傳用戶:myworkpost
移動無線信道特性對移動通信系統性能具有重要影響,移動信道建模和仿真對移動通信系統的研發具有重要意義。因此,對移動信道建模與仿真進行研究,具有重要的理論意義和實際應用價值。 本文從無線電波的傳播特點出發,分析了無線電波的傳播模型和描述信道特性的主要參數,重點分析了移動小尺度衰落模型;結合無線電波傳輸環境的特點,研究了平坦衰落信道和頻率選擇性信道的特點,設計了基于FPGA的移動無線信道仿真器,同時給予了軟硬件驗證。 本文從衰落的數學模型角度研究了信道傳輸特性,以及各項參數對信道特性的影響。主要做了以下幾個方面的工作: 1.簡要介紹了無線電通信的發展史及信道建模與仿真的意義;論述了信道對無線信號主要的三類影響:自由空間的路徑損失、陰影衰落、多徑衰落;分析了無線通信傳播環境,移動無線通信信道仿真的基本模型,同時介紹了用正弦波疊加法和成型濾波器法建立信道確定型仿真模型的具體實現方法。 2.對移動無線信道特性進行了Matlab仿真,對仿真結果進行了對比分析,對影響信道特性的主要參數設置進行了分析仿真。 3.設計了一種基于FPGA的移動無線信道仿真器,并對實現該仿真器的關鍵技術和實現方法進行了分析。該信道仿真器能夠實時模擬窄帶信號條件下無線信道的主要特點,如多徑時延、多普勒頻移、瑞利衰落等,其主要的技術指標達到了設計要求。該模擬器結構簡單,參數可調,易于擴展,通用性強,可以部分或全部集成到處于研制階段的接收機中,以便于性能測試,也可應用于教學實踐。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
MPEG-2是MPEG組織在1994年為了高級工業標準的圖象質量以及更高的傳輸率所提出的視頻編碼標準,其優秀性使之成為過去十年應用最為廣泛的標準,也是未來十年影響力最為廣泛的標準之一。 本文以MPEG-2視頻標準為研究內容,建立系統級設計方案,設計FPGA原型芯片,并在FPGA系統中驗證視頻解碼芯片的功能。最后在0.18微米工藝下實現ASIC的前端設計。完成的主要工作包括以下幾個方面: 1.完成解碼系統的體系結構的設計,采用了自頂而下的設計方法,實現系統的功能單元的劃分;根據其視頻解碼的特點,確定解碼器的控制方式;把視頻數據分文幀內數據和幀間數據,實現兩種數據的并行解碼。 2.實現了具體模塊的設計:根據本文研究的要求,在比特流格式器模塊設計中提出了特有的解碼方式;在可變長模塊中的變長數據解碼采用組合邏輯外加查找表的方式實現,大大減少了變長數據解碼的時間;IQ、IDCT模塊采用流水的設計方法,減少數據計算的時間:運動補償模塊,針對模塊數據運算量大和訪問幀存儲器頻繁的特點,采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結構等方法來加快運動補償速度。 3.根據視頻解碼的參考軟件,通過解碼系統的仿真結果和軟件結果的比較來驗證模塊的功能正確性。最后用FPGA開發板實現了解碼系統的原型芯片驗證,取得了良好的解碼效果。 整個設計采用Verilog HDL語言描述,通過了現場可編程門陣列(FPGA)的原型驗證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經過實際視頻碼流測試,本文設計可以達到MPEG-2視頻主類主級的實時解碼的技術要求。
上傳時間: 2013-07-27
上傳用戶:ice_qi