基于VHDL語言的多種分頻程序
標(biāo)簽: VHDL 分頻器
上傳時(shí)間: 2013-10-27
上傳用戶:dongbaobao
Verilog_實(shí)現(xiàn)任意占空比、任意分頻的方法
標(biāo)簽: Verilog 分頻
上傳時(shí)間: 2013-11-07
上傳用戶:JasonC
利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法
標(biāo)簽: Verilog_HDL FPGA 分頻
上傳時(shí)間: 2013-10-18
上傳用戶:feitian920
簡單分頻時(shí)序邏輯電路設(shè)計(jì)分頻電路,有圖,有代碼
標(biāo)簽: 分頻 時(shí)序邏輯 電路設(shè)計(jì)
上傳時(shí)間: 2013-11-25
上傳用戶:wanqunsheng
用VerilogHDL實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)
標(biāo)簽: VerilogHDL FPGA 分頻器
上傳時(shí)間: 2013-10-28
上傳用戶:xiaoxiang
基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法
標(biāo)簽: FPGA 小數(shù)分頻 實(shí)現(xiàn)方法
上傳時(shí)間: 2013-10-11
上傳用戶:jiangxiansheng
傳統(tǒng)波分與OTN介紹
標(biāo)簽: OTN 波分
上傳時(shí)間: 2013-10-17
上傳用戶:我累個(gè)乖乖
利用系介質(zhì)陶瓷材料研制的微波元器件,廣泛應(yīng)用于航空航天、軍事及民用通信及電子設(shè)備中,在理論分析和工藝試驗(yàn)的基礎(chǔ)上,通過對介質(zhì)陶瓷材料組分和控制溫度工藝研究,優(yōu)化BaO-Nd2O3-TiO2組分材料,改進(jìn)煅燒溫度等工藝方法,研制出性能穩(wěn)定性介質(zhì)陶瓷材料。為研制用于高頻、超高頻電子設(shè)備中性能穩(wěn)定微波元器件找到了有效的途徑。
標(biāo)簽: Ba-Nd-Ti 微波介質(zhì) Q值 陶瓷
上傳時(shí)間: 2013-11-05
上傳用戶:kangqiaoyibie
本文介紹了一種由低次級聯(lián)形式構(gòu)成的W波段寬帶六倍頻器。輸入信號(hào)先經(jīng)過MMIC得到二倍頻,再由反向并聯(lián)二極管對平衡結(jié)構(gòu)實(shí)現(xiàn)寬帶三倍頻,從而將Ku波段信號(hào)六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉(zhuǎn)換接頭,輸出為 WR-10 標(biāo)準(zhǔn)矩形波導(dǎo)結(jié)構(gòu)。仿真結(jié)果表明當(dāng)輸入信號(hào)功率為20dBm時(shí),三倍頻器在整個(gè)W波段的輸出三次諧波功率為4.5dBm左右,變頻損耗小于17dB。該設(shè)計(jì)可以降低毫米波設(shè)備的主振頻率,擴(kuò)展已有微波信號(hào)源的工作頻段。
標(biāo)簽: W波段 寬帶 倍頻器 仿真
上傳時(shí)間: 2013-11-16
上傳用戶:qingzhuhu
由于電子對抗技術(shù)的飛速發(fā)展,低頻段電子干擾設(shè)備已經(jīng)非常完善,低頻段主動(dòng)雷達(dá)的工作效能相應(yīng)地大幅度降低。為了提高雷達(dá)系統(tǒng)的抗干擾能力,通過對國內(nèi)外雷達(dá)技術(shù)發(fā)展趨勢的研究,以及影響雷達(dá)系統(tǒng)抗干擾能力主要因素的分析,說明了采用更高頻段的雷達(dá)導(dǎo)引頭技術(shù)發(fā)展的重要性。以W波段雷達(dá)導(dǎo)引頭技術(shù)發(fā)展及應(yīng)用為前提,對其中需要解決的關(guān)鍵技術(shù)進(jìn)行了分解,論述了W波段雷達(dá)導(dǎo)引頭的基本實(shí)現(xiàn)方案、關(guān)鍵技術(shù)解決途徑,得出W波段雷達(dá)導(dǎo)引頭技術(shù)發(fā)展具有策略上的必要性和技術(shù)上的可行性的結(jié)論。
標(biāo)簽: W波段 雷達(dá)導(dǎo)引頭 技術(shù)分析
上傳時(shí)間: 2013-12-04
上傳用戶:mikesering
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1