用VHDL語言在CPLD上實(shí)現(xiàn)串行通信
上傳時(shí)間: 2013-09-06
上傳用戶:q3290766
程序主要用硬件描述語言(VHDL)實(shí)現(xiàn):\r\n單片機(jī)與FPGA接口通信的問題
標(biāo)簽: VHDL FPGA 單片機(jī) 接口通信
上傳時(shí)間: 2013-09-06
上傳用戶:ddddddos
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計(jì)產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實(shí)驗(yàn)板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時(shí)鐘頻率為16KHz時(shí),輸出正弦波分辨率達(dá)到1Hz; 在輸入時(shí)鐘頻率為4MHz時(shí),輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實(shí)現(xiàn)FPGA和PC機(jī)之間串行通信,從而實(shí)現(xiàn)用PC機(jī)改變頻率控制字,實(shí)現(xiàn)對輸出正弦波頻率的控制。
標(biāo)簽: FPGA PC機(jī) 串行通信 輸出
上傳時(shí)間: 2013-09-06
上傳用戶:zhuimenghuadie
為了將通信系統(tǒng)中數(shù)字基帶信號調(diào)制到中頻信號上,采用數(shù)字上變頻技術(shù),通過對數(shù)字I、Q兩路基帶信號進(jìn)行FIR成形濾波、半帶插值濾波、數(shù)字混頻處理得到正交調(diào)制后的中頻信號,最后經(jīng)MATLAB仿真分析得到相應(yīng)的時(shí)域和頻域圖,來驗(yàn)證電路設(shè)計(jì)的有效性。
標(biāo)簽: 通信系統(tǒng) 數(shù)字 變頻技術(shù)
上傳時(shí)間: 2013-10-22
上傳用戶:1318695663
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-12-20
上傳用戶:康郎
通過風(fēng)光互補(bǔ)獨(dú)立供電系統(tǒng)在通信基站上的應(yīng)用,可以有效解決市電引入非常困難的問題,同時(shí)可以實(shí)現(xiàn)節(jié)能降耗的目標(biāo),為建設(shè)低碳社會(huì)做出應(yīng)有的貢獻(xiàn)。通過對太陽能發(fā)電系統(tǒng)、風(fēng)能發(fā)電系統(tǒng)、遠(yuǎn)程監(jiān)控系統(tǒng)的分析,詳細(xì)介紹了風(fēng)光互補(bǔ)獨(dú)立供電系統(tǒng)在通信基站上的實(shí)際應(yīng)用。
標(biāo)簽: 風(fēng)光互補(bǔ) 獨(dú)立 供電系統(tǒng) 中的應(yīng)用
上傳時(shí)間: 2013-11-22
上傳用戶:完瑪才讓
為了實(shí)現(xiàn)直流電源的監(jiān)控,提出了一種具有USB HID數(shù)據(jù)通信功能的直流電源設(shè)計(jì)方案。詳細(xì)論述了基于STM32 USB固件庫(USB-FS Device library V3.3)的自定義HID類下位機(jī)的實(shí)現(xiàn),介紹了如何在VC2010集成開發(fā)環(huán)境中編寫多線程上位機(jī)程序并運(yùn)用PlotLab(一個(gè)快速信號繪圖和可視化的VCL組件)顯示實(shí)時(shí)波形,最后再以實(shí)驗(yàn)開發(fā)板和PC實(shí)現(xiàn)了HID數(shù)據(jù)通信,證明了此監(jiān)控設(shè)計(jì)方案的可行性。
標(biāo)簽: USB HID 數(shù)據(jù)通信 直流電源
上傳時(shí)間: 2013-10-17
上傳用戶:13162218709
通信電源配置容量的計(jì)算方法,相互學(xué)習(xí)!
標(biāo)簽: 移動(dòng)通信 機(jī)房電源 電池 計(jì)算方法
上傳時(shí)間: 2014-12-24
上傳用戶:wangchong
介紹了一種反對稱漸變波導(dǎo)微帶探針過渡結(jié)構(gòu),采用高頻仿真軟件HFSS仿真分析了這個(gè)波導(dǎo)微帶過渡結(jié)構(gòu)在 W 頻段的特性,并對影響過渡性能的幾個(gè)因素進(jìn)行了敏感性分析,得出了可供工程應(yīng)用參考的設(shè)計(jì)曲線。在全波導(dǎo)帶寬內(nèi),實(shí)現(xiàn)了插入損耗小于0.088 dB,回波損耗大于27 dB。該結(jié)構(gòu)具有寬頻帶、結(jié)構(gòu)簡單和易加工等優(yōu)點(diǎn),可廣泛用于毫米波固態(tài)電路系統(tǒng)中。
上傳時(shí)間: 2013-11-13
上傳用戶:名爵少年
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1