VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(109)資源包含以下內(nèi)容:1. 包括匯編和c++編寫的萬年歷.2. FIFO(先進(jìn)先出隊(duì)列)通常用于數(shù)據(jù)的緩存和用于容納異步信號的頻率或相位的差異。本FIFO的實(shí)現(xiàn)是利用
雙口RAM 和讀寫地址產(chǎn)生模塊來實(shí)現(xiàn)的.FIFO的接口信號包括異步的寫時鐘(wr_clk)和讀.3. Analog signals are represented by 64 bit buses. They are converted
to real and from real representa.4. 該文件為lpc2106 ARM7在THREDX操作系統(tǒng)下的啟動代碼.5. 該代碼為時鐘芯片PCF8563的控制程序.6. 此代碼位PIC單片機(jī)的PID控溫程序.7. threadx技術(shù)手冊.8. 一個關(guān)于fat32系統(tǒng)文件的說明,對了解fat32文件系統(tǒng)系統(tǒng)結(jié)構(gòu)很有用.9. 典型的開發(fā)模型有:①瀑布模型(waterfall model);②漸增模型/演化/迭代(incremental model);③原型模型(prototype model);④螺旋模型(spiral m.10. zigbee協(xié)議中.11. 三菱FX系列PLC與PC機(jī)通過編程口通訊的地址轉(zhuǎn)換軟件,非常的使用!.12. 文章講述了類似于PDOP值的描述整周模糊度精度的指標(biāo)因子。對于整周模糊度的判斷具有重要意義。.13. 講述了如何對主引導(dǎo)扇區(qū)進(jìn)行備份和恢復(fù).14. LED驅(qū)動電路實(shí)例。配具體的電路圖供大家參考使用.15. Pcb初級教程.16. 嵌入式內(nèi)存數(shù)據(jù)庫系統(tǒng)eXtremeDB用戶指南.17. 對引導(dǎo)區(qū)的學(xué)駐病毒進(jìn)行了剖析.18. LPC2146 的USB 開發(fā).19. 非常詳細(xì)步進(jìn)電機(jī)控制原理圖.20. C++ GUI Programming with Qt 4一書中的第一章源碼.21. C++ GUI Programming with Qt 4一書中的chap02源碼.22. C++ GUI Programming with Qt 4一書中的chap03源碼.23. C++ GUI Programming with Qt 4一書中的chap05源碼.24. C++ GUI Programming with Qt 4一書中的chap06源碼.25. C++ GUI Programming with Qt 4一書中的chap07源碼.26. C++ GUI Programming with Qt 4一書中的chap8源碼.27. C++ GUI Programming with Qt 4一書中的chap9源碼.28. 具有無線網(wǎng)路功能下載至嵌入式開發(fā)平臺上用的.o黨
driver.29. ADI DSP ADSP-BF561原裝開發(fā)板的PCB圖,非常難得! POWERPCB 5.0可以打開..30. ADI TS201 原裝系統(tǒng)板PCB圖, 此PCB圖是用POWERPCB 5.0畫的, 直接導(dǎo)入既可打開, 目前做相控陣?yán)走_(dá),3G 基站,WIMAX基站等均采用ADSP-TS201..31. ADI DSP BF561 系統(tǒng)板原理圖,只有PDF格式的,.32. 利用89C52開發(fā)的.33. PCtoLCD2002完美版
取字模軟件.34. lm317 計(jì)算工具.35. 這是一個非常不錯的12864液晶串口程序.36. 嵌入式系統(tǒng)開發(fā)原理、工具及過程 值得推薦.37. minigui--面向?qū)崟r嵌入式系統(tǒng)的圖形用戶界面。此文檔介紹了miniguide體系結(jié)構(gòu)。.38. 該源碼與書本配套.39. 《EVC高級編程及其應(yīng)用開發(fā)》一書的全部源代碼.40. 將MATLAB窗口畫在VC的GUI上
輕松實(shí)現(xiàn)用MATLAB和VC畫圖.
標(biāo)簽:
網(wǎng)絡(luò)通信協(xié)議
上傳時間:
2013-06-12
上傳用戶:eeworm
ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯碼電路的方法——建立可重構(gòu)糾錯碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實(shí)現(xiàn)糾錯碼的各個功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯碼電路的EHW的各個控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽:
FPGA
可重構(gòu)
通訊
糾錯
上傳時間:
2013-07-01
上傳用戶:myworkpost