以太網(wǎng)是在20世紀(jì)70年代為解決網(wǎng)絡(luò)中零散的和偶然的堵塞而開(kāi)發(fā)的,而 IEEE802.3標(biāo)準(zhǔn)是在最初的以太網(wǎng)技術(shù)基礎(chǔ)上于1980年開(kāi)發(fā)成功的。現(xiàn)在,以太網(wǎng)一詞泛指所有采用CSMA/CD協(xié)議的局域網(wǎng)。以太網(wǎng)2.0版由數(shù)字設(shè)備公司、 Intel公司和Xerox公司聯(lián)合開(kāi)發(fā),它與IEEE802.3兼容。 本設(shè)計(jì)采用FPGA設(shè)計(jì)以太網(wǎng)控制器代替?zhèn)鹘y(tǒng)的ASCI設(shè)計(jì)方法,主要原因在于FPGA技術(shù)的特點(diǎn),它作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原由可編程期間門電路數(shù)有限的缺點(diǎn)。使本設(shè)計(jì)的產(chǎn)品十分靈活,可以在多種用戶多種開(kāi)發(fā)平臺(tái),硬件環(huán)境下使用而只需要對(duì)設(shè)計(jì)進(jìn)行簡(jiǎn)單的修改和編輯即可,方便了設(shè)計(jì)者和用戶的使用。 本論文主要闡述了使用FPGA設(shè)計(jì)開(kāi)發(fā)以太網(wǎng)控制器的設(shè)計(jì)開(kāi)發(fā)流程,以及研究了FPGA開(kāi)發(fā)方法和傳統(tǒng)ASIC開(kāi)發(fā)方法的區(qū)別和優(yōu)略。主要內(nèi)容為: 1.闡述FPGA技術(shù)的發(fā)展歷史,現(xiàn)狀和將來(lái)的發(fā)展趨勢(shì)。 2.詳細(xì)說(shuō)明了FPGA設(shè)計(jì)開(kāi)發(fā)以太網(wǎng)控制器的全過(guò)程,包括模塊分析功能分析以及代碼設(shè)計(jì)。 3.采用軟件仿真的方法設(shè)計(jì)和驗(yàn)證了MODELSIM仿真平臺(tái)以及仿真波形圖分析。 4.對(duì)比分析了FPGA和傳統(tǒng)的ASIC開(kāi)發(fā)過(guò)程的區(qū)別以及優(yōu)缺點(diǎn)。
標(biāo)簽: FPGA 以太網(wǎng)控制器
上傳時(shí)間: 2013-05-25
上傳用戶:changeboy
在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所以采用目前很為流行的EDA技術(shù),選擇可編程邏輯器件中廣泛使用的現(xiàn)場(chǎng)可編程門陣列FPGA,使用硬件描述語(yǔ)言VHDL,遵循先進(jìn)的自頂向下的設(shè)計(jì)思想實(shí)現(xiàn)對(duì)SDRAM控制器的設(shè)計(jì)。 論文引言部分簡(jiǎn)單介紹了CSR控制系統(tǒng),指出論文的課題來(lái)源與實(shí)際意義。第二章首先介紹了存儲(chǔ)器的概況與性能指標(biāo),其次較為詳細(xì)介紹了動(dòng)態(tài)存儲(chǔ)器DRAM的基本時(shí)序,最后對(duì)同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM進(jìn)行詳盡論述,包括性能、特點(diǎn)、結(jié)構(gòu)以及最為重要的一些操作和時(shí)序。第三、四章分別論述本課題的SDRAM控制器硬件與軟件設(shè)計(jì),重點(diǎn)介紹了具體芯片與FPGA設(shè)計(jì)技術(shù)。第五章為該SDRAM控制器在CsR控制系統(tǒng)中的一個(gè)經(jīng)典應(yīng)用,即同步事例處理器。最后對(duì)FPGA技術(shù)進(jìn)行總結(jié)與展望。 本論文完整論述了控制器的設(shè)計(jì)原理和具體實(shí)現(xiàn)。從測(cè)試的結(jié)果來(lái)看,本控制器無(wú)論從結(jié)構(gòu)上,還是軟硬件上設(shè)計(jì)均滿足了工程實(shí)際要求。
標(biāo)簽: SDRAM FPGA 制器設(shè)計(jì)
上傳時(shí)間: 2013-07-19
上傳用戶:dct灬fdc
溫度是生活中最基本的環(huán)境參數(shù)。溫度的監(jiān)測(cè)與控制,對(duì)于生物生存生長(zhǎng),工業(yè)生產(chǎn)發(fā)展都有著非同一般的意義。溫度傳感器的應(yīng)用涉及機(jī)械制造、工業(yè)過(guò)程控制、汽車電子產(chǎn)品、消費(fèi)電子產(chǎn)品和專用設(shè)備等各個(gè)領(lǐng)域。傳統(tǒng)的常用溫度傳感器有熱電偶、電阻溫度計(jì)RTD和NTC熱敏電阻等。但信號(hào)調(diào)理,模數(shù)轉(zhuǎn)換及恒溫器等功能全都會(huì)增加成本。現(xiàn)代集成溫度傳感器通常包含這些功能,并以其低廉的價(jià)格迅速地占據(jù)了市場(chǎng)。Dallas Semiconductor公司推出的數(shù)字式溫度傳感器DS1820采用數(shù)字化一線總線技術(shù)具有許多優(yōu)異特性。其一,它將控制線、地址線、數(shù)據(jù)線合為一根導(dǎo)線,允許在同一根導(dǎo)線上掛接多個(gè)控制對(duì)象,形成多點(diǎn)一線總線測(cè)控系統(tǒng)。布線施工方便,成本低廉。其二,線路上傳送的是數(shù)字信號(hào),所受干擾和損耗小,性能好。本課題旨在分析和設(shè)計(jì)基于數(shù)字化一線總線技術(shù)的溫度測(cè)控系統(tǒng)。本系統(tǒng)采用FPGA實(shí)現(xiàn)一個(gè)溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用Microsoft公司的Visual C++作為開(kāi)發(fā)平臺(tái),運(yùn)用MSComm控件進(jìn)行串口通信,進(jìn)行命令的發(fā)送和接收。
上傳時(shí)間: 2013-04-24
上傳用戶:fyerd
,針對(duì)目前太陽(yáng)能充電控制器對(duì)蓄電池的 保護(hù)不夠充分,蓄電池的壽命縮短這種情況,研究確定了一種基于單片機(jī)Atmega48 的太陽(yáng)能充電控制器的方案,在太陽(yáng)能對(duì)蓄電池的充電方式、控制器的功能要求 和實(shí)際應(yīng)用方面做了分析
標(biāo)簽: 太陽(yáng)能充電控制器
上傳時(shí)間: 2013-04-24
上傳用戶:ls530720646
單片機(jī)接口的彩色TFT控制器RA8870的應(yīng)用
上傳時(shí)間: 2013-04-24
上傳用戶:zhanditian
隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長(zhǎng),獨(dú)立的磁盤冗余陣列可利用多個(gè)磁盤并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來(lái)越小,電路的布局布線密度越來(lái)越大,信號(hào)的工作頻率也越來(lái)越高,高速電路的傳輸線效應(yīng)和信號(hào)完整性問(wèn)題越來(lái)越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問(wèn)題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。
上傳時(shí)間: 2013-04-24
上傳用戶:jeffery
SD4840/4841/4842/4843/4844是用于開(kāi)關(guān)電源的內(nèi)置高壓MOSFET電流模式PWM控制器系列產(chǎn)品。該電路待機(jī)功耗低,啟動(dòng)電流低。在待機(jī)模式下,電路進(jìn)入打嗝模式,從而有效地降低電路的
標(biāo)簽: MOSFET PWM 內(nèi)置 電流模式
上傳時(shí)間: 2013-04-24
上傳用戶:gcs333
Hy3100高效DC/DC升壓控制器特點(diǎn)• 低電壓工作:可保證以0.9 V (IOUT = 1 mA)啟動(dòng)• 占空系數(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:hsj3927
XN1043是一款高集成度、高性能的電流模式PWM控制器芯片。適用于電源適配器等中小功率的開(kāi)關(guān)電源設(shè)備。
標(biāo)簽: 1043 XN 開(kāi)關(guān)電源控制器 集成電路
上傳時(shí)間: 2013-07-22
上傳用戶:獨(dú)孤求源
隨著國(guó)民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無(wú)法滿足當(dāng)前工程的要求,其作用也由過(guò)去簡(jiǎn)單的起停控制、提供動(dòng)力上升到要求對(duì)其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對(duì)無(wú)刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對(duì)系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說(shuō)明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對(duì)FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對(duì)超高速集成電路硬件描述語(yǔ)言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對(duì)電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對(duì)FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對(duì)無(wú)刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場(chǎng)合下,可對(duì)電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對(duì)在具體產(chǎn)品中的應(yīng)用效果及行了簡(jiǎn)單分析。
標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用
上傳時(shí)間: 2013-08-04
上傳用戶:小鵬
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1