亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

熱固性聚氨酯型粉末涂料

  • 光伏發電系統逆變技術研究.rar

    在能源枯竭及環境污染問題日益嚴重的今天,光伏發電是未來可再生能源應用的一種重要方法。本文以光伏逆變技術為研究對象,對光伏系統最大功率點跟蹤方法、光伏智能充電控制策略、光伏并網系統拓撲結構與控制方法、光伏并網與有源濾波統一控制方法等問題進行了深入研究。 在擾動觀測法的基礎上,提出了一種直接電流控制最大功率點跟蹤方法,通過檢測變換器輸出電流進行最大功率點跟蹤控制,簡化控制算法,同時省去了擾動觀測法中的電壓和電流傳感器,降低系統成本。 研究了一種實用的光伏系統蓄電池充電控制策略,將最大功率點跟蹤與智能充電控制有機結合在一起,充分利用光伏電池的輸出功率,縮短充電時間,提高充電效率;研究了一種全數字式逆變器,通過電壓有效值外環和瞬時值內環的雙閉環控制,既能保證系統輸出電壓的穩態精度,又能保證瞬變負載條件下的動態特性。研制了一套3kW光伏獨立發電系統并進行了實驗驗證。 針對住宅型光伏并網逆變器體積小、性能價格比高的要求,研究了一種基于導抗變換器的并網逆變器拓撲結構,相比于傳統電流型逆變器,本拓撲省去了笨重的電抗器,同時利用高頻變壓器進行能量傳遞和電氣隔離,進一步降低了系統損耗和體積,降低系統成本。 經研究發現,由于導抗變換器的固有特性,采用傳統的SPWM調制方法將導致并網逆變器輸出平頂飽和的非正弦電流,造成對電網的諧波污染,提出了一種新型改進調制模式。該方法可以實現高功率因數、低諧波并網發電。根據上述理論分析,研制了一臺3kW單相光伏并網逆變器,實驗結果驗證了理論分析的正確性。 研究了一種三相電流型并網逆變器拓撲結構及其控制方法,采用改進調制模式對其進行控制,在諧波抑制方面取得了滿意的效果。提出的三相并網逆變方案,相比于傳統三相并網逆變器,具有如下顯著優點:系統中任意一相都是一個獨立的子系統,不受其它相影響,即使在某一相或某兩相損壞的情況下,剩余相也能正常運行,增加了系統的冗余性;在三相電網不平衡情況下,本方法也能提供穩定的三相電流,增加系統抗電網波動能力。初看起來本方案使用的導抗變換器和變壓器有3套,但是每相承受的功率容量只有系統總功率的三分之一,這樣可以選用較小容量的器件,有利于高頻電感和變壓器的制作和生產。提出了一種基于導抗變換器的三相電流型逆變器實現方案,利用導抗變換器將輸入直流電壓變換為高頻正弦電流,經高頻變壓器隔離及電流等級變換后進行裂相調制,輸出為三相正弦電流。該方法不僅省去了傳統電流型逆變器直流側電抗器,而且采用高頻變換進行功率傳輸,減小了隔離變壓器及輸出濾波器的體積,有利于裝置的小型化和降低成本。 針對光伏電池輸出電壓較低的問題,研究了一種單級式三相升壓型并網逆變器,通過一級變換同時實現升壓和DC/AC變換功能,并且提出了一種基于DSP芯片的控制策略,本方法僅用一個電壓傳感器就能替代原先的三個電壓傳感器:每個載波周期短路相只進行一次開關動作,同時任何時刻只有2個開關管導通,可有效降低系統的開關損耗和導通損耗;由于采用DSP控制,具有控制靈活、穩定性高、成本低、并網電能質量好,便于功率調節等優點。 提出了一種光伏并網與有源濾波兼用的統一控制策略,在同一套裝置上既實現光伏并網發電,又實現諧波補償,克服目前的光伏發電裝置白天發電、夜間停機的不足,提高系統利用率。詳細分析了無功電流和諧波電流的檢測方法、光伏并網發電有功指令電流的生成方法及電流環控制器和電壓環控制器的設計方法,并對光伏并網發電與有源濾波統一控制模式和單一有源濾波模式進行了討論,仿真和實驗結果驗證了所提出的系統結構及控制策略的正確性和可行性。

    標簽: 光伏發電系統 逆變 技術研究

    上傳時間: 2013-04-24

    上傳用戶:dancnc

  • 基于DSP的TCR型動態無功補償器的研究.rar

    大功率電力電子裝置的廣泛應用使電力系統無功功率補償和諧波污染問題日趨嚴重,動態無功功率補償和諧波抑制成為現代電力傳動領域研究的熱點。傳統補償技術由于主控制器運算能力的限制,難以對實時信號進行有效分析,影響了補償效果。而DSP計算速度快,能夠實現復雜的數字信號處理或數字實時控制。本文針對礦井直流提升機的無功補償問題,設計了一種基于DSP的TCR型動態無功補償器,以穩定電網電壓、減小電壓波動,提高功率因數。 本文綜述了無功補償技術的國內外研究概況、水平和發展趨勢,基于 MATLAB 對電力電子裝置諧波源進行了諧波分析與仿真,分析和介紹了 TCR 的無功補償原理及瞬時無功理論,確定了無功補償系統主電路及其控制系統,提出了系統的總體方案。 本設計選用 TMS320F2812 DSP 芯片作為主處理器,設計了信號輸入、濾波放大和信號調理等 DSP 外圍硬件電路;軟件方面采用模塊化設計,編寫了軟件流程圖,給出了部分程序代碼。 本文基于MATLAB軟件對無功補償控制系統的補償效果進行了模擬仿真。仿真結果表明:系統線電壓、負載無功功率和TCR無功功率等在兩個周期內達到穩定,系統線電壓波動小于3%,系統線電壓和系統線電流中僅含有較少量的5次、7次和 11 次諧波,總諧波畸變率滿足《公用電網諧波》標準的要求,為在煤礦中的實際應用提供了理論基礎。

    標簽: DSP TCR 動態

    上傳時間: 2013-07-24

    上傳用戶:PresidentHuang

  • 基于DSP的三相電流型PWM整流器的應用研究.rar

    隨著對電能質量要求的提高和數字化控制技術的發展,PWM整流器已受到國內外的普遍重視。DSP芯片功能強大、執行速度快、性能穩定可靠,在數字控制領域有著廣泛的應用前景。文章首先在分析電流型PWM整流器的基本原理、數學模型和控制方法的基礎上搭建了系統的PSIM仿真模型,繼而設計了以TMS320LF2407A為控制核心的三相電流型PWM整流器控制系統,同時對實驗過程中的軟硬件進行了詳細的介紹。最后給出實驗波形,并進行了分析。論文工作為電流型PWM整流器在工業中的應用提供了參考。

    標簽: DSP PWM 三相

    上傳時間: 2013-08-05

    上傳用戶:牧羊人8920

  • 基于DSP的中壓變頻器控制軟件的設計.rar

    本論文針對6kV/400kW三相異步電動機的中壓變頻器試驗裝置,從分析目前中壓變頻器常用的主回路拓撲入手,詳細闡述并分析了本文研究的單元串聯型中壓變頻器控制系統。 本文首先從理論上分析了多單元串聯型中壓變頻器脈寬控制原理。然后,把一種高性能的V/f控制方案引入中壓變頻器控制系統。通過矢量補償定子壓降,進行轉差補償和對電機電流進行限制控制,實現了具有很好的低頻性能并具有防“跳閘”等功能的V/f控制方案。 同時,本文將Siemens公司通用變頻器的時隙、連接紙的概念運用到中壓變頻器控制領域。增加了系統的可變性,自由性和方便性。設計了具有系統組態功能的模塊化軟件,其中著重對控制軟件中的幾個重要功能進行了分析討論。這些重要功能模塊有:控制字和狀態字、順序控制、V/f曲線、給定積分器、基于電壓補償的輸出自動穩壓算法、通訊功能等。 中壓變頻器在實驗室設計為6kV/22kW試驗系統,實際設計為6kV/400kW的變頻系統裝置。本文給出了實驗室調試結果及分析。實驗結果表明,該中壓變頻器能夠安全、穩定地運行。

    標簽: DSP 中壓變頻器 控制軟件

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 基于浮點DSP的FFT算法的研究與應用.rar

    快速傅立葉變換(FFT)技術是數字信號處理中的核心技術,它已廣泛應用于數字信號處理的各個領域,長期以來一直是一個重要的研究課題。近年來,專用數字信號處理器以其優化的硬件結構和優良的性能價格比為FFT的實現提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進行了算法的討論和比較,然后詳細論述了以浮點型DSP為核心的實現FFT算法的硬件平臺的設計。平臺的硬件電路主要包括數據采集部分、數據處理部分、數據存儲部分和數據顯示部分。其中采集部分采用12位高速的A/D轉換芯片MAX197,數據處理部分采用32位浮點型DSP芯片-TMS320VC33,數據存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數據顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴展系統的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實序列FFT算法,用C語言進行編程。最后部分是進行軟硬件的聯合調試,并在此基礎上進行了FFT算法實現。 論文結尾以實際的實驗曲線分析驗證了算法的正確性,同時針對實驗中產生的誤差找出了原因,并提出了解決的方法。實驗結果表明采用浮點DSP實現FFT算法方便且有較高的實時性,可以應用到電力系統諧波分析、振動測試及鐵路檢測等各個領域。

    標簽: DSP FFT 浮點

    上傳時間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 基于DSP控制電梯專用變頻器研究.rar

    本文以電機控制DSPTMS320LF2407為核心,結合相關外圍電路,運用新型SVPWM控制方法,設計電梯專用變頻器。為了達到電梯專用變頻器大轉矩、高性能的要求,在硬件上提高系統的實時性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區的負面影響,另外單神經元PID控制器應用于速度環,對速度的調節作用有明顯改善。通過軟硬件結合的方式,改善電機輸出轉矩,使電梯控制系統的性能得到提高。 系統主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實現。并設計有起動時防止沖擊電流的保護電路,以及防止過壓、欠壓的保護電路。其中,對逆變模塊IPM的驅動控制是控制電路的核心,也是系統實現的主要部分。控制電路以DSP為核心,由IPM驅動隔離控制電路、轉速位置檢測電路、電流檢測電路、電源電路、顯示電路和鍵盤電路組成。對IPM驅動、隔離、控制的效果,直接影響系統的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關鍵部分。另外,本課題擬定的被控對象是永磁同步電動機(PMSM),要對系統實現SVPWM控制,依賴于轉子位置的準確、實時檢測,只有這樣,才能實現正確的矢量變換,準確的輸出PWM脈沖,使合成矢量的方向與磁場方向保持實時的垂直,達到良好的控制性能,因此,轉子位置檢測是提高變頻器性能的一個重要環節。 系統采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區時間對SVPWM控制的負面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導通型和120度導通型結合起來,從而達到既可以消除死區影響,又可以提高電源利用率的目的。另外,在速度調節環節,采用單神經元PID控制器,通過反復的仿真證明,在調速比不是很大的情況下,其對速度環的調節作用明顯優于傳統PID控制器。 通過實驗證明,系統基本上達到高性能的控制要求,適合于電梯控制系統。

    標簽: DSP 控制 變頻器

    上傳時間: 2013-05-21

    上傳用戶:trepb001

  • 基于USB2.0FPGA的高速數據采集系統的研究與設計.rar

    隨著科學技術的快速發展和數據采集系統的廣泛應用,人們對數據采集系統的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規范,以其使用方便、易于擴展、速度快等優點而被廣泛地應用于數據采集系統中。現場可編程門陣列最大的特點是結構靈活,開發周期較短,適合于實時信號處理,已被廣泛應用于通信、數據采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優點,設計了一種基于USB2.0技術和FPGA技術相結合的高速數據采集系統。 @@ 首先,對數據采集基本理論及系統相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數據采集系統進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據系統需求,對系統軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統下利用GPD編寫USB設備驅動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統的軟硬件進行了調試,給出了調試結果和分析,對出現的問題給出了解決方案。結果表明,系統符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數據采集;固件;

    標簽: FPGA USB 2.0

    上傳時間: 2013-06-21

    上傳用戶:cath

  • 基于FPGA的通用實時信號處理系統的硬件設計與實現.rar

    近年來,以FPGA為代表的數字系統現場集成技術取得了快速的發展,FPGA不但解決了信號處理系統小型化、低功耗、高可靠性等問題,而且基于大規模FPGA單片系統的片上可編程系統(SOPC)的靈活設計方式使其越來越多的取代ASIC的市場。傳統的通用信號處理系統使用DSP作為處理核心,系統的可重構型不強,FPGA解決了這一問題,并且現有的FPGA中,多數已集成DSP模塊,結合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,FPGA作為處理核心的通用信號處理系統具有很強的可實施性。 @@ 基于上述要求,作者設計和完成了一個基于多FPGA的通用實時信號處理系統。該系統采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數據。作者通過全面的分析,設計了核心板、底板和應用板分離系統架構。該平臺能夠根據實際需求進行靈活的搭配,核心板之間的數據傳輸采用了LVDS(低電壓差分信號)技術,從而使得數據能夠穩定的以非常高的速率進行傳輸。 @@ 本系統屬于高速數字電路的設計范疇,因此必須重視信號完整性的設計與分析問題,作者根據高速電路的設計慣例和軟件輔助設計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎上,順利地完成了PCB繪制與調試工作。 @@ 作為系統設計的重要環節,作者還在文中研究了在系統設計過程中出現的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數據通道接口和DDR2存儲器接口設計決定本系統的使用性能,本文基于所選的FPGA芯片進行了詳細的闡述和驗證。并結合系統的核心板和底板,完成了應用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設計工作,對其中的部分接口進行了邏輯驗證。 @@ 經過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構等特點,能夠滿足當前一些信號處理系統對高速、實時處理的要求,可以廣泛應用于實時信號處理領域。通過本平臺的研究和開發工作,為進一步研究和設計通用、實時信號處理系統打下了堅實的基礎。 @@關鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標簽: FPGA 實時信號 處理系統

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • 基于FPGA的B型超聲成像系統的設計與實現.rar

    便攜式B型超聲診斷儀具有無創傷、簡便易行、相對價廉等優勢,在臨床中越來越得到廣泛的應用。它將超聲波技術、微電子技術、計算機技術、機械設計與制造及生物醫學工程等技術融合在一起。開展該課題的研究對提高臨床診斷能力和促進我國醫療事業的發展具有重要的意義。 便攜式B型超聲診斷儀由人機交互系統、探頭、成像系統、顯示系統構成。其基本工作過程是:首先人機交互系統接收到用戶通過鍵盤或鼠標發出的命令,然后成像系統根據命令控制探頭發射超聲波,并對回波信號處理、合成圖像,最后通過顯示系統完成圖像的顯示。 成像系統作為便攜式B型超聲診斷儀的核心對圖像質量有決定性影響,但以前研制的便攜式B型超聲診斷儀的成像系統在三個方面存在不足:第一、采用的是單片機控制步進電機,控制精度不高,導致成像系統采樣不精確;第二、采用的數字掃描變換算法太粗糙,影響超聲圖像的分辨率;第三、它的CPU多采用的是51系列單片機,測量速度太慢,同時也不便于系統升級和擴展。 針對以上不足,提出了基于FPGA的B型超聲成像系統解決方案,采用Altera公司的EP2C5Q208C8芯片實現了步進電機步距角的細分,使電機旋轉更勻速,提高了采樣精度;提出并采用DSTI-ULA算法(Uniform Ladder Algorithm based on Double Sample and Trilinear Interotation)在FPGA內實現數字掃描變換,提高了圖像分辨率;人機交互系統采用S3C2410-AL作為CPU,改善了測量速度和系統的擴展性。 通過對系統硬件電路的設計、制作,軟件的編寫、調試,結果表明,本文所設計的便攜式B型超聲成像系統圖像分辨率高、測量速度快、體積小、操作方便。本文所設計的便攜式B型超聲診斷儀可在野外作業和搶險(諸如地震、抗洪)中發揮作用,同時也可在鄉村診所中完成對相關疾病的診斷工作。

    標簽: FPGA 超聲成像

    上傳時間: 2013-05-18

    上傳用戶:helmos

  • 基于JTAG和FPGA的嵌入式SOC驗證系統研究與設計.rar

    隨著半導體制造技術不斷的進步,SOC(System On a Chip)是未來IC產業技術研究關注的重點。由于SOC設計的日趨復雜化,芯片的面積增大,芯片功能復雜程度增大,其設計驗證工作也愈加繁瑣。復雜ASIC設計功能驗證已經成為整個設計中最大的瓶頸。 使用FPGA系統對ASIC設計進行功能驗證,就是利用FPGA器件實現用戶待驗證的IC設計。利用測試向量或通過真實目標系統產生激勵,驗證和測試芯片的邏輯功能。通過使用FPGA系統,可在ASIC設計的早期,驗證芯片設計功能,支持硬件、軟件及整個系統的并行開發,并能檢查硬件和軟件兼容性,同時還可在目標系統中同時測試系統中運行的實際軟件。FPGA仿真的突出優點是速度快,能夠實時仿真用戶設計所需的對各種輸入激勵。由于一些SOC驗證需要處理大量實時數據,而FPGA作為硬件系統,突出優點是速度快,實時性好。可以將SOC軟件調試系統的開發和ASIC的開發同時進行。 此設計以ALTERA公司的FPGA為主體來構建驗證系統硬件平臺,在FPGA中通過加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來構建與PC的調試驗證數據鏈路,并采用定制的JTAG邏輯產生測試向量,通過JTAG控制SOC目標系統,達到對SOC內部和其他IP(IntellectualProperty)的在線測試與驗證。同時,該驗證平臺還可以支持SOC目標系統后續軟件的開發和調試。 本文介紹了芯片驗證系統,包括系統的性能、組成、功能以及系統的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗證系統的硬件平臺,提出了驗證系統的總體設計方案,重點對驗證系統的數據鏈路的實現進行了闡述;詳細研究了嵌入式軟核處理器NIOS II系統,并將定制的JTAG邏輯與處理器NIOS II相結合,構建出調試與驗證數據鏈路;根據芯片驗證的要求,設計出軟核處理器NIOS II系統與PC建立數據鏈路的軟件系統,并完成芯片在線測試與驗證。 本課題的整體任務主要是利用FPGA和定制的JTAG掃描鏈技術,完成對國產某型DSP芯片的驗證與測試,研究如何構建一種通用的SOC芯片驗證平臺,解決SOC驗證系統的可重用性和驗證數據發送、傳輸、采集的實時性、準確性、可測性問題。本文在SOC驗證系統在芯片驗證與測試應用研究領域,有較高的理論和實踐研究價值。

    標簽: JTAG FPGA SOC

    上傳時間: 2013-05-25

    上傳用戶:ccsp11

主站蜘蛛池模板: 黔南| 磐安县| 璧山县| 巴青县| 栾川县| 平南县| 曲沃县| 卫辉市| 葵青区| 土默特左旗| 商城县| 营口市| 论坛| 格尔木市| 堆龙德庆县| 四会市| 乌兰察布市| 临泉县| 延吉市| 龙游县| 陇川县| 新疆| 嘉峪关市| 阿克苏市| 包头市| 龙里县| 成安县| 九江市| 花莲市| 恭城| 读书| 穆棱市| 古交市| 宁海县| 武夷山市| 宜都市| 万宁市| 绍兴市| 游戏| 土默特左旗| 泰兴市|