亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

片的設(shè)計

  • TFTLCD顯示系統(tǒng)的設(shè)計

    如今IC設(shè)計進(jìn)入了SOC(System-on-chip)設(shè)計時代。SOC是指在單一芯片上集成了微控制器、數(shù)字信號處理器、存儲器、I/O接口等,可以實現(xiàn)信號采集、轉(zhuǎn)換、存儲、處理等功能的芯片。SOC設(shè)計是基于IP可重用性的設(shè)計過程。現(xiàn)在已有不少公司成功地開發(fā)了各種SOC總線規(guī)范,以便于IP核的可復(fù)用性設(shè)計。其中,ARM公司開發(fā)的AMBA(Advanced Microcontroller Bus Arehitecture)規(guī)范已經(jīng)成為嵌入式應(yīng)用的行業(yè)標(biāo)準(zhǔn)。嵌入式SOC芯片廣泛應(yīng)用于消費電子產(chǎn)品中,近年來隨著彩屏手機(jī)、PDA等移動終端的普及,液晶電視等平板顯示器件的推廣,液晶顯示器已經(jīng)逐漸取代CRT成為主流的顯示器件。LCD Driver IC作為液晶顯示器的重要部件,需求量也日益增大。嵌入式液晶顯示系統(tǒng)的設(shè)計是當(dāng)今SOC設(shè)計中不可缺少的部分,而基于AMBA總線規(guī)范的LCD顯示系統(tǒng)更是具備良好的性能和較大的潛力。 本文提出了一種基于AMBA總線規(guī)范的彩色TFT-LCD數(shù)字圖像顯示解決方案,硬件設(shè)計上包括APB存儲接口模塊、LCD控制模塊,并用VHDL硬件描述語言進(jìn)行了功能仿真,采用Mentor公司Modelsim5.8完成了系統(tǒng)功能驗證;軟件設(shè)計上完成了基于SAMSUNG公司S6D0110 TFT-LCD驅(qū)動芯片的測試程序的編寫和系統(tǒng)測試。本設(shè)計不需要掌握TFT-LCD內(nèi)部構(gòu)造,復(fù)雜的內(nèi)部驅(qū)動原理,只需要掌握AMBA總線規(guī)范和LCD的MPU并行接口時序,采用本課題設(shè)計出的LCD顯示控制模塊簡單實用,便于推廣應(yīng)用。 本課題基于Xilinx公司的VirtexⅡ FF1152 PROTO開發(fā)平臺完成了軟件調(diào)試,實現(xiàn)了TFT-LCD圖像顯示。調(diào)試結(jié)果表明硬件和軟件設(shè)計正確且取得了較為滿意的結(jié)果。

    標(biāo)簽: TFTLCD 顯示系統(tǒng)

    上傳時間: 2013-06-02

    上傳用戶:小楓殘月

  • 基于FPGA的DDS信號源的設(shè)計

    頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統(tǒng)應(yīng)包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來實現(xiàn)一個DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識如結(jié)構(gòu)特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點介紹DDS技術(shù)在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價比,電路結(jié)構(gòu)簡單等特點;接著對輸出信號頻譜進(jìn)行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進(jìn)行了詳細(xì)的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結(jié)果,并對此作了一定的分析。

    標(biāo)簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA的FFT信號處理器的設(shè)計與實現(xiàn)

    現(xiàn)場可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計電路的規(guī)模和集成度不斷提高,同時也帶來了電子系統(tǒng)設(shè)計方法和設(shè)計思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計算機(jī)和多媒體等領(lǐng)域。離散傅立葉變換(DFT)作為數(shù)字信號處理中的基本運算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運算量減小了幾個數(shù)量級,使得數(shù)字信號處理的實現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號處理的核心技術(shù)之一,因此對FFT算法及其實現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實意義。 本文主要研究如何利用FPGA實現(xiàn)FFT算法,研制具有自主知識產(chǎn)權(quán)的FFT信號處理器。該設(shè)計采用高效基-16算法實現(xiàn)了一種4096點FFT復(fù)數(shù)浮點運算處理器,其蝶形處理單元的基-16運算核采用兩級改進(jìn)的基-4算法級聯(lián)實現(xiàn),僅用8個實數(shù)乘法器就可實現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運算,在保持處理速度的優(yōu)勢下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點研究處理器蝶形單元設(shè)計的基礎(chǔ)上,本文完成了整個FFT處理器電路的FPGA設(shè)計。首先基于對處理器功能和特點的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計;在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點研究了具體的實現(xiàn)方案,完成了1.2萬行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開發(fā)環(huán)境中實現(xiàn)了處理器各個模塊的RTL設(shè)計:隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺,完成了整個FFT處理器的電路設(shè)計實現(xiàn)。 經(jīng)過仿真驗證,本文所設(shè)計的FFT處理器芯片運行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計要求。

    標(biāo)簽: FPGA FFT 信號處理器

    上傳時間: 2013-04-24

    上傳用戶:科學(xué)怪人

  • 基于DDS技術(shù)的智能信號發(fā)生器的設(shè)計

    本文提出了一種以直接數(shù)字頻率合成(DDS)技術(shù)為基礎(chǔ)的信號發(fā)生器的設(shè)計。采用單片機(jī)AT89C51 控制DDS 芯片AD9850 產(chǎn)生頻率可調(diào)的正弦信號,并通過低通濾波器得到純正的信號,最后經(jīng)過

    標(biāo)簽: DDS 智能信號 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:ruan2570406

  • 基于FPGA的PCI總線接口控制器的設(shè)計

    為了滿足外圍設(shè)備之間、外圍設(shè)備與主機(jī)之間高速數(shù)據(jù)傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因為PCI總線具有極高的數(shù)據(jù)傳輸率,所以在數(shù)字圖形、圖像和語音處理以及高速數(shù)據(jù)采集和處理等方面得到了廣泛的應(yīng)用。 本論文首先對PCI總線協(xié)議做了比較深刻的分析,從設(shè)計要求和PCI總線規(guī)范入手,采用TOP-DOWN設(shè)計方法完成了PCI總線接口從設(shè)備控制器FPGA設(shè)計的功能定義:包括功能規(guī)范、性能要求、系統(tǒng)環(huán)境、接口定義和功能描述。其次從簡化設(shè)計、方便布局的角度考慮,完成了系統(tǒng)的模塊劃分。并結(jié)合設(shè)計利用SDRAM控制器來驗證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗證的描述介紹了用于FPGA功能驗證的硬件電路系統(tǒng)的設(shè)計,驗證系統(tǒng)方案的選擇,并描述了PCI總線接口控制器的布局布線結(jié)果以及硬件驗證的電路設(shè)計和調(diào)試方法。通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設(shè)計了PCB實驗板進(jìn)行測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅(qū)動程序開發(fā)工具DDK軟件進(jìn)行軟件設(shè)計與開發(fā)的過程。完成系統(tǒng)設(shè)計及模塊劃分后,使用硬件描述語言(VHDL)描述系統(tǒng),并驗證設(shè)計的正確性。

    標(biāo)簽: FPGA PCI 總線接口 控制器

    上傳時間: 2013-07-15

    上傳用戶:1134473521

  • 基于FPGA的擴(kuò)頻模擬信號源的設(shè)計

    信號發(fā)生器是控制系統(tǒng)的重要組成部分。研制出較高精度、可靠性、可調(diào)參數(shù)的數(shù)字量信號發(fā)生器,對于促進(jìn)我國航空、航天、國防以及工業(yè)自動化等領(lǐng)域的發(fā)展均有重要意義。本文以直接頻率合成和偽隨機(jī)碼的設(shè)計與實現(xiàn)為中心,對擴(kuò)頻通信的基本理論、信號源的結(jié)構(gòu)、載波調(diào)制等問題進(jìn)行了深入的分析和研究,并給出了模塊的硬件實現(xiàn)方案。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。論文介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設(shè)計流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成原理(DDS)實現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號源。研究了測距偽隨機(jī)碼的原理,確定選用移位序列作為系統(tǒng)的擴(kuò)頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴(kuò)頻碼。分別給出并分析了相應(yīng)的FPGA硬件實現(xiàn)電路。 對于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進(jìn)制相移鍵控相位選擇法并相應(yīng)作了硬件實現(xiàn)。最后給出具體設(shè)計實現(xiàn)了的信號發(fā)生器的輸出波形。經(jīng)實驗室測試,設(shè)計的信號發(fā)生器滿足要求,且結(jié)構(gòu)簡單、工作可靠、重量輕、體積小,具有良好的應(yīng)用前景。

    標(biāo)簽: FPGA 擴(kuò)頻 模擬信號源

    上傳時間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的OFDM調(diào)制解調(diào)器的設(shè)計與實現(xiàn)

    正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強(qiáng)、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢;然后針對OFDM中的信道估計技術(shù),深入分析了基于FFT級聯(lián)的信道估計理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計理論,在此基礎(chǔ)上詳細(xì)研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計算法,并利用Matlab做了相應(yīng)的仿真比較,驗證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺。在此平臺上,對OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進(jìn)行了仿真,并給出了數(shù)據(jù)曲線,通過分析結(jié)果可正確評價OFDM系統(tǒng)在多個方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計并實現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對串/并轉(zhuǎn)換,QPSK映射,過采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測等各個模塊進(jìn)行硬件設(shè)計,詳細(xì)介紹了各個模塊的設(shè)計和實現(xiàn)過程,并給出了相應(yīng)的仿真波形和參數(shù)說明。其中,針對定點運算的局限性,為系統(tǒng)設(shè)計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進(jìn)、優(yōu)化和設(shè)計實現(xiàn),針對原始快速傅立葉變換FPGA實現(xiàn)算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計方案,使之運用于OFDM基帶處理系統(tǒng)當(dāng)中并加以實現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對整個OFDM的基帶處理系統(tǒng)進(jìn)行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計、仿真和實現(xiàn)。本設(shè)計為OFDM通信系統(tǒng)的進(jìn)一步改進(jìn)提供了大量有用的數(shù)據(jù)。

    標(biāo)簽: FPGA OFDM 調(diào)制解調(diào)器

    上傳時間: 2013-04-24

    上傳用戶:vaidya1bond007b1

  • 計算機(jī)組成實驗平臺的設(shè)計與實現(xiàn)

    《計算機(jī)組成原理》是計算機(jī)系的一門核心課程。但是它涉及的知識面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時,普遍覺得內(nèi)容抽象難于理解。但借助于該計算機(jī)組成原理實驗系統(tǒng),學(xué)生通過實驗環(huán)節(jié),可以進(jìn)一步融會貫通學(xué)習(xí)內(nèi)容,掌握計算機(jī)各模塊的工作原理,相互關(guān)系的來龍去脈。 為了增強(qiáng)實驗系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實驗成本,我們采用FPGA芯片技術(shù)來徹底更新現(xiàn)有的計算器組成原理實驗平臺。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語言所編寫出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計概念,使實驗系統(tǒng)具有極強(qiáng)的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進(jìn)和擴(kuò)充變得十分簡易和方便,而且使學(xué)生自己設(shè)計不同的實驗變?yōu)榭赡堋S嬎銠C(jī)組成原理實驗的最終目的是讓學(xué)生能夠設(shè)計CPU,但首先,學(xué)生必須知道CPU的各個功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計出一個教學(xué)用的以FPGA芯片為核心的硬件平臺,然后在此基礎(chǔ)上開發(fā)出VHDL部件庫及主要邏輯功能,并設(shè)計出一套實驗。 本文重點研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計算,存儲,I/O操作等均可由VHDL來實現(xiàn)。同時設(shè)計實驗內(nèi)容,包括時序電路的組成及控制原理實驗、八位運算器的組成及復(fù)合運算實驗、存儲器實驗、數(shù)據(jù)通路實驗、浮點運算器實驗、多流水線處理器實驗等,這些實驗形成一個相互關(guān)聯(lián)的系統(tǒng)。每個實驗先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實驗實際上是編寫VHDL,不需要寫得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺,這樣既不會讓學(xué)生花太多的時間在畫電路圖上,又能讓學(xué)生更好的理解每個部件的工作原理和工作過程。 論文首先研究分析了FPGA硬件實驗平臺,即實驗系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實驗要求,規(guī)劃不同實驗控制邏輯。用戶可選擇不同的實驗邏輯,通過把實驗邏輯下載到FPGA芯片中構(gòu)成自己的實驗平臺。 其次,論文詳細(xì)的闡述了VHDL模塊化設(shè)計,如何運用VHDL技術(shù)來依次實現(xiàn)CPU的各個功能部件。VHDL語言作為一種國際標(biāo)準(zhǔn)化的硬件描述語言,自1987年獲得IEEE批準(zhǔn)以來,經(jīng)過了1993年和2001年兩次修改,至今已被眾多的國際知名電子設(shè)計自動化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計工具一起廣泛地進(jìn)入了數(shù)字系統(tǒng)設(shè)計與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計技術(shù)。再次,論文針對實驗平臺中遇到的較為棘手的多流水線等問題,也進(jìn)行了深入的闡述和剖析。學(xué)生需要什么樣的實驗條件,實驗內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計,運行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識或技能,因為實驗是在編寫VHDL代碼的前提下完成的。 本文在基于實驗室的環(huán)境下,基本上較為完整的實現(xiàn)了一個基于FPGA的實驗平臺方案。在此基礎(chǔ)上,進(jìn)行了部分功能的測試和部分性能方面的分析。本論文的研究,為FPGA在實際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對FPGA與VHDL標(biāo)準(zhǔn)的進(jìn)一步發(fā)展具有重要的理論和現(xiàn)實意義。

    標(biāo)簽: 計算機(jī)組成 實驗

    上傳時間: 2013-04-24

    上傳用戶:小強(qiáng)mmmm

  • 基于FPGA的視頻編碼器的設(shè)計

    未來的時代是信息時代,信息需要通過媒體來進(jìn)行記錄、傳播和獲取。視頻數(shù)據(jù)的壓縮技術(shù)和解壓縮技術(shù)成了多媒體技術(shù)中的關(guān)鍵技術(shù)之一,本論文設(shè)計的芯片正是基于FPGA實現(xiàn)視頻編碼器的設(shè)計,主要面向于對音頻和視頻信號進(jìn)行壓縮和解壓縮的廣泛場合。 本論文首先對FPGA技術(shù)做了介紹,主要從FPGA的結(jié)構(gòu)和特點,闡述了FPGA設(shè)計的輸入、綜合、仿真、實現(xiàn)等,其次介紹了當(dāng)今主流的視頻編碼標(biāo)準(zhǔn),如H.263、H.264。本論文基于FPGA來實現(xiàn)視頻編碼,提出了視頻編解碼器系統(tǒng)設(shè)計方案,包括系統(tǒng)設(shè)計和模塊設(shè)計,最后,文章又提出了圖像預(yù)處理部分和運動估計部分的設(shè)計思想和實現(xiàn)步驟,其中的運動估計設(shè)計部分是整個論文的關(guān)鍵,以及通過仿真得到理想的結(jié)果。

    標(biāo)簽: FPGA 視頻編碼器

    上傳時間: 2013-06-28

    上傳用戶:aa17807091

  • 基于FPGA和DSP的圖像消旋系統(tǒng)的設(shè)計

    在圖像的實時處理中,消除圖像旋轉(zhuǎn)是一項實用的圖像處理技術(shù),無論在軍事還是民用設(shè)施中都得以廣泛的應(yīng)用。目前,消除圖像旋轉(zhuǎn)的技術(shù)有機(jī)械式、光學(xué)式、電子式。其中電子消旋發(fā)展最快,也是圖像消旋技術(shù)未來發(fā)展的趨勢。 本次課題是應(yīng)海軍某部的要求,為海軍測量船的圖像觀測系統(tǒng)消除圖像旋轉(zhuǎn)。本文詳細(xì)研究了視頻信號的特點,提出了利用FPGA和DSPs為主架構(gòu)的視頻圖像處理平臺,以EP20K600EBC652—2X為核心處理器的實時圖像消旋系統(tǒng)。該平臺利用旋轉(zhuǎn)算法將原圖像反向旋轉(zhuǎn)相應(yīng)的角度,再用雙線性插值方法進(jìn)行重采樣,從而得到消旋后的圖像。因為這次圖像旋轉(zhuǎn)角度是通過機(jī)械設(shè)備測得的,所以是一種機(jī)械加電子的圖像消旋系統(tǒng)。 本文論述了圖像消旋算法及其優(yōu)化,詳細(xì)說明整個系統(tǒng)的設(shè)計思路,及其軟硬件實現(xiàn),包括PCB設(shè)計,DSPs的軟硬件開發(fā)以及FPGA的相關(guān)設(shè)計。目前,系統(tǒng)已正常工作,實現(xiàn)了圖像的實時消旋的目標(biāo)。

    標(biāo)簽: FPGA DSP 圖像消旋

    上傳時間: 2013-08-05

    上傳用戶:DanXu

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
免费在线观看日韩欧美| 亚洲视频网站在线观看| 韩国av一区二区三区| 欧美在线视频免费| 国产精品一香蕉国产线看观看 | 国产精品综合不卡av| 欧美一区二区视频在线| 一区二区三区亚洲| 欧美阿v一级看视频| 在线一区日本视频| 国产一区成人| 欧美精品久久久久久| 亚洲一二三区精品| 国产综合久久久久影院| 欧美精品一区二区三区四区 | 91久久中文| 欧美日韩视频一区二区三区| 性色av一区二区三区红粉影视| 黄色欧美日韩| 欧美视频在线观看免费网址| 性8sex亚洲区入口| 亚洲精品中文字幕在线观看| 国产午夜精品视频免费不卡69堂| 欧美激情精品久久久久久大尺度 | 国产精品播放| 玖玖综合伊人| 亚洲一区二区视频在线观看| 在线欧美日韩| 国产欧美日韩综合精品二区| 欧美日韩在线精品| 久久深夜福利免费观看| 亚洲专区一区二区三区| 亚洲精品乱码久久久久久蜜桃麻豆 | 亚洲一区黄色| 亚洲国产mv| 国产视频一区欧美| 欧美香蕉大胸在线视频观看| 欧美第十八页| 另类亚洲自拍| 久久久国产精彩视频美女艺术照福利 | 午夜精品久久久久久| 亚洲精品一区二区三区99| 国产精品久久久久久久午夜片| 美日韩精品免费| 久久不射电影网| 亚洲综合视频一区| 亚洲精品九九| 精品96久久久久久中文字幕无| 国产精品美女久久久| 欧美日韩精品一区视频 | 性亚洲最疯狂xxxx高清| 99精品国产福利在线观看免费| **欧美日韩vr在线| 在线播放豆国产99亚洲| 狠狠色丁香婷综合久久| 好吊日精品视频| 国产综合久久久久久| 国产一区二区日韩| 韩国av一区二区三区四区| 国产日韩精品综合网站| 国产欧美三级| 黄色av日韩| 亚洲电影观看| 亚洲精品国产精品国自产观看浪潮| 尤物九九久久国产精品的分类| 国内精品久久久久伊人av| 国产亚洲综合性久久久影院| 国产一区日韩欧美| 黄色国产精品| 亚洲国产精品第一区二区| 亚洲国产欧美一区二区三区丁香婷| 亚洲电影有码| 日韩一级精品| 亚洲一区二区三区在线播放| 亚洲综合国产激情另类一区| 欧美一级午夜免费电影| 久久亚洲二区| 欧美日韩极品在线观看一区| 国产精品美女黄网| 好吊妞**欧美| 亚洲美女视频在线免费观看| 亚洲一级在线观看| 久久精品国产亚洲一区二区| 免费成人黄色片| 欧美视频中文在线看| 国产日韩欧美一区| 亚洲黄色免费电影| 亚洲尤物在线视频观看| 久久精品国产亚洲一区二区| 欧美岛国激情| 国产一区二三区| 99伊人成综合| 久久久999精品视频| 欧美人与性动交cc0o| 国产精品尤物| 亚洲国产精品精华液网站| 亚洲一区二区在线免费观看| 久久久久国产免费免费| 欧美日韩国产系列| 狠狠色综合色区| 亚洲天堂av综合网| 国产亚洲一区二区三区在线观看 | 午夜精品久久久久久久99水蜜桃| 欧美一级专区免费大片| 欧美精品999| 国产中文一区二区| 在线一区二区视频| 久久亚洲欧美国产精品乐播| 国产精品国产三级欧美二区| 欧美精品18videos性欧美| 国产精品综合av一区二区国产馆| 亚洲国产成人在线视频| 久久精精品视频| 国产精品日韩精品欧美在线 | 国产有码在线一区二区视频| 日韩视频一区二区在线观看 | 欧美久久久久免费| 黄色精品一区二区| 新67194成人永久网站| 欧美日韩亚洲一区二区三区在线观看 | 日韩亚洲欧美一区| 久久婷婷国产麻豆91天堂| 国产精品手机视频| 亚洲婷婷综合久久一本伊一区| 免费中文字幕日韩欧美| 在线免费不卡视频| 久久人人爽国产| 国产视频久久久久| 久久精品国产一区二区三区| 国产欧美一区二区色老头| 亚洲欧美第一页| 国产精品日韩久久久久| 亚洲一区在线看| 国产精品欧美激情| 亚洲女同在线| 国产乱码精品| 久久久人成影片一区二区三区| 韩日午夜在线资源一区二区| 久久精品视频免费观看| 黄网站免费久久| 农夫在线精品视频免费观看| 亚洲精品美女在线观看| 欧美了一区在线观看| 在线亚洲一区观看| 国产欧美日韩精品一区| 久久精品人人| 亚洲高清在线播放| 欧美国产极速在线| 亚洲性xxxx| 国产亚洲午夜| 欧美国产先锋| 亚洲小说欧美另类婷婷| 国产一区二区精品久久| 久久人人97超碰国产公开结果| 亚洲第一二三四五区| 欧美日韩国产高清| 香蕉久久国产| 亚洲国产精品久久| 国产精品成人免费| 久久久久一区| 99热在这里有精品免费| 国产精品热久久久久夜色精品三区| 性一交一乱一区二区洋洋av| 一区在线播放| 欧美视频二区| 久久久999成人| 99视频日韩| 国产专区欧美专区| 欧美日韩精品久久久| 午夜欧美电影在线观看| 亚洲第一毛片| 国产精品婷婷午夜在线观看| 欧美阿v一级看视频| 午夜视频一区在线观看| 亚洲高清在线播放| 欧美亚一区二区| 免费中文字幕日韩欧美| 亚洲欧美日韩电影| 亚洲精品欧美日韩专区| 国产日本欧美视频| 欧美理论在线播放| 久久精品国产精品亚洲综合 | 在线视频欧美精品| 黄色成人av| 国产精品夜色7777狼人| 欧美粗暴jizz性欧美20| 欧美一区二区免费视频| 亚洲免费av片| 一区二区在线观看视频| 国产精品h在线观看| 欧美福利在线| 久久久另类综合| 性欧美超级视频| 亚洲图片欧美日产| 亚洲毛片av| 91久久综合| 91久久精品日日躁夜夜躁国产| 国产亚洲欧美激情| 国产日韩一级二级三级| 国产精品视频不卡|