現(xiàn)場可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時(shí)延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對整體評估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對性能提高不多)。本論文通過對dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶:yezhihao
數(shù)字超聲診斷設(shè)備在臨床診斷中應(yīng)用十分廣泛,研制全數(shù)字化的醫(yī)療儀器已成為趨勢。盡管很多超聲成像儀器設(shè)計(jì)制造中使用了數(shù)字化技術(shù),但是我們可以說現(xiàn)代VLSI 和EDA 技術(shù)在其中并沒有得到充分有效的應(yīng)用。隨著現(xiàn)代電子信息技術(shù)的發(fā)展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關(guān)的領(lǐng)域都得到了較好的應(yīng)用,例如數(shù)字通信和相控雷達(dá)領(lǐng)域。 在研究現(xiàn)代超聲成像原理的基礎(chǔ)上,我們首先介紹了常見的數(shù)字超聲成像儀器的基本結(jié)構(gòu)和模塊功能,同時(shí)也介紹了現(xiàn)代FPGA 和EDA 技術(shù)。隨后我們詳細(xì)分析討論了B 超中,全數(shù)字化波束合成器的關(guān)鍵技術(shù)和實(shí)現(xiàn)手段。我們設(shè)計(jì)實(shí)現(xiàn)了片內(nèi)高速異步FIFO 以降低采樣率,仿真結(jié)果表明資源使用合理且訪問時(shí)間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設(shè)計(jì)實(shí)現(xiàn)了基于直接數(shù)字頻率合成原理的數(shù)控振蕩器,能夠給出一對幅值和相位較平衡的正交信號,且在FPGA 片內(nèi)實(shí)現(xiàn)方案簡單廉價(jià)。數(shù)控振蕩器輸出波形的頻率可動(dòng)態(tài)控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導(dǎo)致回波中心頻率下移的聲學(xué)物理現(xiàn)象,可視作將回波接收機(jī)的中心頻率同步動(dòng)態(tài)變化進(jìn)行補(bǔ)償。 還設(shè)計(jì)實(shí)現(xiàn)了B 型數(shù)字超聲診斷儀前端發(fā)射波束聚焦和掃描控制子系統(tǒng)。在單片F(xiàn)PGA 芯片內(nèi)部設(shè)計(jì)實(shí)現(xiàn)了聚焦延時(shí)、脈寬和重復(fù)頻率可動(dòng)態(tài)控制的發(fā)射驅(qū)動(dòng)脈沖產(chǎn)生器、線掃控制、探頭激勵(lì)控制、功能碼存儲(chǔ)等功能模塊,功能仿真和時(shí)序分析結(jié)果表明該子系統(tǒng)為設(shè)計(jì)實(shí)現(xiàn)高速度、高精度、高集成度的全數(shù)字化超聲診斷設(shè)備打下了良好的基礎(chǔ),將加快其研發(fā)和制造進(jìn)程,為生物醫(yī)學(xué)電子、醫(yī)療設(shè)備和超聲診斷等方面帶來新思路。
標(biāo)簽: 全數(shù)字 中的應(yīng)用 超聲診斷儀
上傳時(shí)間: 2013-05-30
上傳用戶:tonyshao
論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計(jì)的改進(jìn)算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色濾波陣列(CFA),經(jīng)過CFA后每個(gè)像素點(diǎn)只能獲得物理三基色(紅、綠、藍(lán))其中一種分量,形成馬賽克圖像。為了獲得全彩色圖像,就要利用周圍像素點(diǎn)的值近似地計(jì)算出被濾掉的顏色分量,稱這個(gè)過程為顏色插值。由于當(dāng)前對圖像采集系統(tǒng)的實(shí)時(shí)性要求越來越高,業(yè)內(nèi)已經(jīng)開始廣泛采用FPGA來進(jìn)行圖像處理,充分發(fā)揮硬件并行運(yùn)算的速度優(yōu)勢,以求在處理速度和成像質(zhì)量兩方面均達(dá)到滿意的效果。。主要的工作內(nèi)容如下: 本文首先介紹了彩色濾波陣列、圖像色彩恢復(fù)和插值算法的概念,然后分析和研究了當(dāng)下常用的顏色插值算法,如雙線性插值算法、加權(quán)系數(shù)法等等,指出了各個(gè)算法的特點(diǎn)和不足;接下來針對硬件系統(tǒng)并行運(yùn)算的特性和實(shí)時(shí)性處理的要求,結(jié)合其中兩種算法的思路設(shè)計(jì)了適用于硬件的改進(jìn)算法,該算法主要引入了方向標(biāo)志位的概念以及平滑的邊界仲裁法則來檢測邊界,借鑒利用梯度的三角函數(shù)關(guān)系來判斷邊界方向,通過簡化且適用于硬件的方法計(jì)算加權(quán)系數(shù),從而選擇合適的方向進(jìn)行插值。 在介紹了FPGA用于圖像處理的優(yōu)勢后,針對FPGA的特點(diǎn)采用模塊化結(jié)構(gòu)設(shè)計(jì),詳細(xì)闡述了本文算法的軟件實(shí)現(xiàn)過程及所使用到的關(guān)鍵技術(shù);文章設(shè)計(jì)了一個(gè)以FPGA為核心的前端圖像采集平臺(tái),并將改進(jìn)插值算法應(yīng)用到整個(gè)系統(tǒng)當(dāng)中。詳細(xì)分析了采集前端的硬件需求,討論了核心芯片的選型和硬件平臺(tái)設(shè)計(jì)中的注意事項(xiàng),完成了印制電路板的制作。 文章通過MATLAB仿真得到了量化的性能評估數(shù)據(jù),并選取幾種算法在硬件平臺(tái)上運(yùn)行,得到了實(shí)驗(yàn)圖片。最后結(jié)合圖片的視覺效果和仿真數(shù)據(jù)對幾種不同算法的效果進(jìn)行了評估和比較,證明改進(jìn)的算法對圖像質(zhì)量有所增強(qiáng),取得了良好的效果。
上傳時(shí)間: 2013-06-11
上傳用戶:it男一枚
近幾年來,OFDM技術(shù)引起了人們的廣泛注意,根據(jù)這項(xiàng)新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax代表空中接口滿足IEEE802.16標(biāo)準(zhǔn)的寬帶無線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實(shí)現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。本文對IEEE802.16d OFDM系統(tǒng)物理層進(jìn)行了研究,并在XILINX公司的Virtexpro II芯片上實(shí)現(xiàn)了基帶算法。 ⑴探討了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計(jì)算法計(jì)算量都很大,為了找到適合采用FPGA實(shí)現(xiàn)的算法,分析了同步誤差和不同信道估計(jì)算法對接收信號的影響,并結(jié)合計(jì)算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計(jì)算法最適合802.16d系統(tǒng)的結(jié)論。 ⑵完成了基帶發(fā)射機(jī)和接收機(jī)的FPGA硬件電路實(shí)現(xiàn)。為了使系統(tǒng)的時(shí)鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計(jì)中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實(shí)現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計(jì)算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺(tái)對程序進(jìn)行設(shè)計(jì)、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計(jì)算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達(dá)到理想的精度。 ⑶采用串口通信的方式對基帶系統(tǒng)進(jìn)行了驗(yàn)證。通過串口通信從功能上表明該系統(tǒng)確實(shí)可行。
標(biāo)簽: FPGA OFDM 基帶 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:zhangyigenius
詳細(xì)介紹了1602的基本特性、物理特性、電器參數(shù)、接口定義、操作時(shí)序及應(yīng)用程序初始化方法
上傳時(shí)間: 2013-07-31
上傳用戶:dbs012280
·詳細(xì)說明:wince平臺(tái)上的語音識別程序,基于evc++ 4.0。文件列表: pocketsphinx-0.3 ................\aclocal.m4 ................\autogen.sh ................\ChangeLog ................\config.gu
上傳時(shí)間: 2013-07-06
上傳用戶:小草123
·摘要: 對10kV單元串聯(lián)式高壓變頻器的主電路拓?fù)浣Y(jié)構(gòu)及功率單元電路進(jìn)行了研究,分析了控制電路構(gòu)成原理.重點(diǎn)對模擬量控制電路進(jìn)行了設(shè)計(jì)及仿真,其功能是對高壓變頻器系統(tǒng)內(nèi)各類模擬信號進(jìn)行運(yùn)算處理,以滿足DSP的ADC部分的物理和邏輯要求.設(shè)計(jì)電路用于實(shí)際的10 kV單元串聯(lián)式高壓變頻器,取得了良好的效果,并給出了模擬量控制電路的功能實(shí)現(xiàn).
上傳時(shí)間: 2013-04-24
上傳用戶:dbs012280
設(shè)計(jì)規(guī)則檢查 (DRC) 是一項(xiàng)強(qiáng)大的自動(dòng)功能,它可以檢查設(shè)計(jì)邏輯和物理的完整性。檢查是針對任何或所有啟用的設(shè)計(jì)規(guī)則,并且可以在您設(shè)計(jì)時(shí)在線檢查,并/或以批量的方式檢查,這樣結(jié)果會(huì)列在 消息 面板中,并生成一個(gè)報(bào)告文件。此功能應(yīng)該用于每個(gè)布線好的板子上,以確保最小間距規(guī)則得到維持,并且沒有其他的設(shè)計(jì)干涉。尤其推薦您在生成最后的加工文件之前一定要執(zhí)行設(shè)計(jì)規(guī)則檢查。
上傳時(shí)間: 2013-04-24
上傳用戶:黃華強(qiáng)
·【內(nèi)容簡介】本書第2版描述了使用Synopsys工具進(jìn)行ASIC芯片綜合、物理綜合、形式驗(yàn)證和靜態(tài)時(shí)序分析的最新概念和技術(shù),同時(shí)針對VDSM(超深亞微米)工藝的完整ASIC設(shè)計(jì)流程的設(shè)計(jì)方法進(jìn)行了深入的探討。.本書的重點(diǎn)是使用Synopsys32具解決各種VDSM問題的實(shí)際應(yīng)用。讀者將詳細(xì)了解有效處理復(fù)雜亞微米ASIC的設(shè)計(jì)方法,其重點(diǎn)是HDL的編碼風(fēng)格、綜合和優(yōu)化、動(dòng)態(tài)仿真、形式驗(yàn)證、DFT掃描
上傳時(shí)間: 2013-05-20
上傳用戶:diets
LED 的排列方式及LED光源的規(guī)范決定著基本的驅(qū)動(dòng)器要求。LED 驅(qū)動(dòng)器的主要功能就是在一定的工作條件范圍下限制流過LED 的電流, 而無論輸入及輸出電壓如何變化。LED驅(qū)動(dòng)器基本的工作電路示意圖如圖1所示,其中所謂的“隔離”表示交流線路電壓與LED(即輸入與輸出)之間沒有物理上的電氣連接,最常用的是采用變壓器來電氣隔離,而“非隔離”則沒有采用高頻變壓器來電氣隔離。
標(biāo)簽: LED 照明 驅(qū)動(dòng) 設(shè)計(jì)技巧
上傳時(shí)間: 2013-06-10
上傳用戶:aig85
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1