隨著科學技術的進步以及人民生活水平的日益提高,人均壽命日益延長,社會將進入老齡化,老人的醫療護理需求將很大。一方面老年病人更愿意接受家庭環境下的護理,另一方面從長遠來看,對人體生理參數指標的監測與記錄對現代人身體變化狀況的研究具有深遠意義。因此,本文設計了基于ARM人體生理參數監測系統終端和與之配套的專業醫療機構服務系統。 終端通過以太網接入到INTERNET,利用TCP/IP協議進行傳輸,實現生理參數信號的遠程采集與傳輸。在醫療端給出針對不同終端客戶的醫療建檔和服務。 1.文章介紹了人體生理參數(改參數包括血壓,脈搏波,體溫)的生物信號轉為電信號的醫理模型,然后根據醫理模型得到數學模型和物理模型。 2.給出終端硬件設計的實現。文章對終端采用的三星公司的S3C2440微處理器進行了介紹,并且實現了對終端系統中的AD數據采集、LCD液晶屏和觸摸屏的搭建、儲器的擴張、源系統的設計、網絡連接電路的硬件開發。這種基于ARM嵌入式處理器S3C2440及Linux操作系統的實現方案,經過實驗檢驗了其工作的可行性。 3.終端的嵌入式系統的軟件實現。實現了終端主要模塊中的液晶顯示屏、觸摸屏、AD、網絡芯片等在嵌入式linux環境下驅動的編寫。同時,本文對終端的應用程序的各個功能模塊的設計方法的進行了詳細介紹。 4.服務器端的軟件系統實現。對各個醫療模塊數據庫的構建也給出了詳細的介紹。 最后文章得到結論:基于以太網的人體生理參數采集系統能夠充分利用Internet的優勢,提高人們對自身身體變化的關注度,因而為遠程醫療、家庭保健、專家會診等新興的醫療技術提供良好的基礎支持。
上傳時間: 2013-04-24
上傳用戶:edrtbme
自“9.11”后,隨著人們對安防需求的升級,門禁控制系統得到日益廣泛的應用,不斷提高門禁系統的安全性成為研究的重要課題。第四代門禁系統結合了人體生物特征識別技術,利用人體本身具有的物理特征(如指紋、虹膜、臉型、掌紋等)或行為特征(如步態、簽名等)來確定人的身份,取代或加強傳統的身份識別方法。 論文采用掌形識別為控制方案,基于ARM920T內核的EP9315芯片為門禁系統CPU,設計和調試了系統的硬件平臺。 論文研究了掌形識別算法,進行了三方面的工作。 首先研究了掌形中的手形特征,提出了一種基于骨架特征的手形識別算法,很好的克服了手指旋轉給識別帶來的干擾。 然后研究了掌形中的掌紋特征,通過系列圖像處理,分離出手掌的三條主線,提取主線端點,并在主線上等間隔采樣,利用端點和采樣點進行匹配,擁有很高的識別率。 最后結合手形與掌紋特征,實現掌形識別。依據手形特征對掌形庫進行粗分類,利用掌紋特征進行匹配,算法擁有很快的識別速度與穩定較高的識別率。對分類規則提出了新思路與方法。 論文還提出了基于ARM的門禁系統方案。成功設計了以基于ARM920T內核的EP9315芯片為CPU的最小系統,設計PCB圖并制板,最后調試了系統的底層電路。 論文的研究設計工作,通過提高掌形識別算法的識別率,達到了提高門禁系統安全性的目的;ARM平臺的設計與調試,在工程實際中有參考價值。
上傳時間: 2013-04-24
上傳用戶:zsjzc
隨著現代計算機技術和互聯網技術的飛速發展,嵌入式系統成為了當前信息行業最熱門的焦點之一。ARM以其高性能低功耗的特點成為目前主流的32位嵌入式處理器而在數碼產品中廣泛使用,隨著數碼相機的普及,數碼相框產品得到推廣,數碼相框通過一個液晶的屏幕顯示數碼照片而非紙質照片,數碼相框比普通相框更靈活多變,也給現在日益使用的數碼相片一個新的展示空間。在嵌入式操作系統方面,uC/OS—Ⅱ憑借其小內核、多任務、豐富的系統服務、容易使用以及源碼公開等特點被嵌入式系統開發者廣泛用在各種嵌入式設備開發中。uC/FS嵌入式文件系統由于穩定性,可移植性以及與uC/OS—Ⅱ內核的相兼容被廣泛用在基于uC/OS—Ⅱ的嵌入式系統開發中。NAND Flash存儲器由于其大容量數據存儲、高速存取速度、易于擦除和重寫、功耗小等特點被廣泛應用于便攜式電子設備的數據存儲、嵌入式系統的程序存儲載體中。 本論文的硬件工作平臺是艾科公司研發的數碼相框芯片方案ARK1600,該平臺集成了嵌入式系統設計所需的相關硬件模塊。本論文的主要設計目標是在該平臺上實現NAND Flash存儲設備驅動的系統級方案,即在ARK1600平臺上通過構建uC/OS—Ⅱ操作系統以及uC/FS文件系統來實現NAND Flash設備驅動掛接。本論文是在Windows環境下通過ARM ADS實現代碼的編譯,通過Multi—ICE進行前期調試以及USB—Debug進行后期的系統整合調試。 本論文的主要研究工作具體涉及以下三個的方面:首先研究了ARM相關構架以及uC/OS—Ⅱ操作系統的特點,并在此基礎上移植uC/OS—Ⅱ操作系統到ARK1600平臺,分析ARK1600硬件體系結構的基礎上詳細分析了BootLoader的相關概念,并重點闡述了NAND BootLoader程序設計與實現過程;其次在文件系統方面,本論文成功移植uC/FS嵌入式文件系統到ARK1600平臺,在移植的過程中采用了動態文件緩沖區算法提高了該文件系統的數據傳輸效率;最后重點討論了NAND Flash驅動在ARK1600的實現,主要分析了NAND Flash的數據存儲結構,并從物理層,邏輯層和文件系統接口層三個方面具體分析了NAND Flash驅動程序的實現,并在NAND Flash邏輯層驅動實現時通過采用壞塊處理表算法實現了NAND的磨損均衡問題。
上傳時間: 2013-07-31
上傳用戶:xcy122677
以太網是局域網中應用最廣泛的聯網技術,其速率已經從最初的10Mbit/s發展到現在的10Gbit/s,而且其應用領域也已經從最初的局域網延伸到城域網、廣域網.介質訪問控制(MAC)子層是以太網的核心,以太網的操作是基于MAC協議的.該文的主要內容是以太網MAC的FPGA設計,設計的MAC符合IEEE802.3規范,可以通過MII或RMII連到物理層,并且提供流量控制、統計信息收集、內部寄存器配置等功能.該論文的設計輸入是采用VHDL語言來完成的,通過在EDA工具下的仿真和綜合,驗證了設計的正確性和實用性.
上傳時間: 2013-04-24
上傳用戶:stampede
自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的應用物理中的逆問題,例如費米體系逆問題、信號處理等,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年得到了世界著名的《NATURE》雜志的整版專評與高度評價。華僑大學蘇武潯、張渭濱教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 在新型通信系統中,把這種正交函數族應用于系統的相干調制解調中,取代傳統通信系統中調制解調所采用的三角正交函數族。正是這種正交函數族使得通信系統的傳輸性能大大提高,保密性加強,而且正交函數族產生很方便。 本文從軟件仿真和硬件實現兩個方面對Chen-Mobius通信系統進行了驗證。首先,利用MATLAB軟件構建Chen-Mobius數字通信系統,通過計算機編程,對Chen-Mobius單路、四路和八路的數字通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,在QuartusⅡ軟件平臺上,利用VHDL語言文本輸入和原理圖輸入的方法構建Chen-Mobius數字通信系統,對該系統進行了仿真,包括設計綜合、引腳分配、仿真驗證、時序分析等;再次,在QuartusⅡ軟件仿真的基礎上,在Altera公司的Stratix GX芯片上,實現了硬件的編程和下載,從而完成了Chen-Mobius數字通信系統的FPGA實現;最后,從MATLAB軟件仿真和硬件實現的結果出發,通過分析系統的性能,簡單展望了Chen-Mobius數字通信系統的應用前景。 本文通過軟件仿真得到了Chen-Mobius數字通信系統的信噪比-錯誤概率曲線,從理論上驗證了該系統的強的抗干擾能力;利用FPGA完成了系統的硬件實現,從實際上驗證了該系統的可實現性。從兩方面都可以說明,Chen-Mobius通信系統雖然只是一個新的起點,但它卻預示著光明的應用前景。
標簽: ChenMobius MATLAB FPGA 數字通信系統
上傳時間: 2013-05-19
上傳用戶:sa123456
近年來提出的光突發交換OBS(Optical.Burst Switching)技術,結合了光路交換(OCS)與光分組交換(OPS)的優點,有效支持高突發、高速率的多種業務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發交換關鍵技術和試驗系統”,主要涉及兩個方面:LOBS邊緣節點核心板和光板FPGA的實現方案,重點關注于邊緣節點核心板突發包組裝算法。 本文第一章首先介紹LOBS網絡的背景、架構,分析了LOBS網絡的關鍵技術,然后介紹了本論文后續章節研究的主要內容。 第二章介紹了LOBS邊緣節點的總體結構,主要由核心板和光板組成。核心板包括千兆以太網物理層接入芯片,突發包組裝FPGA,突發包調度FPGA,SDRAM以及背板驅動芯片($2064)等硬件模塊。光板包括$2064,發射FPGA,接收FPGA,光發射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節點FPGA的具體實現方法,分為核心板突發包組裝FPGA和光板FPGA兩部分。核心板FPGA對數據和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態表維護的靈活性。在讀寫SDRAM時都采用整頁突發讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發射和接收兩個方向,主要是將進入FPGA的數據進行同步后按照指定的格式發送。 第四章總結了論文的主要內容,并對LOBS技術進行展望。本論文組幀算法采用動態組裝參數表的方法,可以充分支持各種擴展,包括自適應動態組裝算法。
上傳時間: 2013-05-26
上傳用戶:AbuGe
隨著全球經濟不斷增長和信息技術持續發展,越來越多用戶提出了對數據、語音和視訊等寬帶接入業務的需求。傳統的接入網技術己成為新一代寬帶通信網絡建設的瓶頸,通信網絡的寬帶化成為一個必然的趨勢。在眾多新興的接入技術中,寬帶無線接入技術以其特有的優勢成為近年來通信技術市場的最大亮點。基于IEEE802.16e的WiMAX技術作為一種面向無線城域網(WMAN)的寬帶接入方案,正以其優異的性能和廣闊的市場前景而倍受關注。 本文是基于WiMAX技術的網絡終端的設計,根據IEEE802.16e協議,物理層需要對收發信息進行編解碼、調制解調等的處理,其中包含很多運算密集的算法;這些處理有些適合硬件邏輯實現,有些適合數字信號處理器實現,所以設計采用了FPGAs+DSPs的實現方式。考慮對接收和發送數據的不同處理,在詳細分析上行和下行鏈路的工作過程的基礎上,對模塊的進行了詳細劃分,并對系統的FPGA部分進行了詳細設計。 設計中本文充分考慮了FPGA和DSP之間處理的優缺點,并注意避免器件之間通信的復雜化,在滿足器件之間數據流量的同時,盡量使數據流向簡單化,避免了延時增加和接口帶寬調度的復雜化。最終整個設計完成完整的802.16e網絡終端的物理層基帶處理功能。
上傳時間: 2013-06-01
上傳用戶:123456wh
彩色等離子體顯示器是利用惰性氣體放電發光進行顯示的平板顯示器,它具有厚度薄、重量輕、大平面、大視角、響應快、無電磁輻射等優點。由于我國PDP產業起步較晚,所以研制具有我國自主知識產權的PDP整體驅動電路,搶占彩電市場具有深遠的意義。本文介紹了等離子體顯示器的工作原理和基于ALTERA公司的現場可編程門陣列(FPGA)的電路設計方法,通過研究PDP的工作原理、顯示屏的結構和AC型PDP所采用的尋址和顯示分離(ADS)型子場技術,提出了一種基于FPGA的信號處理與控制電路設計方案。最后還對等離子體顯示器在改進顯示屏物理工藝結構、驅動電路技術以及市場走向方面,進行了初步探討。
上傳時間: 2013-05-20
上傳用戶:zhengxueliang
摘要:"紅外弱小目標檢測"是紅外搜索跟蹤系統、紅外雷達預警系統、紅外成像跟蹤系統的核心技術,因此紅外小目標的檢測是當前一項重要的研究課題.目前的發展方向是研究運算量小、性能高、利于硬件實時實現的檢測和跟蹤算法.該文在前人研究的基礎上,著重研究了Marr視覺計算理論在紅外小目標檢測技術中的應用.從Marr算法的理論基礎——高斯平滑濾波器與拉普拉斯算子的相關知識以及Marr的計算視覺理論基礎開始,進行了 2G(Laplacian of Gaussian,高斯—拉普拉斯)濾波器、LoG(Laplacian ofGaussian,高斯—拉普拉斯)模板以及 2G濾波器在人類視覺、邊緣檢測、邊緣處理的物理意義以及神經生理學意義方面的分析討論,提出了易于FPGA(Field Programmable Gate Array,現場可編程門陣列)實現的基于Marr計算視覺的紅外圖像小目標檢測方法.該方法可根據目標大小自動設計檢測模板,在濾除不相關的噪聲的同時又保留閉合的目標邊緣,從而檢測出目標.將該方法用FPGA實現,滿足了檢測過程中的實時性.考慮到工程中的應用,該文對該方法在FPGA中的具體實現給出了設計總體思路和詳細流程.由于FPGA具有對圖像數據的實時處理能力,而且該算法在FPGA中的具體實現中對資源的合理使用進行了綜合考慮,因此該算法能夠實時、有效地實現目標檢測.并在此基礎上對小目標的檢測研究前景進行展望.
上傳時間: 2013-07-04
上傳用戶:萌萌噠小森森
隨著星載電子系統復雜度、小型化需求的提高,SoC已經成為應對未來星載電子系統設計需求的解決途徑。為了簡化設計流程并且提高部件的可重用性,在目前的SoC設計中引入了稱之為平臺的體系結構模板,用它來描述采用已有的標準核來開發SoC的方法。在星載電子系統中常用部件的分類設計,最終建立一個包括多種功能部件,互連部件和處理部件的設計平臺,從而有效的提高星載電子系統的設計能力。在當前NASA和ESA的空間應用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統設計平臺要提供的一個互連部件對其進行設計。 針對這一需求,本論文采用自項向下的設計方法對PCI總線從設備控制器的設計與實現進行了研究,對PCI總線協議做了深刻的分析,完成了PCI總線目標設備控制器的設計,采用Verilog HDL對其進行了RTL級的描述。 在該課題的研究中,采用了目前集成電路設計中常見的自頂向下設計方法,使用硬件描述語言Verilog HDL對其進行描述,重點分析了PCI總線設備控制器的設計。以PCI總線協議的分析和理解為基礎,對PCI總線設備控制器進行了功能分析和結構劃分。根據PCI總線設備控制器的功能和結構劃分,對PCI總線目標設備控制器的設計思路和各個子模塊電路的設計和實現進行了詳細的分析闡述,并且通過編寫測試激勵程序完成了功能仿真。應用FPGA作為物理驗證和實現載體,進行了面向FPGA的電路綜合,進行了布局布線后的時序仿真,證明所實現的PCI目標設備控制器符合基本功能要求,在以上基礎上完成了PCI目標設備控制器的FPGA實現。通過這整個論文的工作,按照設計、仿真、綜合驗證及布局布線的步驟,完成了PCI總線目標設備控制器IP軟核的設計。
上傳時間: 2013-06-07
上傳用戶:tccc