當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱(chēng)為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開(kāi)發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開(kāi)發(fā)周期。 在SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫(xiě)系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開(kāi)發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開(kāi)發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時(shí)間: 2013-05-28
上傳用戶(hù):koulian
Quartus II 軟件5.0在高密度FPGA設(shè)計(jì)上具有性能和效率領(lǐng)先優(yōu)勢(shì)。此版本首次展示了業(yè)內(nèi)編譯增強(qiáng)技術(shù)以及多種新的高密度設(shè)計(jì)高效特性。 Quartus II軟件5.0的新特性和增強(qiáng)功能包括: 編譯和時(shí)序逼近的增強(qiáng)特性 編譯增強(qiáng)特性縮短近70%編譯時(shí)間 編譯增強(qiáng)特性使設(shè)計(jì)人員能夠根據(jù)綜合和適配的需要,將設(shè)計(jì)劃分為物理和邏輯分區(qū),在特定設(shè)計(jì)分區(qū)上實(shí)施物理綜合等高級(jí)優(yōu)化技術(shù),保持其他模塊性能不變,從而提高時(shí)序逼近效率。SignalTap? II 嵌入式邏輯分析儀也可以采用該技術(shù)加速實(shí)現(xiàn)驗(yàn)證迭代。 時(shí)
標(biāo)簽: QuartusII
上傳時(shí)間: 2013-06-06
上傳用戶(hù):dapangxie
隨著信息量的急劇增長(zhǎng),信息安全日益受到人們重視。移動(dòng)硬盤(pán)的出現(xiàn)使得數(shù)據(jù)的轉(zhuǎn)移和攜帶更加方便,但也不可避免的帶來(lái)了數(shù)據(jù)安全隱患。只要竊走了移動(dòng)硬盤(pán),任何想竊取硬盤(pán)信息的人便可以輕松得逞,即使設(shè)置了類(lèi)似訪(fǎng)問(wèn)口令這樣的邏輯密鑰,要想破解也不是件難事。 一個(gè)完整的數(shù)據(jù)加解密系統(tǒng)應(yīng)該具備安全可靠的密碼認(rèn)證機(jī)制和數(shù)據(jù)加解密算法。本文基于MEMS強(qiáng)鏈、USB控制器和FPGA設(shè)計(jì)了一種USB接口的高效數(shù)據(jù)加解密系統(tǒng),采用物理認(rèn)證并用硬件實(shí)現(xiàn)AES加密算法。普通IDE硬盤(pán)掛接該系統(tǒng)后成為安全性極高的加密USB移動(dòng)硬盤(pán),其平均數(shù)據(jù)吞吐率接近普通U盤(pán),達(dá)到10MB/s。
標(biāo)簽: USB 移動(dòng) 硬盤(pán)數(shù)據(jù) 加密技術(shù)
上傳時(shí)間: 2013-06-16
上傳用戶(hù):1159797854
無(wú)線(xiàn)局域網(wǎng)是計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)和無(wú)線(xiàn)通信技術(shù)相結(jié)合的產(chǎn)物,是利用無(wú)線(xiàn)媒介傳輸信息的計(jì)算機(jī)網(wǎng)絡(luò)。在無(wú)線(xiàn)通信信道中,由于多徑時(shí)延不可避免地存在符號(hào)間干擾,正交頻分復(fù)用(OFDM)作為一種可以有效對(duì)抗符號(hào)間干擾(ISI)和提高頻譜利用率的高速傳輸技術(shù),引起了廣泛關(guān)注。在無(wú)線(xiàn)局域網(wǎng)(WLAN)系統(tǒng)中,OFDM調(diào)制技術(shù)已經(jīng)被采用作為其物理層標(biāo)準(zhǔn),并且公認(rèn)為是下一代無(wú)線(xiàn)通信系統(tǒng)中的核心技術(shù)。基于IEEE802.11a的無(wú)線(xiàn)局域網(wǎng)標(biāo)準(zhǔn)的物理層采用了OFDM技術(shù),能有效的對(duì)抗多徑信道衰落,達(dá)到54Mbps的速度,而未來(lái)而的IEEE802.11n將達(dá)到100Mbps的高速。因此,研發(fā)以O(shè)FDM為核心的原型機(jī)研究非常有必要。 本文在深入理解OFDM技術(shù)的同時(shí),結(jié)合相應(yīng)的EDA工具對(duì)系統(tǒng)進(jìn)行建模并基于IEEE802.11a物理層標(biāo)準(zhǔn)給出了一種OFDM基帶發(fā)射機(jī)系統(tǒng)的FPGA實(shí)現(xiàn)方案。整個(gè)設(shè)計(jì)采用目前主流的自頂向下的設(shè)計(jì)方法,由總體設(shè)計(jì)至詳細(xì)設(shè)計(jì)逐步細(xì)化。在系統(tǒng)功能模塊的FPGA實(shí)現(xiàn)過(guò)程中,針對(duì)Xilinx一款160萬(wàn)門(mén)的Spartan-3E XCS1600E芯片,依照:IEEE802.11a幀格式,對(duì)發(fā)射機(jī)系統(tǒng)各個(gè)模塊進(jìn)行了詳細(xì)設(shè)計(jì)和仿真: (1)訓(xùn)練序列生成模塊,包括長(zhǎng),短訓(xùn)練序列; (2)信令模塊,包括卷積編碼,交織,BPSK調(diào)制映射; (3)數(shù)據(jù)模塊,包括加擾,卷積編碼,刪余,交織,BPSK/QPSK/16QAM/64QAM調(diào)制映射; (4)OFDM處理部分,包括導(dǎo)頻插入,加循環(huán)前綴,IFFT處理; (5)對(duì)整個(gè)發(fā)射處理部分聯(lián)調(diào),并給出仿真結(jié)果另外,還完成了接收機(jī)部分模塊的FPGA設(shè)計(jì),并給出了相應(yīng)的頂層結(jié)構(gòu)與仿真波形。最后提出了改進(jìn)和進(jìn)一步開(kāi)發(fā)的方向。
標(biāo)簽: OFDM FPGA 發(fā)射機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):李彥東
1992年5月,JoeMitola首次明確提出了軟件無(wú)線(xiàn)電的概念。軟件無(wú)線(xiàn)電將模塊化、標(biāo)準(zhǔn)化的硬件單元連接構(gòu)成硬件平臺(tái),通過(guò)軟件加載實(shí)現(xiàn)各種無(wú)線(xiàn)通信功能。端到端重配置技術(shù)是在軟件無(wú)線(xiàn)電的基礎(chǔ)上發(fā)展起來(lái)的,該技術(shù)使通信系統(tǒng)不僅具有重配置的能力,還能提供一體化的重配置管理架構(gòu),實(shí)現(xiàn)聯(lián)合無(wú)線(xiàn)資源管理和網(wǎng)絡(luò)規(guī)劃。端到端重配置技術(shù)已經(jīng)成為軟件無(wú)線(xiàn)電的發(fā)展趨勢(shì)。 寬帶無(wú)線(xiàn)接入(BWA,BroadbandWirelessAccess)是當(dāng)前通信界研究的熱點(diǎn)之一,而WiMax和WiFi是BWA中最熱門(mén)的兩個(gè)技術(shù),所以本文選擇了IEEE802.16-2004與IEEE802.11a,設(shè)計(jì)了基于其物理層標(biāo)準(zhǔn)的可重配置OFDM基帶系統(tǒng)。它們均采用正交頻分復(fù)用技術(shù)(OFDM,OrthogonalFrequencyDivisionMultiplexing)。 本文研究了IEEE802.16-2004與IEEE802.11a物理層標(biāo)準(zhǔn),結(jié)合Altera公司提供的FPGA開(kāi)發(fā)工具QuartusⅡ、Mentor公司仿真工具M(jìn)odelsimSE6.0,完成了基于IEEE802.16-2004及IEEE802.11a的可重配置OFDM基帶系統(tǒng)的FPGA設(shè)計(jì)。該設(shè)計(jì)中,對(duì)FPGA進(jìn)行重新配置,實(shí)現(xiàn)了802.16-2004與802.11a兩種技術(shù)的完全重配置;通過(guò)選擇不同的參數(shù)來(lái)調(diào)用不同子模塊,實(shí)現(xiàn)802.16-2004與802.11a內(nèi)部不同調(diào)制技術(shù)的局部重配置。該可重配置基帶系統(tǒng)核心的FFT/IFFT。模塊采用基4按頻率抽取及Cordic算法,消除乘法運(yùn)算,有利于FPGA實(shí)現(xiàn);在802.16-2004系統(tǒng)中,選取了基于前導(dǎo)序列的符號(hào)同步算法,在FPGA中實(shí)現(xiàn)。最后使用開(kāi)發(fā)軟件、綜合軟件以及仿真軟件分析了系統(tǒng)的性能并給出了系統(tǒng)的性能指標(biāo)。
標(biāo)簽: OFDM FPGA 可重配置 基帶系統(tǒng)
上傳時(shí)間: 2013-05-19
上傳用戶(hù):branblackson
在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計(jì)中至關(guān)重要的一步。由于現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programable Gate Array,F(xiàn)PGA)布線(xiàn)資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標(biāo),從FPGA芯片結(jié)構(gòu)和布局算法兩方面進(jìn)行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學(xué)計(jì)算公式;提出將元件之間的層次距離轉(zhuǎn)化為線(xiàn)長(zhǎng)的方法,實(shí)現(xiàn)了基于線(xiàn)網(wǎng)模型的高精度布局算法:提出利用矩形的對(duì)角線(xiàn)元件之間層次來(lái)代替線(xiàn)長(zhǎng),從而達(dá)到優(yōu)化線(xiàn)長(zhǎng)的同時(shí)提高布通率的快速布局算法。實(shí)驗(yàn)結(jié)果表明,兩種算法均在北卡羅來(lái)納微電子中心(MCNC)學(xué)術(shù)芯片測(cè)試案例上取得了較理想的布局實(shí)驗(yàn)效果,為下一步的布線(xiàn)工作建立了良好的基礎(chǔ)接口,并且完成了初始布線(xiàn)的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實(shí)現(xiàn)也都為工業(yè)界提供了借鑒價(jià)值。
標(biāo)簽: FPGA 驅(qū)動(dòng) 布局 算法研究
上傳時(shí)間: 2013-04-24
上傳用戶(hù):nbdedu
隨著印制電路板功能的日益增強(qiáng),結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個(gè)功能單元之間的連線(xiàn)間距越來(lái)越細(xì)密,基于探針的電路系統(tǒng)測(cè)試方法已經(jīng)很難滿(mǎn)足現(xiàn)在的測(cè)試需要。邊界掃描測(cè)試(BST)技術(shù)通過(guò)將邊界掃描寄存器單元安插在集成電路內(nèi)部的每個(gè)引腳上,相當(dāng)于設(shè)置了施加激勵(lì)和觀(guān)測(cè)響應(yīng)的內(nèi)建虛擬探頭,通過(guò)該技術(shù)可以大大的提高數(shù)字系統(tǒng)的可觀(guān)測(cè)性和可控性,降低測(cè)試難度。針對(duì)這種測(cè)試需求,本文給出了基于FPGA的邊界掃描控制器設(shè)計(jì)方法。 完整的邊界掃描測(cè)試系統(tǒng)主要由測(cè)試控制部分和目標(biāo)器件構(gòu)成,其中測(cè)試控制部分由測(cè)試圖形、數(shù)據(jù)的生成與分析及邊界掃描控制器兩部分構(gòu)成。而邊界掃描控制器是整個(gè)系統(tǒng)的核心,它主要實(shí)現(xiàn)JTAG協(xié)議的自動(dòng)轉(zhuǎn)換,產(chǎn)生符合IEEE標(biāo)準(zhǔn)的邊界掃描測(cè)試總線(xiàn)信號(hào),而邊界掃描測(cè)試系統(tǒng)工作性能主要取決與邊界掃描控制器的工作效率。因此,設(shè)計(jì)一個(gè)能夠快速、準(zhǔn)確的完成JTAG協(xié)議轉(zhuǎn)換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術(shù)的基本原理入手,分析邊界掃描測(cè)試的物理基礎(chǔ)、邊界掃描的測(cè)試指令及與可測(cè)性設(shè)計(jì)相關(guān)的標(biāo)準(zhǔn),提出了邊界掃描控制器的總體設(shè)計(jì)方案。其次,采用模塊化設(shè)計(jì)思想、VHDL語(yǔ)言描述來(lái)完成要實(shí)現(xiàn)的邊界掃描控制器的硬件設(shè)計(jì)。然后,利用自頂向下的驗(yàn)證方法,在對(duì)控制器內(nèi)功能模塊進(jìn)行基于Testbench驗(yàn)證的基礎(chǔ)上,利用嵌入式系統(tǒng)的設(shè)計(jì)思想,將所設(shè)計(jì)的邊界掃描控制器集成到SOPC中,構(gòu)成了基于SOPC的邊界掃描測(cè)試系統(tǒng)。并且對(duì)SOPC系統(tǒng)進(jìn)行軟硬件協(xié)同仿真,實(shí)現(xiàn)對(duì)邊界掃描控制器的功能驗(yàn)證后將其應(yīng)用到實(shí)際的測(cè)試電路當(dāng)中。最后,在基于SignalTapⅡ硬件調(diào)試的基礎(chǔ)上,軟硬件結(jié)合對(duì)整個(gè)系統(tǒng)可行性進(jìn)行了測(cè)試。從測(cè)試結(jié)果看,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo),該邊界掃描控制器的設(shè)計(jì)方案是正確可行的。 本文設(shè)計(jì)的邊界掃描控制器具有自主知識(shí)產(chǎn)權(quán),可以與其他處理器結(jié)合構(gòu)成完整的邊界掃描測(cè)試系統(tǒng),并且為SOPC系統(tǒng)提供了一個(gè)很有實(shí)用價(jià)值的組件,具有很明顯的現(xiàn)實(shí)意義。
上傳時(shí)間: 2013-07-20
上傳用戶(hù):hewenzhi
Expedition PCB采用了業(yè)界最新進(jìn)和強(qiáng)大的Autoactive技術(shù),用于復(fù)雜PCB物理設(shè)計(jì)、分析和加工一整套環(huán)境的工具,它將交互設(shè)計(jì)和自動(dòng)布線(xiàn)有機(jī)地整合到一個(gè)設(shè)計(jì)環(huán)境中。...
標(biāo)簽: Expedition PCB0
上傳時(shí)間: 2013-04-24
上傳用戶(hù):jackgao
隨著數(shù)字電視全國(guó)范圍丌播時(shí)間表的臨近,數(shù)字電視技術(shù)得到很大發(fā)展,數(shù)字電視信號(hào)在信源基帶數(shù)據(jù)和信道傳輸?shù)确矫嬉呀?jīng)進(jìn)一步標(biāo)準(zhǔn)化,數(shù)字電視傳播途徑也越來(lái)越廣,在衛(wèi)星、地面及有線(xiàn)電視網(wǎng)中傳輸數(shù)字電視信號(hào)得到迅速發(fā)展。借著2008年奧運(yùn)的東風(fēng),數(shù)字電視領(lǐng)域的應(yīng)用研究方興未艾。 本課題目的是完成有線(xiàn)數(shù)字電視廣播系統(tǒng)的重要設(shè)備--調(diào)制器的設(shè)計(jì)和實(shí)現(xiàn),核心器件選用FPGA芯片。系統(tǒng)硬件實(shí)現(xiàn)以國(guó)家標(biāo)準(zhǔn)GY/T 170-2001(有線(xiàn)數(shù)字電視廣播信道編碼與調(diào)制規(guī)范)為主要依據(jù),以Xilinx公司的Virtex系列(Virtex 4,Virtex 5)芯片及相關(guān)開(kāi)發(fā)板(ML402、ML506)為平臺(tái),主要任務(wù)是基于相關(guān)標(biāo)準(zhǔn)對(duì)其實(shí)用技術(shù)進(jìn)行研究和開(kāi)發(fā)。完成了信道編碼和調(diào)制的模塊劃分、Verilog HLD程序的編寫(xiě)(或IP核的調(diào)用)和仿真以及在板調(diào)試和聯(lián)調(diào)等工作,設(shè)計(jì)目的是在提高整個(gè)系統(tǒng)集成度的前提下實(shí)現(xiàn)多頻點(diǎn)調(diào)制。 本文在研究現(xiàn)有數(shù)字電視網(wǎng)絡(luò)技術(shù)和相關(guān)產(chǎn)品的基礎(chǔ)上,以國(guó)標(biāo)GY/T170-2001為主要依據(jù)并參閱了其他的相關(guān)標(biāo)準(zhǔn),提出了多頻點(diǎn)QAM調(diào)制器的實(shí)現(xiàn)方案。整個(gè)工作包括:模塊劃分,完成了基帶物理接口(輸入)、包頭反轉(zhuǎn)與隨機(jī)化、RS編碼、卷積交織、碼流變換、差分編碼、星座映射、基帶成型(包括Nyquist濾波器、半帶濾波器、CIC濾波器的設(shè)計(jì)或模塊調(diào)用)、高端DAC的配置(輸出)等模塊的Verilog HLD程序的編寫(xiě)(或者IP核調(diào)用)和仿真等工作;成功進(jìn)行了開(kāi)發(fā)板板級(jí)調(diào)試,調(diào)試的過(guò)程中充分利用Xilinx公司的開(kāi)發(fā)板和調(diào)試軟件ChipScope,成功設(shè)計(jì)了驗(yàn)證方案并進(jìn)行了模塊驗(yàn)證;最后進(jìn)行了各模塊聯(lián)調(diào)工作,設(shè)計(jì)了系統(tǒng)驗(yàn)證方案并成功完成對(duì)整個(gè)系統(tǒng)的驗(yàn)證工作。 經(jīng)測(cè)試表明,該系統(tǒng)主要性能達(dá)到國(guó)家相關(guān)標(biāo)準(zhǔn)GY/T 198-2003(有線(xiàn)數(shù)字電視廣播QAM調(diào)制器技術(shù)要求和測(cè)量方法)規(guī)定的技術(shù)指標(biāo),可以進(jìn)入樣機(jī)試生產(chǎn)環(huán)節(jié)。
標(biāo)簽: 有線(xiàn)數(shù)字電視 廣播系統(tǒng) 信道編碼
上傳時(shí)間: 2013-04-24
上傳用戶(hù):jiangfire
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來(lái)實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線(xiàn)資源是預(yù)先定制的,這些資源是由各種長(zhǎng)度的可分割金屬線(xiàn),緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于A(yíng)SIC中互連線(xiàn)所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來(lái)連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線(xiàn)段的電阻相對(duì)于MOS管來(lái)說(shuō)是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線(xiàn)以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開(kāi)關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來(lái)代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來(lái)近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過(guò)計(jì)算電路的一階矩估算時(shí)延的上下邊界來(lái)估算電路的時(shí)延,然而他們都是用來(lái)計(jì)算RC互連時(shí)延。傳輸管是非線(xiàn)性器件,所以沒(méi)有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過(guò)于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來(lái)負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門(mén)陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開(kāi)銷(xiāo)少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來(lái)作為互連線(xiàn)和互連線(xiàn)之間的連接,或者互連線(xiàn)和管腳之間的連接,如VPR把互連線(xiàn)和管腳作為布線(xiàn)資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線(xiàn)網(wǎng)的起點(diǎn)就是線(xiàn)網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線(xiàn)來(lái)使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過(guò)對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開(kāi)關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶(hù):yezhihao
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1