亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

特征阻抗

特性阻抗:又稱(chēng)“特征阻抗”,它不是直流電阻,屬于長(zhǎng)線(xiàn)傳輸中的概念。在高頻范圍內(nèi),信號(hào)傳輸過(guò)程中,信號(hào)沿到達(dá)的地方,信號(hào)線(xiàn)和參考平面(電源或地平面)間由于電場(chǎng)的建立,會(huì)產(chǎn)生一個(gè)瞬間電流,如果傳輸線(xiàn)是各向同性的,那么只要信號(hào)在傳輸,就始終存在一個(gè)電流I,而如果信號(hào)的輸出電平為V,在信號(hào)傳輸過(guò)程中,傳輸線(xiàn)就會(huì)等效成一個(gè)電阻,大小為V/I,把這個(gè)等效的電阻稱(chēng)為傳輸線(xiàn)的特性阻抗Z。信號(hào)在傳輸?shù)倪^(guò)程中,如果傳輸路徑上的特性阻抗發(fā)生變化,信號(hào)就會(huì)在阻抗不連續(xù)的結(jié)點(diǎn)產(chǎn)生反射。
  • 基于FPGA的圖像壓縮卡設(shè)計(jì)

    目前的國(guó)內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號(hào)和數(shù)字圖像信號(hào),雖然視頻信號(hào)能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號(hào)占用存儲(chǔ)空間太大,不便于進(jìn)行傳輸。本文設(shè)計(jì)了一種基于FPGA的數(shù)字圖像壓縮卡。 在過(guò)去的十幾年中,國(guó)際標(biāo)準(zhǔn)化組織制訂了一系列的國(guó)際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國(guó)際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運(yùn)算復(fù)雜度也大大增加,本文簡(jiǎn)要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實(shí)驗(yàn)結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,主要不同有:增強(qiáng)的運(yùn)動(dòng)預(yù)測(cè)能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強(qiáng)的熵編碼。測(cè)試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時(shí),增加了一個(gè)數(shù)量級(jí)的復(fù)雜度。實(shí)際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實(shí)現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實(shí)際編碼系統(tǒng)開(kāi)發(fā)需要在運(yùn)算復(fù)雜性和編碼效率之間進(jìn)行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對(duì)它們的作用和實(shí)現(xiàn)方法的不同,可采用不同的硬件實(shí)現(xiàn)方法。本文基于上述思路進(jìn)行優(yōu)化,具體的工作包括:針對(duì)去塊濾波的復(fù)雜性,本文提出一種適合硬件實(shí)現(xiàn)的算法,使其在節(jié)省了資源的同時(shí),很好的達(dá)到了標(biāo)準(zhǔn)所定義的性能。針對(duì)變換量化的復(fù)雜性,本文提出一種既滿(mǎn)足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實(shí)現(xiàn)方法。針對(duì)碼率控制的實(shí)現(xiàn),本文提出了一種有別于傳統(tǒng)實(shí)現(xiàn)方式的算法,在保證實(shí)時(shí)性的同時(shí),極大的提高了編碼器的性能。本文基于上述算法還進(jìn)行Baseline Profile編碼器的研究,給出了一種實(shí)時(shí)編碼器結(jié)構(gòu),實(shí)現(xiàn)了對(duì)高清圖像格式(720P)的實(shí)時(shí)編碼,并將其和當(dāng)前業(yè)界先進(jìn)水平進(jìn)行了對(duì)比,表明本文所實(shí)現(xiàn)得結(jié)構(gòu)能夠達(dá)到當(dāng)前業(yè)界的先進(jìn)水平。

    標(biāo)簽: FPGA 圖像 壓縮卡

    上傳時(shí)間: 2013-07-23

    上傳用戶(hù):yepeng139

  • 指紋識(shí)別認(rèn)證算法硬件實(shí)現(xiàn)

    指紋識(shí)別作為生物特征識(shí)別的一種,在身份識(shí)別上有著其他手段不可比擬的優(yōu)越性:人的指紋具有唯一性和穩(wěn)定性;隨著指紋傳感器性能的提高和價(jià)格的降低.指紋的采集相對(duì)容易;指紋識(shí)別算法已經(jīng)比較成熟

    標(biāo)簽: 指紋識(shí)別 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-07-28

    上傳用戶(hù):chongcongying

  • 紅外焦平面陣列非均勻性校正

    文中簡(jiǎn)單闡述了紅外輻射機(jī)理,論述了紅外焦平面陣列技術(shù)的發(fā)展?fàn)顩r。紅外成像系統(tǒng),尤其是紅外焦平面陣列,由于探測(cè)器材料和制造工藝的原因,各像素點(diǎn)之間的靈敏度存在差別,甚至存在一些缺陷點(diǎn),各個(gè)探測(cè)單元特征參數(shù)不完全一致,因而存在著較大的非均勻性,降低了圖像的分辨率,影響了紅外成像系統(tǒng)的有效作用距離。實(shí)時(shí)非均勻性校正是提高和改善紅外圖像質(zhì)量的一項(xiàng)重要技術(shù)。 論文建立了描述其非均勻性的數(shù)學(xué)模型,分析了紅外焦平面陣列非均勻性產(chǎn)生的原因及特點(diǎn),討論了幾種常用的非均勻性校正的方法,指出了其各自的優(yōu)缺點(diǎn)和適應(yīng)場(chǎng)合。 根據(jù)紅外探測(cè)器光譜響應(yīng)的特點(diǎn)和基于參考源的兩點(diǎn)溫度非均勻性校正理論,采用FPGA+DSP實(shí)現(xiàn)紅外成像系統(tǒng)實(shí)時(shí)非均勻性?xún)牲c(diǎn)校正,設(shè)計(jì)完成了相應(yīng)的紅外焦平面陣列非均勻性校正硬件電路。對(duì)該系統(tǒng)中各個(gè)模塊的功能及電路實(shí)現(xiàn)進(jìn)行了詳細(xì)的描述,并給出了相應(yīng)的結(jié)構(gòu)框圖。同時(shí)給出了該圖像處理器的部分軟件流程圖。該方法動(dòng)態(tài)范圍大而且處理速度快,適用于紅外成像系統(tǒng)實(shí)時(shí)的圖像處理場(chǎng)合。實(shí)踐表明,該方案取得了較為滿(mǎn)意的結(jié)果。

    標(biāo)簽: 紅外焦平面 陣列 非均勻性校正

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):shinnsiaolin

  • 嵌入式可重構(gòu)數(shù)控系統(tǒng)的研究

    傳統(tǒng)的數(shù)控系統(tǒng)采用的大多是專(zhuān)用的封閉式結(jié)構(gòu),它能提供給用戶(hù)的選擇有限,用戶(hù)無(wú)法對(duì)現(xiàn)有數(shù)控設(shè)備的功能進(jìn)行修改以滿(mǎn)足自己的特殊要求;各種廠(chǎng)商提供給用戶(hù)的操作方式各不相同,用戶(hù)在培訓(xùn)人員、設(shè)備維護(hù)等方面要投入大量的時(shí)間和資金。這些問(wèn)題嚴(yán)重阻礙了CNC制造商、系統(tǒng)集成者和用戶(hù)采用快速而有創(chuàng)造性的方法解決當(dāng)今制造環(huán)境中數(shù)控加工和系統(tǒng)集成中的問(wèn)題。隨著電子技術(shù)和計(jì)算機(jī)技術(shù)的高速發(fā)展,數(shù)控技術(shù)正朝向柔性化、智能化和網(wǎng)絡(luò)化的方向發(fā)展。針對(duì)數(shù)控系統(tǒng)已存在的問(wèn)題和未來(lái)發(fā)展的趨勢(shì),本文致力于建立一個(gè)適合現(xiàn)場(chǎng)加工特征的開(kāi)放結(jié)構(gòu)數(shù)控平臺(tái),使系統(tǒng)具備軟硬件可重構(gòu)的柔性特征,同時(shí)把監(jiān)控診斷和網(wǎng)絡(luò)模塊融入數(shù)控系統(tǒng)的框架體系之內(nèi),滿(mǎn)足智能化和網(wǎng)絡(luò)化的要求。 本文在深入研究嵌入式系統(tǒng)技術(shù)的基礎(chǔ)上,引入可重構(gòu)的設(shè)計(jì)方法,選擇具體的硬件平臺(tái)和軟件平臺(tái)進(jìn)行嵌入式可重構(gòu)數(shù)控系統(tǒng)平臺(tái)的研發(fā)。硬件結(jié)構(gòu)以MOTOROLA的高性能32位嵌入式處理器MC68F375和ALTERA的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片為核心,配以系統(tǒng)所需的外圍模塊;軟件系統(tǒng)以性能卓越的VxWorks嵌入式實(shí)時(shí)操作系統(tǒng)為核心,開(kāi)發(fā)所需要的應(yīng)用軟件,將VxWorks嵌入式實(shí)時(shí)操作系統(tǒng)擴(kuò)展為一個(gè)完整、實(shí)用的嵌入式數(shù)控系統(tǒng)。該系統(tǒng)不僅具有可靠性高、穩(wěn)定性好、功能強(qiáng)的優(yōu)點(diǎn),而且具有良好的可移植性和軟硬件可裁減性,便于根據(jù)實(shí)際需求進(jìn)行功能的擴(kuò)展和重構(gòu)。 本論文的主要研究工作如下: (1)深入研究了以高性能微處理器MC68F375為核心的主控制板的硬件電路設(shè)計(jì),以及存儲(chǔ)、采集、通訊和網(wǎng)絡(luò)等模塊的設(shè)計(jì)。 (2)深入研究了基于FPGA的串行配置方法和可重構(gòu)設(shè)計(jì)方法,設(shè)計(jì)出基于FPGA的電機(jī)運(yùn)動(dòng)控制、機(jī)床IO控制、鍵盤(pán)陣列和液晶顯示控制等接口模塊電路。 (3)深入研究了VxWorks嵌入式實(shí)時(shí)操作系統(tǒng)在硬件平臺(tái)上的移植和任務(wù)調(diào)度原理,合理分配控制系統(tǒng)的管理任務(wù),開(kāi)發(fā)系統(tǒng)的底層驅(qū)動(dòng)程序和應(yīng)用程序。 最后,本文總結(jié)了系統(tǒng)的開(kāi)發(fā)工作,并對(duì)嵌入式可重構(gòu)數(shù)控系統(tǒng)的進(jìn)一步研究提出了自己的一些想法,以指引后續(xù)研究工作。

    標(biāo)簽: 嵌入式 可重構(gòu) 數(shù)控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):gcs333

  • 心電檢測(cè)系統(tǒng)及其FPGA實(shí)現(xiàn)

    心血管疾病是當(dāng)今危害人類(lèi)健康的主要疾病之一,心電圖檢查是臨床上診斷心血管疾病的重要方法。心電圖準(zhǔn)確的自動(dòng)分析與診斷對(duì)于心血管疾病的診斷起著關(guān)鍵的作用,也是國(guó)內(nèi)外學(xué)者所熱衷的研究課題。QRS復(fù)合波的檢測(cè)是心電自動(dòng)分析的關(guān)鍵環(huán)節(jié),檢出的位置精度關(guān)系到后續(xù)處理和分析的正確性和準(zhǔn)確性。 本文在總結(jié)前人工作的基礎(chǔ)上,對(duì)基于小波變換的QRS復(fù)合波檢測(cè)算法做了深入研究;并針對(duì)小波變換算法與心電檢測(cè)算法的結(jié)構(gòu)提出了一種硬件實(shí)現(xiàn)方法。本文的主要內(nèi)容包括基于小波變換的心電信號(hào)檢測(cè)算法設(shè)計(jì)和該算法在FPGA系統(tǒng)上的實(shí)現(xiàn)兩個(gè)部分。 對(duì)國(guó)內(nèi)外近年內(nèi)發(fā)展起來(lái)的各種心電檢測(cè)方法進(jìn)行了總結(jié),并綜合考慮檢出率和硬件實(shí)現(xiàn)的實(shí)時(shí)性等問(wèn)題,采用小波變換方法對(duì)QRS復(fù)合波進(jìn)行檢測(cè)。根據(jù)QRs復(fù)合波經(jīng)小波變換后,心電特征波在某些尺度上對(duì)應(yīng)有相對(duì)明顯的模極值對(duì),通過(guò)在對(duì)應(yīng)尺度上判斷模極值對(duì),進(jìn)而檢測(cè)出對(duì)應(yīng)的特征波。 設(shè)計(jì)了基于小波變換的心電信號(hào)檢測(cè)算法的FPGA實(shí)現(xiàn)系統(tǒng)。系統(tǒng)主要包含三個(gè)模塊:心電信號(hào)預(yù)處理模塊、小波分解模塊和檢測(cè)模塊。心電信號(hào)預(yù)處理模塊對(duì)輸入的心電信號(hào)進(jìn)行濾波預(yù)處理,以消除工頻干擾和基線(xiàn)漂移。小波分解模塊采用流水線(xiàn)設(shè)計(jì),即把各層小波分解分成各個(gè)模塊獨(dú)立實(shí)現(xiàn),以提高運(yùn)算效率。檢測(cè)模塊的功能是利用小波分解模塊的輸出結(jié)果在各尺度上尋找模極值對(duì),并根據(jù)檢測(cè)策略檢測(cè)QRS復(fù)合波。 本文采用Veillog語(yǔ)言對(duì)設(shè)計(jì)進(jìn)行了仿真驗(yàn)證,并通過(guò)MIT-BIH心律失常標(biāo)準(zhǔn)數(shù)據(jù)庫(kù)對(duì)本文的設(shè)計(jì)實(shí)現(xiàn)進(jìn)行性能評(píng)估,獲得了較好的檢出率。同時(shí),綜合結(jié)果也表明系統(tǒng)時(shí)鐘能夠工作在較高的頻率,足以滿(mǎn)足高速實(shí)時(shí)對(duì)心電信號(hào)的處理與檢測(cè)。

    標(biāo)簽: FPGA 心電檢測(cè)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):daoxiang126

  • 基于FPGA的回波抵消器設(shè)計(jì)與實(shí)現(xiàn)

    回波抵消器在免提電話(huà)、無(wú)線(xiàn)產(chǎn)品、IP電話(huà)、ATM語(yǔ)音服務(wù)和電話(huà)會(huì)議等系統(tǒng)中,都有著重要的應(yīng)用。在不同應(yīng)用場(chǎng)合對(duì)回波抵消器的要求并不完全相同,本文主要研究應(yīng)用于電話(huà)系統(tǒng)中的電回波抵消器。電回波是由于語(yǔ)音信號(hào)在電話(huà)網(wǎng)中傳輸時(shí)由于阻抗不匹配而產(chǎn)生的。 傳統(tǒng)回波抵消器主要是基于通用DSP處理器實(shí)現(xiàn)的,這種回波抵消器在系統(tǒng)實(shí)時(shí)性要求不高的場(chǎng)合能很好的滿(mǎn)足回波抵消的性能要求,但是在實(shí)時(shí)性要求較高的場(chǎng)合,其處理速度等性能方面已經(jīng)不能滿(mǎn)足系統(tǒng)高速、實(shí)時(shí)的需要。現(xiàn)代大容量、高速度的FPGA的出現(xiàn),克服了上訴方案的諸多不足。用FPGA來(lái)實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問(wèn)題,且其靈活的可配置特性使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試和硬件升級(jí)。 本文研究目標(biāo)是如何在FPGA芯片上實(shí)現(xiàn)回波抵消器,完成的主要工作有: (1)深入研究了回波抵消器各模塊算法,包括自適應(yīng)濾波算法、遠(yuǎn)端檢測(cè)算法、雙講檢測(cè)算法、NLP算法、舒適噪聲產(chǎn)生算法,并實(shí)現(xiàn)了這些算法的C程序。 (2)深入研究了回波抵消器基于FPGA的設(shè)計(jì)流程與實(shí)現(xiàn)方法,并利用硬件描述語(yǔ)言Verilog HDL實(shí)現(xiàn)了各部分算法。 (3)在OuartusⅡ和ModelSim仿真環(huán)境下對(duì)該系統(tǒng)進(jìn)行模塊級(jí)和系統(tǒng)級(jí)的功能仿真、時(shí)序仿真和驗(yàn)證。并在FPGA硬件平臺(tái)上實(shí)現(xiàn)了該系統(tǒng)。 (4)根據(jù)ITU-T G.168的標(biāo)準(zhǔn)和建議,對(duì)設(shè)計(jì)進(jìn)行了大量的主、客測(cè)試,各項(xiàng)測(cè)試結(jié)果均達(dá)到或優(yōu)于G.168的要求。

    標(biāo)簽: FPGA 回波抵消器

    上傳時(shí)間: 2013-06-23

    上傳用戶(hù):123啊

  • 基于FPGA的軟件無(wú)線(xiàn)電通信平臺(tái)

    軟件無(wú)線(xiàn)電技術(shù)作為一種新的通信技術(shù),其基本思想是構(gòu)造一個(gè)通用硬件平臺(tái),使寬帶A/D,D/A盡量靠近天線(xiàn),在數(shù)字域完成信號(hào)處理,通過(guò)選用不同軟件模塊即可實(shí)現(xiàn)不同的通信功能,這樣大大縮短了電臺(tái)的研發(fā)周期。該技術(shù)在通信(尤其是在移動(dòng)通信)領(lǐng)域有著迫切的需求和廣闊的應(yīng)用前景。 本文闡述了軟件無(wú)線(xiàn)電的基礎(chǔ)理論,對(duì)信號(hào)采樣理論、多速率信號(hào)處理技術(shù)、高效數(shù)字濾波器、數(shù)字正交變換理論進(jìn)行了分析和研究。從目前器件發(fā)展水平和實(shí)驗(yàn)研究條件出發(fā),設(shè)計(jì)了一個(gè)基于FPGA的軟件無(wú)線(xiàn)電通信平臺(tái)。設(shè)計(jì)采用了中頻數(shù)字化處理的硬件平臺(tái)結(jié)構(gòu),選用Altera Cyclone系列FPGA作為信號(hào)處理和總體控制配置的核心,并結(jié)合專(zhuān)用通信芯片,數(shù)字上變頻器AD9856和數(shù)字下變頻器AD6654來(lái)實(shí)現(xiàn)該平臺(tái)。采用VHDL和Verilog HDL語(yǔ)言對(duì)時(shí)分復(fù)用模塊、信道編解碼模塊、調(diào)制解調(diào)模塊等進(jìn)行了模塊化設(shè)計(jì),并對(duì)電路板設(shè)計(jì)過(guò)程中系統(tǒng)的配置和控制、無(wú)源濾波器設(shè)計(jì)、阻抗匹配電路設(shè)計(jì)等問(wèn)題進(jìn)行了詳細(xì)的討論,最后對(duì)印制電路板進(jìn)行測(cè)試和調(diào)試,獲得了預(yù)期的效果。 本文給出的設(shè)計(jì)方案,大大簡(jiǎn)化了數(shù)字通信系統(tǒng)的硬件設(shè)備,具有較強(qiáng)的通用性和靈活性,通過(guò)修改系統(tǒng)參數(shù)和配置程序,即可適應(yīng)不同的通信模式和信道狀況,充分體現(xiàn)了軟件無(wú)線(xiàn)電的優(yōu)勢(shì)。該平臺(tái)不僅僅能應(yīng)用在通信設(shè)備上,在許多系統(tǒng)驗(yàn)證平臺(tái)、測(cè)試設(shè)備中均可應(yīng)用,頗具實(shí)用價(jià)值。

    標(biāo)簽: FPGA 軟件無(wú)線(xiàn)電 通信平臺(tái)

    上傳時(shí)間: 2013-07-21

    上傳用戶(hù):淺言微笑

  • 基于FPGA嵌入式指紋識(shí)別系統(tǒng)研究

    隨著科學(xué)技術(shù)的發(fā)展,指紋識(shí)別技術(shù)被廣泛應(yīng)用到各種不同的領(lǐng)域。對(duì)于一般的指紋識(shí)別系統(tǒng),其設(shè)計(jì)要求具有很高的實(shí)時(shí)性和易用性,因此識(shí)別算法應(yīng)該具有較低的復(fù)雜度,較快的運(yùn)算速度,從而滿(mǎn)足實(shí)時(shí)性的要求。所以有必要根據(jù)不同的識(shí)別算法采用不同的實(shí)現(xiàn)平臺(tái),使得指紋識(shí)別系統(tǒng)具有較高的可靠性、實(shí)時(shí)性、有效性等性能要求。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當(dāng)前電子設(shè)計(jì)領(lǐng)域中最熱門(mén)的概念。NiosⅡ是Altera.公司開(kāi)發(fā)的一種采用流水線(xiàn)技術(shù)、單指令流的RISC嵌入式處理器軟核,可以將它嵌入到FPGA內(nèi)部,與用戶(hù)自定義邏輯組建成一個(gè)基于FPGA的片上專(zhuān)用系統(tǒng)。 本文在綜合考慮各種應(yīng)用情況的基礎(chǔ)上,以網(wǎng)絡(luò)技術(shù)、數(shù)據(jù)庫(kù)技術(shù)、指紋識(shí)別技術(shù)和嵌入式系統(tǒng)技術(shù)為理論基礎(chǔ),提出了一種有效可行的系統(tǒng)架構(gòu)方案。對(duì)指紋識(shí)別技術(shù)中各個(gè)環(huán)節(jié)的算法和原理進(jìn)行了深入研究,合理的改進(jìn)了部分指紋識(shí)別算法;同時(shí)為了提高系統(tǒng)的實(shí)時(shí)性,采用NiosⅡ嵌入式處理器和FPGA硬件模塊實(shí)現(xiàn)指紋圖像處理主要算法。論文主要包括以下幾個(gè)方面: 1、對(duì)指紋圖像預(yù)處理、特征提取和特征匹配算法原理進(jìn)行闡述,同時(shí)改進(jìn)了指紋圖像的細(xì)化算法,提高了算法的性能,并設(shè)計(jì)了一套實(shí)用的指紋特征數(shù)據(jù)結(jié)構(gòu); 2、針對(duì)指紋圖像預(yù)處理模塊,包括圖像的歸一化、頻率提取、方向提取以及方向?yàn)V波,采用基于FPGA的硬件電路的方式實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,在保證系統(tǒng)誤識(shí)率較低、可靠性高的基礎(chǔ)上,大大提高了系統(tǒng)的執(zhí)行速度; 3、改變了傳統(tǒng)的單枚指紋識(shí)別方法,提出采用多枚指紋唯一標(biāo)識(shí)身份,大大降低了識(shí)別系統(tǒng)的誤識(shí)率; 4、改進(jìn)了傳統(tǒng)的基于三角形匹配中獲取基準(zhǔn)點(diǎn)的方法,同時(shí)結(jié)合可變界限盒思想進(jìn)行指紋特征匹配。 5、結(jié)合COM+技術(shù)、數(shù)據(jù)庫(kù)技術(shù)和網(wǎng)絡(luò)技術(shù),開(kāi)發(fā)了后臺(tái)指紋特征匹配服務(wù)系統(tǒng),實(shí)現(xiàn)了嵌入式指紋識(shí)別系統(tǒng)同數(shù)據(jù)庫(kù)的實(shí)時(shí)信息交換。 實(shí)驗(yàn)結(jié)果表明,本文所提出的系統(tǒng)構(gòu)架方案有效可行,基于FPGA的自動(dòng)指紋識(shí)別系統(tǒng)在速度、功耗、擴(kuò)展性等方面具有獨(dú)特的優(yōu)勢(shì),擁有廣闊的發(fā)展前景。

    標(biāo)簽: FPGA 嵌入式 指紋識(shí)別 系統(tǒng)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):15528028198

  • 語(yǔ)音信號(hào)特征參數(shù)的提取

    隨著語(yǔ)音技術(shù)應(yīng)用的發(fā)展,語(yǔ)音信號(hào)數(shù)字處理的實(shí)時(shí)性要求越來(lái)越突出。這就要求在系統(tǒng)設(shè)計(jì)中,對(duì)系統(tǒng)的硬件環(huán)境要求更高。隨著語(yǔ)音處理算法的日益復(fù)雜,用普通處理器對(duì)語(yǔ)音信號(hào)進(jìn)行實(shí)時(shí)處理,已經(jīng)不能滿(mǎn)足需要。專(zhuān)用語(yǔ)音信號(hào)處理芯片能解決實(shí)時(shí)性的要求,同時(shí)對(duì)器件的資源要求也是最低的。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號(hào)處理領(lǐng)域的優(yōu)勢(shì),對(duì)語(yǔ)音信號(hào)的常用參數(shù)—LPC(線(xiàn)性預(yù)測(cè)編碼,Linear Predictive Coding)參數(shù)提取的FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列,F(xiàn)ield Programmable Gate Array)實(shí)現(xiàn)進(jìn)行了深入研究。論文首先對(duì)語(yǔ)音的離散數(shù)學(xué)模型和短時(shí)平穩(wěn)特性進(jìn)行了分析,深入討論了語(yǔ)音線(xiàn)性預(yù)測(cè)技術(shù)。第二,對(duì)解線(xiàn)性預(yù)測(cè)方程組的自相關(guān)法和協(xié)方差斜格法進(jìn)行了比較,提出了一種基于協(xié)方差斜格法的LPC參數(shù)提取系統(tǒng)的總體設(shè)計(jì)方案。第三,對(duì)Altera公司的Cyclon系列可編程器件的內(nèi)部結(jié)構(gòu)進(jìn)行了研究,分析了在QuartusⅡ開(kāi)發(fā)平臺(tái)上進(jìn)行FPGA設(shè)計(jì)的流程。第四,對(duì)系統(tǒng)的各個(gè)功能模塊進(jìn)行了設(shè)計(jì),所有算法通過(guò)Verilog硬件描述語(yǔ)言實(shí)現(xiàn),并對(duì)其工作過(guò)程進(jìn)行了詳細(xì)的分析。最后,在Altera FPGA目標(biāo)芯片EP1C6Q240C8上,對(duì)LPC參數(shù)提取系統(tǒng)進(jìn)行了仿真驗(yàn)證。 系統(tǒng)具有靈活的輸入輸出接口,能方便地同其它語(yǔ)音處理模塊相連,構(gòu)成一個(gè)完整的語(yǔ)音處理專(zhuān)用芯片,可以應(yīng)用于語(yǔ)音編解碼、語(yǔ)音識(shí)別等系統(tǒng)。

    標(biāo)簽: 語(yǔ)音信號(hào) 特征 參數(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):TI初學(xué)者

  • 激光光譜探測(cè)中快速傅里葉變換

    激光光譜探測(cè)是激光偵查、激光告警、污染物檢測(cè)等領(lǐng)域中采用的重要技術(shù)。通過(guò)對(duì)來(lái)襲激光的光譜特征進(jìn)行識(shí)別,可以為光電對(duì)抗提供依據(jù)。本文在分析和研究現(xiàn)有激光光譜探測(cè)技術(shù)的基礎(chǔ)上,提出了通過(guò)非掃描M-Z干涉法來(lái)獲取激光信號(hào)的相干圖,并對(duì)該圖進(jìn)行快速傅立葉變換,從而實(shí)時(shí)獲得激光光譜的技術(shù)。 在研究中,由M-Z干涉具形成的激光干涉條紋經(jīng)CCD相機(jī)轉(zhuǎn)換后以時(shí)間序列依次輸出電信號(hào),該時(shí)間序列的快速傅立葉變換用FPGA實(shí)現(xiàn)。論文依據(jù)告警系統(tǒng)響應(yīng)時(shí)間和信噪比的要求,確定了探測(cè)器陣列的結(jié)構(gòu)類(lèi)型和有關(guān)參數(shù);設(shè)計(jì)了CCD相機(jī)和FPGA的接口電路;編寫(xiě)了數(shù)據(jù)傳輸和存儲(chǔ)模塊。 在快速傅立葉變換的實(shí)現(xiàn)上,首先確定了采用基2按時(shí)間抽取的方法作為實(shí)現(xiàn)算法;應(yīng)用型號(hào)為XC3S400的FPGA芯片,依靠ISE8.1軟件開(kāi)發(fā)平臺(tái),用硬件語(yǔ)言編寫(xiě)了精度為10位,序列長(zhǎng)度為512點(diǎn)的快速傅里葉變換程序,并將所有程序成功下載到FPGA的配置芯片中。 此外,論文還設(shè)計(jì)了顯示、電壓轉(zhuǎn)換、FPGA配置電路。最后,對(duì)設(shè)計(jì)的快速傅里葉變換模塊進(jìn)行了測(cè)試,將FPGA運(yùn)算結(jié)果與理論計(jì)算結(jié)果進(jìn)行了比較,結(jié)果表明FPGA計(jì)算結(jié)果達(dá)到應(yīng)有的精度,運(yùn)行速度可以滿(mǎn)足激光光譜的實(shí)時(shí)探測(cè)要求。

    標(biāo)簽: 激光 光譜 探測(cè) 快速傅里葉變換

    上傳時(shí)間: 2013-08-04

    上傳用戶(hù):hzy5825468

主站蜘蛛池模板: 清水县| 丰县| 寻甸| 江永县| 虎林市| 昌都县| 商城县| 晋宁县| 个旧市| 沂南县| 凤城市| 永昌县| 阿瓦提县| 碌曲县| 霍邱县| 伽师县| 南召县| 大港区| 武夷山市| 武清区| 八宿县| 昌都县| 中牟县| 五大连池市| 资阳市| 昭觉县| 东至县| 阿拉善左旗| 丹凤县| 老河口市| 赤水市| 平泉县| 哈巴河县| 西平县| 光山县| 华池县| 海兴县| 张家川| 家居| 门头沟区| 中西区|