亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

特殊功能<b>寄存</b>器

  • 基于FPGA的調制解調器的研究和設計.rar

    當今電子系統的設計是以大規模FPGA為物理載體的系統芯片的設計,基于FPGA的片上系統可稱為可編程片上系統(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現方案,模塊化的設計方法大大縮短了調制解調器的開發周期。 在SOPC技術開發調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統的煩瑣過程,將精力集中于算法的優化上。 基于DSP Builder的開發功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統實現方案。

    標簽: FPGA 調制解調器

    上傳時間: 2013-06-24

    上傳用戶:liuchee

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 基于FPGA的調制解調器

    當今電子系統的設計是以大規模FPGA為物理載體的系統芯片的設計,基于FPGA的片上系統可稱為可編程片上系統(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現方案,模塊化的設計方法大大縮短了調制解調器的開發周期。 在SOPC技術開發調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統的煩瑣過程,將精力集中于算法的優化上。 基于DSP Builder的開發功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統實現方案。

    標簽: FPGA 調制解調器

    上傳時間: 2013-05-28

    上傳用戶:koulian

  • ATmega8原理與應用

    ·作者:馬潮等 出版社: 清華大學出版社圖書簡介:ATmega8屬于ATmega系列單片機(ATmega16/32/64/128)的一個子集,指令系統完全兼容。本書深入而細致地介紹了ATmega8單片機的硬件結構以及一些特殊功能的應用和設計,對掌握和使用其他ATmega系列的單片機具有極高的參考價值。書中的程序均在廣州市天河雙龍電子有限公司的SL-MEGA8開發實驗器上驗證通過。源程序清單及硬件接線

    標簽: ATmega8

    上傳時間: 2013-07-26

    上傳用戶:zhuyibin

  • 高性能電源自動化測試系統

    UTS-625是AUTOTEST公司一套高性能電源測試系統,它集合了所有電源的測試功能,成為了電源測試的最終解決方案。UTS系列開放的終端體系結構讓客戶自行配置系統結構,來匹配電源測試一般和特殊功能,以達到一方和多方面應用的效果。彈性化設計的自動化測試系統不但可以滿足資訊產業,能訊產業,以致滿足航天,國防等電源器種類繁多,規格多的特性,同時能夠滿足生產線產量大,效率高的需求。

    標簽: 性能 電源 自動化測試系統

    上傳時間: 2013-11-23

    上傳用戶:15070202241

  • MOTOROLA單片機M68HC05原理與應用大全

    本書從應用角度深入淺出地介紹國際上最流行的MOTOROLA M68HC05系列單片機的 結構、指令系統、定時器、串行通訊接口(SCI)、串行外圍接口(SPI)、A/D轉換器、脈沖寬 度調制(PWM)、EPROM/EEPROM、液晶顯示(LCD)驅動器、屏幕顯示(OSD)驅動器、雙音多頻(DTMF)等I/O功能及其使用方法,重點詳細地論述匯編程序設計方法、系統設計方法、單片機開發與應用技術和大量具體應用實例。本書實用性強、取材新穎、內容豐富,適于電子、無線電、微機、自控、通訊等領域的工程技術人員和科研人員閱讀,也適合于作高等院校、專科學校和各類培訓班的教材或參考書。是單片機入門和開發應用單片機的實用資料。   MOTOROLA M68HC05系列8位單片機是國際上應用最廣泛、功能最豐富和性能價格比最優的單片機。由于該系列單片機具有功能全面、速度高、系統設計簡單、使用方便、功耗低、可靠性高、價格低等許多特點,在家電、有線與無線通訊、儀表、測控系統、自控、汽車等領域得到了廣泛的應用,因而它在市場占有率方面占有絕對優勢。 隨著電子產品的智能化和小型化的發展,將單片機應用于各類產品中,使提高產品的性能與檔次成為必然的趨勢。無論從性能方面還是從價格方面考慮,選用M68HC05系列單片機都將是最適宜的。 M68HC05系列單片機片內除具有RAM、ROM/EPROM/OTPROM(一次可編程ROM)或EEPROM、多功能16位定時器(具有輸入捕捉、輸出比較、溢出和實時中斷功能)、兩種省電低功耗方式、并行I/O口外,還具有許多特殊I/O功能,例如A/D轉換器、串行通訊接口(SCI)、串行外圍接口(SPI)、液晶顯示(LCD)驅動器、脈沖寬度調制(PWM)、屏幕顯示(OSD)驅動器、熒光顯示(VFD)驅動器、雙音多頻(DTMF)發生/接收器、實時時鐘((RTC)、鍵盤中斷和H橋驅動器等。M68HC05系列有近百種型號,可根據應用場合方便地選用具有所需功能的型號。這樣,既能充分利用單片機片內的資源,又不需外接其他電路芯片,使構成的應用系統極為簡單。M68HC05系列的應用系統是真正的單片系統,通常只需外接極少量元件。 由于用M68HC05單片機內部的硬件完成所需的功能,因此,應用系統電路簡單,系統可靠性高、成本低、體積小、使用與調試方便,易于大批量生產,并且使與外圍功能有關的軟件程序的設計也大大簡化。 本書實用性強,取材新穎,內容豐富、全面,從應用角度深入淺出地介紹M68HC05系列單片機的結構、功能及其應用系統的設計與開發,還重點介紹程序設計和大量具體應用實例。本書注重實用,以盡量簡明的語言、最少的篇幅,使讀者花最少的時間就能掌握M68HC05系列單片機的設計、開發與應用技術。本書作者具有多年從事單片機教學和科研的經驗,該書是根據最新資料和科研成果并結合親身經歷的實際教學內容編寫成的,希望也堅信本書對廣大讀者一定會有裨益。 本書編著者有:剛寒冰、齊秋群、剛勵韜、徐英新、姜洪福、姜朋、高京齋、李宇仁、劉穎、邊萌。本書不足和謬誤之處,請批評指正。  

    標簽: MOTOROLA M68 68 05

    上傳時間: 2013-10-18

    上傳用戶:exxxds

  • TLC2543 中文資料

    TLC2543是TI公司的12位串行模數轉換器,使用開關電容逐次逼近技術完成A/D轉換過程。由于是串行輸入結構,能夠節省51系列單片機I/O資源;且價格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應用。 TLC2543的特點 (1)12位分辯率A/D轉換器; (2)在工作溫度范圍內10μs轉換時間; (3)11個模擬輸入通道; (4)3路內置自測試方式; (5)采樣率為66kbps; (6)線性誤差±1LSBmax; (7)有轉換結束輸出EOC; (8)具有單、雙極性輸出; (9)可編程的MSB或LSB前導; (10)可編程輸出數據長度。 TLC2543的引腳排列及說明    TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說明見表1 TLC2543電路圖和程序欣賞 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double  sum_final1; double  sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe};  void delay(unsigned char b)   //50us {           unsigned char a;           for(;b>0;b--)                     for(a=22;a>0;a--); }  void display(uchar a,uchar b,uchar c,uchar d) {    P0=duan[a]|0x80;    P2=wei[0];    delay(5);    P2=0xff;    P0=duan[b];    P2=wei[1];    delay(5);   P2=0xff;   P0=duan[c];   P2=wei[2];   delay(5);   P2=0xff;   P0=duan[d];   P2=wei[3];   delay(5);   P2=0xff;   } uint read(uchar port) {   uchar  i,al=0,ah=0;   unsigned long ad;   clock=0;   _cs=0;   port<<=4;   for(i=0;i<4;i++)  {    d_in=port&0x80;    clock=1;    clock=0;    port<<=1;  }   d_in=0;   for(i=0;i<8;i++)  {    clock=1;    clock=0;  }   _cs=1;   delay(5);   _cs=0;   for(i=0;i<4;i++)  {    clock=1;    ah<<=1;    if(d_out)ah|=0x01;    clock=0; }   for(i=0;i<8;i++)  {    clock=1;    al<<=1;    if(d_out) al|=0x01;    clock=0;  }   _cs=1;   ad=(uint)ah;   ad<<=8;   ad|=al;   return(ad); }  void main()  {   uchar j;   sum=0;sum1=0;   sum_final=0;   sum_final1=0;    while(1)  {              for(j=0;j<128;j++)          {             sum1+=read(1);             display(a1,b1,c1,d1);           }            sum=sum1/128;            sum1=0;            sum_final1=(sum/4095)*5;            sum_final=sum_final1*1000;            a1=(int)sum_final/1000;            b1=(int)sum_final%1000/100;            c1=(int)sum_final%1000%100/10;            d1=(int)sum_final%10;            display(a1,b1,c1,d1);           }         } 

    標簽: 2543 TLC

    上傳時間: 2013-11-19

    上傳用戶:shen1230

  • 特殊功能集成電路

    µPSD3251標準的8032內核-3個16位定時器/計數器-2個外部中斷雙FLASH結構-64K字節MainFLASH-16K字節SecondFLASH-2K字節的SRAM-可編程邏輯-DPLD,CPLD-提供I2C,UART接口,PWM,ADC-提供更多的I/O口-高達50根I/O口線內置WDT在系統編程(ISP)在應用中再編程(IAP)·PSD結構提高了8051的性能·-可編程系統外圍芯片·-雙FLASH實現在應用中再編程(IAP)·-允許8051程序代碼和數據在存儲器間的切換,滿足用戶的需要·-JTAG編程特別適用于實驗開發和生產階段的需要·高達288K字節的存儲單元,為什么要這么大的存儲單元·-使用C語言編程需要用較大的存儲空間·-菜單、圖形、顯示類的用戶接口要用到大量的存儲空間·-多種語言、字體以及數據表需要大空間存儲器·-要想數據轉換速度快同樣需要大量的存儲單元·-數據記錄·-低成本·-與其他的以8051或某種8位MCU為內核帶有大容量的SRAM和Flash的設備相比,uPSD為用節省了成本

    標簽: 特殊功能 集成電路

    上傳時間: 2013-10-09

    上傳用戶:rocwangdp

  • 采用納瓦技術的8/14引腳閃存8位CMOS單片機 PIC12

    采用納瓦技術的8/14引腳閃存8位CMOS單片機 PIC12F635/PIC16F636/639數據手冊 目錄1.0 器件概述 2.0 存儲器構成3.0 時鐘源4.0 I/O 端口 5.0 Timer0 模塊6.0 具備門控功能的Timer1 模塊 7.0 比較器模塊8.0 可編程低壓檢測(PLVD)模塊9.0 數據EEPROM 存儲器10.0 KeeLoq® 兼容加密模塊 11.0 模擬前端(AFE)功能說明 (僅限PIC16F639)12.0 CPU 的特殊功能13.0 指令集概述14.0 開發支持15.0 電氣特性16.0 DC 和AC 特性圖表17.0 封裝信息Microchip 網站變更通知客戶服務客戶支持讀者反饋表 附錄A: 數據手冊版本歷史產品標識體系全球銷售及服務網點

    標簽: CMOS PIC 14 12

    上傳時間: 2013-11-17

    上傳用戶:qlpqlq

  • AVR單片機技術原理

    AVR單片機技術原理 AVR單片機介紹   單片機又稱單片微控制器,它是把一個計算機系統集成到一個芯片上,概括的講:一塊芯片就成了一臺計算機。單片機技術是計算機技術的一個分支,是簡易機器人的核心元件。  1997年,由ATMEL公司挪威設計中心的A先生與V先生利用ATMEL公司的Flash新技術, 共同研發出RISC精簡指令集的高速8位單片機,簡稱AVR。[編輯本段]AVR單片機的優勢特征  單片機已廣泛地應用于軍事、工業、家用電器、智能玩具、便攜式智能儀表和機器人制作等領域,使產品功能、精度和質量大幅度提升,且電路簡單,故障率低,可靠性高,成本低廉。單片機種類很多,在簡易機器人制作和創新中,為什么選用AVR單片機呢?  一、簡便易學,費用低廉  首先,對于非專業人員來說,選擇AVR單片機的最主要原因,是進入AVR單片機開發的門檻非常低,只要會操作電腦就可以學習AVR單片機的開發。單片機初學者只需一條ISP下載線,把編輯、調試通過的軟件程序直接在線寫入AVR單片機,即可以開發AVR單片機系列中的各種封裝的器件。AVR單片機因此在業界號稱“一線打天下”。  其次,AVR單片機便于升級。AVR程序寫入是直接在電路板上進行程序修改、燒錄等操作,這樣便于產品升級。  再次,AVR單片機費用低廉。學習AVR單片機可使用ISP在線下載編程方式(即把PC機上編譯好的程序寫到單片機的程序存儲器中),不需購買仿真器、編程器、擦抹器和芯片適配器等,即可進行所有AVR單片機的開發應用,這可節省很多開發費用。程序存儲器擦寫可達10000次以上,不會產生報廢品。  二、高速、低耗、保密  首先,AVR單片機是高速嵌入式單片機:  1、AVR單片機具有預取指令功能,即在執行一條指令時,預先把下一條指令取進來,使得指令可以在一個時鐘周期內執行。  2、多累加器型,數據處理速度快。AVR單片機具有32個通用工作寄存器,相當于有32條立交橋,可以快速通行。  3、中斷響應速度快。AVR單片機有多個固定中斷向量入口地址,可快速響應中斷。  其次,AVR單片機耗能低。對于典型功耗情況,WDT關閉時為100nA,更適用于電池供電的應用設備。有的器件最低1.8 V即可工作。  再次,AVR單片機保密性能好。它具有不可破解的位加密鎖Lock Bit技術,保密位單元深藏于芯片內部,無法用電子顯微鏡看到。  三、I/O口功能強,具有A/D轉換等電路  1. AVR單片機的I/O口是真正的I/O口,能正確反映I/O口輸入/輸出的真實情況。工業級產品,具有大電流(灌電流)10~40 mA,可直接驅動可控硅SCR或繼電器,節省了外圍驅動器件。  2. AVR單片機內帶模擬比較器,I/O口可用作A/D轉換,可組成廉價的A/D轉換器。ATmega48/8/16等器件具有8路10位A/D。  3. 部分AVR單片機可組成零外設元件單片機系統,使該類單片機無外加元器件即可工作,簡單方便,成本又低。  4. AVR單片機可重設啟動復位,以提高單片機工作的可靠性。有看門狗定時器實行安全保護,可防止程序走亂(飛),提高了產品的抗干擾能力。  四、有功能強大的定時器/計數器及通訊接口  定時/計數器T/C有8位和16位,可用作比較器。計數器外部中斷和PWM(也可用作D/A)用于控制輸出,某些型號的AVR單片機有3~4個PWM,是作電機無級調速的理想器件。  AVR單片機有串行異步通訊UART接口,不占用定時器和SPI同步傳輸功能,因其具有高速特性,故可以工作在一般標準整數頻率下,而波特率可達576K。

    標簽: AVR 單片機技術

    上傳時間: 2013-10-18

    上傳用戶:二十八號

主站蜘蛛池模板: 武川县| 阿图什市| 长垣县| 三原县| 丰宁| 乌审旗| 星子县| 南通市| 资溪县| 辽源市| 连江县| 开封市| 茶陵县| 顺平县| 济南市| 阳曲县| 邢台市| 苍山县| 洪雅县| 邹城市| 来凤县| 许昌县| 曲周县| 江西省| 南平市| 五河县| 方山县| 来安县| 蒙自县| 柏乡县| 九江市| 前郭尔| 泸州市| 襄樊市| 凤翔县| 弥渡县| 米林县| 德州市| 玉屏| 贵港市| 六安市|