本文詳細介紹了制作電路板的方法及步驟.\r\n實驗板的功能\r\n這個實驗板可以做如下實驗:\r\n1.可以進行運算器(加、減、乘和除法)、比較器、譯碼器、編碼器、選擇器、分配器和一般組合電路的實驗\r\n2.可以進行觸發器、寄存器、計數器和一般時序電路的實驗\r\n3.可以進行頻率計電路、時鐘電路、計時電路、交通燈等復雜數字系統的實驗\r\n4.加擴展板可以進行A/D、D/A、串行E2ROM和8031單片機等方面的實驗\r\n
上傳時間: 2013-09-01
上傳用戶:吾學吾舞
為了滿足現代高速通信中頻率快速轉換的需求,基于坐標旋轉數字計算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接數字頻率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)電路設計方案。采用MATLAB和Xilinx System Generator開發工具搭建電路的系統模型,通過現場可編程門陣列(FPGA,Field Programmable Gate Array)完成電路的寄存器傳輸級(RTL,Register Transfer Level)驗證,仿真結果表明電路設計具有很高的有效性和可行性。
上傳時間: 2013-11-09
上傳用戶:hfnishi
AD9981是首款集成自動失調功能的顯示電子器件(DEPL)。自動失調功能通過計算所需的失調設置來工作,從而在箝位期間產生給定的輸出代碼。當自動失調使能時(寄存器0x1B:5 = 1),寄存器0x0B-0x10的設置由自動失調電路用作期望的箝位代碼(或目標代碼),而非失調值。電路會在箝位后(但仍在“后肩”期間)輸出代碼和目標代碼作比較,然后上調或下調失調以進行補償。在自動失調模式下,目標代碼為11位二進制補碼字,并將0x0B位7用作紅色通道的符號位(0x0D位7用于綠色通道,0x0F位7用于藍色通道)。
上傳時間: 2014-12-23
上傳用戶:glxcl
AD9880集成自動失調功能。動失調功能通過監控各ADC在箝位期間的輸出并計算所需的失調設置來工作,從而產生給定的輸出代碼。當自動失調功能使能時(寄存器0x1C:7= 1),“目標代碼”寄存器(0x09、0x0B、0x0D)中的設置由自動失調電路用作期望的箝位代碼。電路會在箝位后(但仍在“后肩”期間)對比輸出代碼和目標代碼,然后上調或下調失調以進行補償。在自動失調模式下,失調寄存器(0x08、0x0A、0x0C)均為8位二進制補碼字格式,各對應寄存器的位7為符號位。
上傳時間: 2013-10-22
上傳用戶:wanghui2438
AD9980集成自動失調功能。自動失調功能通過計算所需的失調設置來工作,從而在箝位期間產生給定的輸出代碼。當自動失調使能時(寄存器0x1B:5 = 1),寄存器0x0B至0x10的設置由自動失調電路用作期望的箝位代碼(或目標代碼),而非失調值。電路會在箝位后(但仍在后沿箝位期間)對比輸出代碼和目標代碼,然后上調或下調失調以進行補償。在自動失調模式下,目標代碼為11位二進制補碼字,并將0x0B位7用作紅色通道的符號位(0x0D位7用于綠色通道,0x0F位7用于藍色通道)。
上傳時間: 2013-10-24
上傳用戶:zl5712176
ADM1275、ADM1276和ADM1075均共用同樣的基本模數轉換器(ADC)內核和PMBus接口。這些器件在平均計算和ADC寄存器更新方面存在一些細微差異。從ADM1275、ADM1276或ADM1075器件快速讀取數據時,也需要考慮一些因素和限制。本應用筆記介紹了每種器件的ADC操作,以及如何將其數據速率提到最高(如需要)。
上傳時間: 2013-10-09
上傳用戶:agent
The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthesizer.This application note compares the MAX2870 and ADF4350 registers andloop filter design in detail. Users who already familiar with ADF4350 canuse this application note as a quick design reference.
上傳時間: 2014-12-23
上傳用戶:變形金剛
ADV7511 HDMI®發送器支持HDCP 1.1特性;然而,業界對如何正確實現HDCP 1.1的某些特性,特別是增強鏈路驗證(Pj校驗),存在一些誤解。由于對實現方法存在不同的解釋,ADI公司給ADV7511增加了一個HDCP 1.1特性禁用選項。版本ID(主寄存器映射的寄存器0x00) 為0x14的ADV7511器件提供此選項。在以前版本的ADV7511中,如果接收器在其HDCP響應中顯示支持HDCP 1.1特性,則ADV7511自動調用此(Pj校驗)協議。HDCP 1.1特性禁用選項允許用戶通過置位I2C寄存器位來禁用Pj校驗。
上傳時間: 2013-10-26
上傳用戶:changeboy
設計由555、移位寄存器、D/A轉換器、PLD等器件構成的多路序列信號輸出和階梯波輸出的發生器電路,重點學習555、D/A轉換器及可編程邏輯器件的原理及應用方法。用Proteus軟件仿真;實驗測試技術指標及功能、繪制信號波形。
上傳時間: 2013-11-03
上傳用戶:crazyer
如AD9548數據手冊所述,AD9548的輸入端最多可支持八個獨立參考時鐘信號。八路輸入各有一個專用參考監控器,判斷輸入參考信號的周期是否滿足用戶要求。圖1是參考監控器和必要支持元件的框圖。參考監控器測量輸入參考信號的周期,并聲明信號是過慢還是過快,即表示參考信號有誤。該信息保存在參考狀態寄存器內(各參考監控器具有用戶可讀取的專用狀態寄存器)。雖然參考監控器將既不快也不慢的參考時鐘信號視為正確,但仍會通過AD9548參考驗證邏輯進一步審查。由于八個參考監控器全部相同,圖1僅顯示其中之一。然而應注意,所有八個參考監控器共用相同的采樣時鐘和用戶提供的系統時鐘周期值(TSYS)。
上傳時間: 2014-12-23
上傳用戶:23333