亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

現(xiàn)代傳感器

  • 基于FPGA的無線接收機下變頻器的設計與實現(xiàn)

    隨著無線通信的應用日益廣泛,無線通信系統(tǒng)的種類也越來越繁雜,但是由于不同通信系統(tǒng)的工作頻段、調(diào)制方式、通信協(xié)議等原理結(jié)構(gòu)上存在差異而極大限制了不同系統(tǒng)之間的互通。軟件無線電擺脫了硬件體系結(jié)構(gòu)的束縛,成為解決不同通信體制之間互操作問題和開展多種通信業(yè)務的最佳途徑,具有巨大的商業(yè)和軍事價值,被喻為無線電通信領域一次新的技術革命。 本文首先回顧了軟件無線電的提出和發(fā)展現(xiàn)狀,然后論述了軟件無線電的基本理論和數(shù)學模型。在此理論和模型的基礎上,設計了軟件無線電接收機的硬件平臺。該平臺包括射頻部分、中頻處理部分和基帶處理部分。射頻部分由天線和無線接收機組成;中頻部分先將接收機輸出的模擬信號數(shù)字化,然后再通過FPGA實現(xiàn)下變頻;基帶部分主要由DSP和嵌入式系統(tǒng)組成,完成解調(diào)、同步等處理并可以進行一些其他的應用。其中的嵌入式系統(tǒng)的主處理器是基于ARM7-TDMI內(nèi)核的LPC2200芯片,為了實現(xiàn)開發(fā)的方便在此芯片上移植了uC/OS-Ⅱ嵌入式時實內(nèi)核。 軟件無線電接收機是一個很龐大的體系,其中的數(shù)字下變頻器DDC是一個非常關鍵的組成部分,在這部分中可方便的對接收頻段、濾波器特性等進行編程控制,極大的提高了通信設備的性能和靈活性,因此本文的重點在于數(shù)字下變頻器的設計與實現(xiàn)。實現(xiàn)下變頻的方法有很多種,由于FPGA在速度和靈活性上的優(yōu)勢,其應用也越來越廣泛,因此主要采用了居于領導地位的XILINX公司的SPATAN-Ⅱ芯片來實現(xiàn)數(shù)字下變頻的功能。

    標簽: FPGA 無線接收機 下變頻

    上傳時間: 2013-04-24

    上傳用戶:mfhe2005

  • Turbo乘積碼的譯碼算法及FPGA實現(xiàn)

    在信道編碼的發(fā)展進程中,編碼研究人員一直致力于追尋性能盡可能的接近Shannon極限,且譯碼復雜度較低的信道編碼方案。1993年Berrou等提出了Turbo碼,這種碼在接近香農(nóng)極限的低信噪比下仍能夠獲得較低的誤碼率,它的出現(xiàn)在編碼界引起了廣泛的關注,并成為編碼研究領域最新的發(fā)展方向之一。但Turbo碼也有其缺點,由于交織器的存在,致使譯碼復雜度高,譯碼時延長且因為低碼重碼字,存在錯誤平臺現(xiàn)象。在Turbo碼的基礎上,1994年,Pyndiah等提出了Turbo乘積碼,Turbo乘積碼繼承了Turbo碼的優(yōu)點,又因為Turbo乘積碼的構(gòu)造采用了線性分組碼,所以譯碼方法比Turbo碼簡單。Turbo乘積碼近年來開始被廣泛到應用到各種通信場合,大有取代傳統(tǒng)的卷積碼之勢。 本文首先圍繞Turbo乘積碼的編譯碼原理,闡述了涉及到的基礎知識;又據(jù)Turbo乘積碼目前的應用狀況,回顧了Turbo碼的發(fā)展歷史;其次,根據(jù)Turbo乘積碼的構(gòu)造原理,探討了構(gòu)造的方法,交織類型,子碼的選擇及子碼的性能;再次,研究了Turbo乘積碼的概率譯碼,基于外信息的迭代算法,研究了Chase的譯碼算法;最后通過軟件仿真實現(xiàn)了該迭代譯碼算法,得到的結(jié)果達到了通信接收的要求。 本文還初步的闡述了Turbo乘積碼硬件實現(xiàn)系統(tǒng)的設計方案。據(jù)實際工作中碰到的非標準信號,給出了整體模塊設計圖,及相應模塊的功能和模塊問連接的各種參數(shù)。并實現(xiàn)了模態(tài)下的同步搜索和去除相位模糊功能。最后根據(jù)研究中碰到的各種問題,提出了下一步工作建議和研究方向。

    標簽: Turbo FPGA 乘積碼 譯碼算法

    上傳時間: 2013-07-02

    上傳用戶:ndyyliu

  • 高速Viterbi譯碼器的FPGA實現(xiàn)

    本文提出了一種高速Viterbi譯碼器的FPGA實現(xiàn)方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現(xiàn)了基于FPGA的誤碼測試儀,在FPGA內(nèi)部完成誤碼驗證和誤碼計數(shù)的工作。 與基于軟件實現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現(xiàn),這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現(xiàn),本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現(xiàn)驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

  • adf4350寄存器配置軟件

    一個很好用的adf4350寄存器配置軟件,省卻了您繁瑣的計算寄存器值的時間

    標簽: 4350 adf 寄存器 軟件

    上傳時間: 2013-06-30

    上傳用戶:海陸空653

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數(shù)據(jù)量激增,要求建立一個高速的空間數(shù)據(jù)連接網(wǎng)絡.高速復接器作為空間飛行器星上網(wǎng)絡的關鍵設備,其性能對整個空間數(shù)據(jù)網(wǎng)絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調(diào)整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數(shù)據(jù)進行數(shù)據(jù)打包、信道選通調(diào)度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結(jié)果后,繼續(xù)設計硬件電路,設計出的實際電路實現(xiàn)了將來自兩個不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復接成一路符合CCSDS協(xié)議的位流業(yè)務數(shù)據(jù).在實驗調(diào)試中對FPGA的輸出數(shù)據(jù)進行檢驗,同時對設計方法進行驗證.驗證結(jié)果完全符合設計目標.應用硬件可編程邏輯芯片F(xiàn)PGA設計高速復接器,大幅度提高了數(shù)據(jù)的復接速率,可應用于未來的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 變頻器矢量控制及PID控制

    變頻器矢量控制及PID控制變頻器矢量控制及PID控制

    標簽: PID 變頻器 矢量控制 控制

    上傳時間: 2013-04-24

    上傳用戶:dyy618

  • (2,1,9)軟判決Viterbi譯碼器的設計與FPGA實現(xiàn)

    卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實現(xiàn)約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復雜度和譯碼性能的關鍵因素,在此基礎上設計了采用“串-并”結(jié)合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現(xiàn)。 2.對ACS運算單元采用了“串-并”結(jié)合的運算方式,和全并行的設計相比,在滿足譯碼速度的同時,節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設計的復雜度。 4.本文中設計了一個仿真平臺,采用Modelsim仿真器對設計進行了功能仿真,結(jié)果完全正確。同時提出了一種在被測設計內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結(jié)果,提高了追蹤錯誤的效率。 5.該設計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結(jié)果和Altera設計的Viterbi譯碼器IP核進行了性能比較,比較結(jié)果證明本文中設計的Viterbi譯碼器具有很高的工程實用價值。

    標簽: Viterbi FPGA 軟判決 譯碼器

    上傳時間: 2013-07-23

    上傳用戶:葉山豪

  • 軟件無線電調(diào)制解調(diào)系統(tǒng)的研究及其FPGA實現(xiàn)

    軟件無線電是二十世紀九十年代提出的一種實現(xiàn)無線通信的體系結(jié)構(gòu),被認為是繼模擬通信、數(shù)字通信之后的第三代無線電通信技術。它的中心思想是:構(gòu)造一個開放性、標準化、模塊化的通用硬件平臺,并使寬帶模數(shù)和數(shù)模轉(zhuǎn)換器盡可能靠近天線,從而將各種功能,如工作頻段、調(diào)制解調(diào)類型、數(shù)據(jù)格式、加密模式、通信協(xié)議等用軟件來完成。 本論文首先介紹了軟件無線電的基本原理和三種結(jié)構(gòu)形式,綜述了軟件無線電的幾項關鍵技術及其最新研究進展。其中調(diào)制解調(diào)模塊是軟件無線電系統(tǒng)中的重要部分,集中體現(xiàn)了軟件無線電最顯著的優(yōu)點——靈活性。目前這一部分的技術實現(xiàn)手段多種多樣。隨著近幾年來芯片制造工藝的飛速發(fā)展,可編程器件FPGA以其高速的處理性能、高容量和靈活的可重構(gòu)能力,成為實現(xiàn)軟件無線電技術的重要手段。 本論文調(diào)制解調(diào)系統(tǒng)的設計,選擇有代表性的16QAM和QPSK兩種方式作為研究對象,采用SystemView軟件作為系統(tǒng)級開發(fā)工具進行集成化設計。在實現(xiàn)系統(tǒng)仿真和FPGA整體規(guī)劃后,著重分析用VHDL實現(xiàn)其中關鍵模塊以及利用嵌入FPGA的CPU核控制調(diào)制解調(diào)方式轉(zhuǎn)換的方法。同時,在設計中成功地調(diào)用了Xilinx公司的IP核,實現(xiàn)了設計復用。由于FPGA內(nèi)部邏輯可以根據(jù)需要進行重構(gòu),因而硬件的調(diào)試和升級變得很容易,而內(nèi)嵌CPU使信號處理過程可以用軟件進行控制,充分體現(xiàn)了軟件無線電的靈活性。 通過本論文的研究,初步驗證了在FPGA內(nèi)實現(xiàn)數(shù)字調(diào)制解調(diào)過程及控制的技術可行性和應用的靈活性,并對將來的擴展問題進行了研究和討論,為實現(xiàn)完整的軟件無線電系統(tǒng)奠定了基礎。

    標簽: FPGA 軟件無線電 調(diào)制解調(diào)

    上傳時間: 2013-04-24

    上傳用戶:libenshu01

  • C#音樂播放器源代碼

    用c#編寫的 音樂播放器播放源碼 能實現(xiàn)基本本地音樂的播放功能-Written with c# music player, the local source to achieve basic music playback

    標簽: 音樂播放器 源代碼

    上傳時間: 2013-07-22

    上傳用戶:6546544

  • AD/DA轉(zhuǎn)化器

    AD/DA轉(zhuǎn)化器,電子硬件工程師必備。比較基礎的入門知識,一起分享一下。

    標簽: AD DA 轉(zhuǎn)化器

    上傳時間: 2013-07-09

    上傳用戶:科學怪人

主站蜘蛛池模板: 阿拉善右旗| 万安县| 诸暨市| 九龙县| 台中市| 上栗县| 松原市| 东方市| 普格县| 上高县| 成都市| 汝州市| 南丰县| 葫芦岛市| 巍山| 白玉县| 阿克陶县| 巴东县| 嘉禾县| 怀柔区| 宁化县| 施秉县| 米脂县| 南和县| 宁国市| 鱼台县| 东山县| 长汀县| 临猗县| 伊吾县| 沽源县| 信丰县| 海林市| 远安县| 广西| 锦屏县| 古蔺县| 边坝县| 丹阳市| 庆阳市| 壶关县|