研究了多速率mesh網(wǎng)絡(luò)中節(jié)點(diǎn)的吞吐量.:提出了多速率無線Mesh網(wǎng)絡(luò)中節(jié)點(diǎn)吞吐量分析模型,用以分析在公平性保證條件下基于IEEE 802·11協(xié) 議構(gòu)建的無線Mesh網(wǎng)絡(luò)節(jié)點(diǎn)吞吐量.該模型計算出不同速率無線鏈路發(fā)送數(shù)據(jù)包的時間,尋找網(wǎng)絡(luò)中單位時間 內(nèi)完成數(shù)據(jù)包發(fā)送時間最大的瓶頸沖突域,根據(jù)瓶頸沖突域內(nèi)負(fù)載流量速率得到節(jié)點(diǎn)吞吐量最大值.仿真結(jié)果表 明,該方法計算出的節(jié)點(diǎn)最大吞吐量與網(wǎng)絡(luò)仿真結(jié)果一致,可以準(zhǔn)確分析多速率無線Mesh網(wǎng)絡(luò)節(jié)點(diǎn)吞吐量.
上傳時間: 2014-07-09
上傳用戶:refent
選擇三個不同頻段的信號對其進(jìn)行頻譜分析,根據(jù)信號的頻譜特征設(shè)計三個不同的數(shù)字濾波器,將三路信號合成一路信號,分析合成信號的時域和頻域特點(diǎn),然后將合成信號分別通過設(shè)計好的三個數(shù)字濾波器,分離出原來的三路信號,分析得到的三路信號的時域波形和頻譜,與原始信號進(jìn)行比較,說明頻分復(fù)用的特點(diǎn)。
上傳時間: 2014-07-30
上傳用戶:亞亞娟娟123
針對耦合電容和旁路電容在電路中的作用進(jìn)行了分析和探討,使用波特圖法,可知電容耦合 放大電路中耦合電容會在低頻造成放大倍數(shù)十倍頻20 dB 的下降。轉(zhuǎn)折頻率是fb reak = 1 / ( 2πRC ) , R是 與電容串接的總等效電阻。同樣,旁路電容也在低頻造成放大倍數(shù)十倍頻20 dB 的下降。
上傳時間: 2017-08-15
上傳用戶:hazzan
四路20秒聲光顯示計分搶答器Multisim14仿真源文件+設(shè)計文檔資料摘要數(shù)字搶答器由主體電路與擴(kuò)展電路組成。優(yōu)先編碼電路、鎖存器、譯碼電路將參賽隊(duì)的輸入信號在顯示器上輸出;用控制電路和主持人開關(guān)啟動報警電路,以上兩部分組成主體電路。通過定時電路和譯碼電路將秒脈沖產(chǎn)生的信號在顯示器上輸出實(shí)現(xiàn)計時功能,構(gòu)成擴(kuò)展電路。經(jīng)過布線、焊接、調(diào)試等工作后數(shù)字搶答器成形。關(guān)鍵字:開關(guān)陣列電路;觸發(fā)鎖存電路;解鎖電路;編碼電路;顯示電路一,設(shè)計目的本設(shè)計是利用已學(xué)過的數(shù)電知識,設(shè)計的4人搶答器。(1)重溫自己已學(xué)過的數(shù)電知識;(2)掌握數(shù)字集成電路的設(shè)計方法和原理;(3)通過完成該設(shè)計任務(wù)掌握實(shí)際問題的邏輯分析,學(xué)會對實(shí)際問題進(jìn)行邏輯狀態(tài)分配、化簡;(4)掌握數(shù)字電路各部分電路與總體電路的設(shè)計、調(diào)試、模擬仿真方法。二,整體設(shè)計(一)設(shè)計任務(wù)與要求:1.搶答器同時供4名選手或4個代表隊(duì)比賽,分別用4個按鈕S0 ~ S3表示。2.設(shè)置一個系統(tǒng)清除和搶答控制開關(guān)S,該開關(guān)由主持人控制。3.搶答器具有鎖存與顯示功能。即選手按動按鈕,鎖存相應(yīng)的編號,并在LED數(shù)碼管上顯示,同時揚(yáng)聲器發(fā)出報警聲響提示。選手搶答實(shí)行優(yōu)先鎖存,優(yōu)先搶答選手的編號一直保持到主持人將系統(tǒng)清除為止。4.參賽選手在設(shè)定的時間內(nèi)進(jìn)行搶答,搶答有效,定時器停止工作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統(tǒng)清除為止。5.如果定時時間已到,無人搶答,本次搶答無效。(二)設(shè)計原理與參考電路搶答器的組成框圖搶答器的一般組成框圖如下圖所示。它主要由開關(guān)陣列電路、觸發(fā)鎖存電路、解鎖電路、編碼電路和顯示電路等幾部分組成。
上傳時間: 2021-11-06
上傳用戶:
Cube軟件包的提供,極大的降低了開發(fā)難度。使用者在開發(fā)的過程中,只需參考Cube包中提供的例程就能快速的實(shí)現(xiàn)對應(yīng)功能開發(fā)。開發(fā)者為了快速開發(fā)UART功能,參考Cube包中的UART例程,并根據(jù)應(yīng)用情況,擴(kuò)展了另一組UART接口。但是在應(yīng)用過程中,發(fā)現(xiàn)兩路UART不能共存。本文分析了這種情況出現(xiàn)的原因。
上傳時間: 2022-02-23
上傳用戶:
EMC技術(shù)是解決電磁干擾與被干擾相關(guān)問題的一門技術(shù)。EMC設(shè)計的目的是解決電路之間的相互干擾,防止電子設(shè)備產(chǎn)生國強(qiáng)的電磁發(fā)射及對外界干擾過渡敏感等問題。本書的大部分內(nèi)容來自于作者在實(shí)際工作中碰到的EMC問題,每個案例都有較詳細(xì)的理論分析過程,并從中得出參考經(jīng)驗(yàn)。這些案例是作者積累的大量EMC案例中的一些典型,每一個案例的結(jié)果都形成了一個或多個EMC設(shè)計規(guī)則,這是值得借鑒與參考的。每個案例包括現(xiàn)象描述,原因分析,處理措施和思考與啟示,可以較為深入的幫助理解現(xiàn)實(shí)項(xiàng)目中遇到的EMC問題,希望能幫助到各位同僚。《EMC電磁兼容設(shè)計與測試案例分析(第2版)》以EMC:案例分析為主線,通過案例描述、分析來介紹產(chǎn)品設(shè)計中的EMC技術(shù),向讀者介紹產(chǎn)品設(shè)計過程中有關(guān)EMC:的實(shí)用設(shè)計技術(shù)與診斷技術(shù),減少設(shè)計人員在產(chǎn)品的設(shè)計與:EM(:問題診斷中的誤區(qū)。書中所描述的EMC案例涉及結(jié)構(gòu)、屏蔽與接地、濾波與抑制、電纜、布線、連接器與接口電路、旁路、去耦與儲能、PCBLayout,以及器件、軟件與頻率抖動技術(shù)等各個方面?!禘MC電磁兼容設(shè)計與測試案例分析(第2版)》是以實(shí)用為目的,以具有代表性的案例來說明復(fù)雜的原理,并盡量避免拖沓冗長的理論,可作為電子產(chǎn)品設(shè)計部門EMC方面必備的參考書,也可作為電子和電氣工程師、EMC工程師、EMC顧問人員進(jìn)行EMC培訓(xùn)的教材或參考資料。
上傳時間: 2022-05-24
上傳用戶:shjgzh
本論文以西安電子科技大學(xué)電路CAD所的科研項(xiàng)目“電源管理類集成電路關(guān)鍵技術(shù)理論研究與設(shè)計”為背景,設(shè)計了一款高性能降壓型DC-DC和LDO雙路輸出控制器XD8912.論文首先對電源管理技術(shù)的現(xiàn)狀以及發(fā)展趨勢作了介紹;隨后分析了線性穩(wěn)壓器及開關(guān)穩(wěn)壓器的基本結(jié)構(gòu)和工作原理,并對電壓模降壓型PWM DC-DC的原理及其環(huán)路穩(wěn)定性做了深入的研究;最后詳細(xì)介紹了XD8912的設(shè)計過程,包括芯片性能系統(tǒng)規(guī)劃、特性分析、電路實(shí)現(xiàn)以及仿真驗(yàn)證。XD8912不僅集成了大電流、高效率的電壓模降壓型PWM控制器,而且也集成了小電流、低噪聲的線性穩(wěn)壓控制器,可以為高性能顯卡、主板等設(shè)備供電。芯片采用同步整流技術(shù),避免了肖特基二極管的使用,大大提高了芯片的工作效率。芯片內(nèi)部設(shè)計了微調(diào)電路提高了電壓基準(zhǔn)的精度。設(shè)計了內(nèi)部頻率補(bǔ)償電路取代芯片外部的補(bǔ)償電容,有效提高了芯片的集成度。另外,芯片還集成了完備的保護(hù)電路,包括過溫保護(hù)、欠壓保護(hù)、過流保護(hù)等.文中對XD8912的系統(tǒng)及主要功能模塊進(jìn)行了詳細(xì)的分析,并基于0.6um BCD工藝,利用Viewdraw,Hspice等EDA軟件,完成了電路的設(shè)計和前仿真驗(yàn)證仿真結(jié)果表明,電路功能和性能指標(biāo)均已達(dá)到設(shè)計要求。
上傳時間: 2022-06-23
上傳用戶:
電源是電子設(shè)備的重要組成部分,其性能的優(yōu)劣直接影響著電子設(shè)備的穩(wěn)定性和可靠性,隨著電子技術(shù)的發(fā)展,電子設(shè)備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問題已經(jīng)成為了系統(tǒng)成敗的關(guān)鍵因素。本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動能力強(qiáng)等優(yōu)點(diǎn).根據(jù)電流模式的PWM控制原理,研究設(shè)計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨(dú)的轉(zhuǎn)換器工作,兩相結(jié)構(gòu)能提供大的輸出電流,但是在開關(guān)上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨(dú)檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進(jìn)行電流對稱以及電路的保護(hù)。文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測電路等進(jìn)行了設(shè)計并給出了仿真驗(yàn)證結(jié)果。該芯片只需外接少數(shù)元件就可構(gòu)成一個高性能的雙相DC-DC開關(guān)電源,可廣泛應(yīng)用于CPU供電系統(tǒng)等。通過應(yīng)用Hspice軟件對該變換器芯片的主要模塊電路進(jìn)行仿真,驗(yàn)證了設(shè)計方案和理論分析的可行性和正確性,同時在芯片模塊電路設(shè)計的基礎(chǔ)上,應(yīng)用0.8umBICMOS工藝設(shè)計規(guī)則完成了芯片主要模塊的版圖繪制,編寫了DRC.LVS文件并驗(yàn)證了版圖的正確性。所設(shè)計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達(dá)到了預(yù)期的要求。
標(biāo)簽: DC-DC電源管理
上傳時間: 2022-06-26
上傳用戶:
網(wǎng)上關(guān)于Altera的教程很多,可謂浩如煙海。大體來說有兩類:一是,step by step的指導(dǎo)如何操作Quartus軟件,這類方法的優(yōu)點(diǎn)是上手快,但卻有知其然不知其所以然之惑;二是,從一個很高的起點(diǎn)分析一些具體問題,優(yōu)點(diǎn)是有深度,但也把大部分初學(xué)者拒之門外,不知路在何方。本系列教程的宗旨是在力求全面介紹Altera及其QuartusⅡ軟件原理的基礎(chǔ)上,對何如使用Altera FPGA進(jìn)行基礎(chǔ)設(shè)計、時序分析、驗(yàn)證、優(yōu)化四大方面進(jìn)行講解。本篇為時序篇,推薦用兩天時間掌握。其余的,基礎(chǔ)篇需一天,驗(yàn)證、優(yōu)化各需兩天,一共七天。本教程大部分內(nèi)容參考翻譯 altera 官方handbook和對應(yīng)的paper等資料,1.2、1.4、1.6、2.1系熱心網(wǎng)友riple所創(chuàng),筆者基本原文引用,只為閱讀流暢性和更易理解做了少許改動,如造成原作者的不適,可聯(lián)系筆者刪除之。后續(xù)教程視讀者反映情況進(jìn)行適當(dāng)調(diào)整和發(fā)布。
上傳時間: 2022-07-27
上傳用戶:
網(wǎng)上關(guān)于Altera的教程很多,可謂浩如煙海。大體來說有兩類:一是,step by step的指導(dǎo)如何操作Quartus軟件,這類方法的優(yōu)點(diǎn)是上手快,但卻有知其然不知其所以然之惑;二是,從一個很高的起點(diǎn)分析一些具體問題,優(yōu)點(diǎn)是有深度,但也把大部分初學(xué)者拒之門外,不知路在何方。本系列教程的宗旨是在力求全面介紹Altera及其QuartusII軟件原理的基礎(chǔ)上,對何如使用AlteraFPGA進(jìn)行基礎(chǔ)設(shè)計、時序分析、驗(yàn)證、優(yōu)化四大方面進(jìn)行講解。本篇為基礎(chǔ)篇,推薦用一天時間掌握。還有三大類各需兩天,一共七天。本教程大部分內(nèi)容參考翻譯 altera 官方handbook和對應(yīng)的paper等資料,也有部分章節(jié)系熱心網(wǎng)友所創(chuàng),筆者基本原文引用,只為閱讀流暢性做了少許改動,如造成原作者的不適,可聯(lián)系筆者刪除之。后續(xù)教程視讀者反映情況進(jìn)行適當(dāng)調(diào)整和發(fā)布。
上傳時間: 2022-07-27
上傳用戶:XuVshu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1