本文對基于FPGA的對象存儲控制器原型的硬件設計進行了研究。主要內容如下: ⑴研究了對象存儲控制器的硬件設計,使其高效完成對象級接口的智能化管理和復雜存儲協(xié)議的解析,對對象存儲系統(tǒng)整體性能提升有重要意義。基于SoPC(片上可編程系統(tǒng))技術,在FPGA(現(xiàn)場可編程門陣列)上實現(xiàn)的對象存儲控制器,具有功能配置靈活,調試方便,成本較低等優(yōu)點。 ⑵采用Cyclone II器件實現(xiàn)的對象存儲控制器的網絡接口,包含處理器模塊、內存模塊、Flash模塊等核心組成部分,提供千兆以太網的網絡接口和PCI(周邊元件擴展接口)總線的主機接口,還具備電源模塊、時鐘模塊等以保證系統(tǒng)正常運行。在設計實現(xiàn)PCB(印制電路板)時,從疊層設計、布局、布線、阻抗匹配等多方面解決高達100MHz的全局時鐘帶來的信號完整性問題,并基于IBIS模型進行了信號完整性分析及仿真。針對各功能模塊提出了相應的調試策略,并完成了部分模塊的調試工作。 ⑶提出了基于Virtex-4的對象存儲控制器系統(tǒng)設計方案,Virtex-4內嵌PowerPC高性能處理器,可更好地完成對象存儲設備相關的控制和管理工作。實現(xiàn)了豐富的接口設計,包括千兆以太網、光纖通道、SATA(串行高級技術附件)等網絡存儲接口以及較PCI性能更優(yōu)異的PCI-X(并連的PCI總線)主機接口;提供多種FPGA配置方式。使用Cadence公司的Capture CIS工具完成了該系統(tǒng)硬件的原理圖繪制,通過了設計規(guī)則檢查,生成了網表用作下一步設計工作的交付文件。
上傳時間: 2013-04-24
上傳用戶:lijinchuan
當前,片上系統(tǒng)(SOC)已成為系統(tǒng)實現(xiàn)的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業(yè)逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為SOC產業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領域應用廣泛。本人通過查閱大量的技術資料,分析了集成電路在國內外發(fā)展的最新動態(tài),提出了基于FPGA的自主知識產權的GPIB控制器IP核的設計和實現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對FPGA開發(fā)所具備的基本知識作了簡要介紹。文中對GPIB總線進行了簡單的描述,根據芯片設計的主要思想,重點在于論述怎樣用FPGA來實現(xiàn)IEEE-488.2協(xié)議,并詳細闡述了GPIB控制器的十種接口功能及其狀態(tài)機的IP核實現(xiàn)。同時,對數據通路也進行了較為細致的說明。在設計的時候采用基于模塊化設計思想,用VerilogHDL語言完成各模塊功能描述,通過Synplifv軟件的綜合,用Modelsim對設計進行了前、后仿真。最后利用生成的模塊符號采取類似畫電路圖的方法完成整個系統(tǒng)芯片的lP軟核設計,并用EDA工具下載到了FPGA上。 為了更好地驗證設計思想,借助EDA工具對GPIB控制器的工作狀態(tài)進行了軟件仿真,給出仿真結果,仿真波形驗證了GPIB控制器的工作符合預想。最后,本文對基于FPGA的GPIB控制器的IP核設計過程進行了總結,展望了當前GPIB控制器設計的發(fā)展趨勢,指出了開展進一步研究需要做的工作。
上傳時間: 2013-06-12
上傳用戶:mqien
PWM(脈沖寬度調制)是一種利用數字信號來控制模擬電路的控制技術,廣泛應用于電源、電機、伺服系統(tǒng)、通信系統(tǒng)、電子控制器、功率控制等電力電子設備。PWM技術在逆變電路中的應用最為廣泛,也是變頻技術的核心,同時在機床,液壓位置控制系統(tǒng)等機械裝置中也發(fā)揮著重要的作用。PWM技術已經成為控制領域的一個熱點,因此研究PWM發(fā)生器對于基礎理論的發(fā)展和技術的改進都有十分重要的意義。 論文研究的主要內容是用任意波形作為調制信號通過特定的方法來產生所需要的PWM波形,任意波形的合成和PWM波形的生成是兩個主要任務。任意波形的合成是課題設計的一個難點,也是影響系統(tǒng)性能的關鍵因素之一。論文中波形合成采用直接數字頻率合成(DDS)技術來實現(xiàn)。DDS技術以相位為地址,通過查找離散幅度數據進行波形合成,具有輸出波形相位變化連續(xù)、分辨率高、頻率轉換速率快的優(yōu)點,而且通過設置控制字可靈活方便地改變輸出頻率,是目前波形合成的主流方法。 實現(xiàn)PWM發(fā)生器的設計方法有多種。在綜合比較了單片機、DSP、ARM等常用開發(fā)工具特點的基礎上,本文提出了一種以可編程邏輯器件(PLD)為主體,單片機輔助配合的設計方法。隨著計算機技術和微電了技術的迅速發(fā)展,可編程邏輯器件的集成度和容量越來越大,基于PLD的設計方法正逐步成為一種主流于段,是近些年來電子系統(tǒng)設計的一個熱點。整個系統(tǒng)分為模擬波形產生、單片機控制電路、FPGA內部功能模塊三大部分。FPGA部分的設計是以Altera公司的Quartus Ⅱ軟件為開發(fā)平臺,采用VHDL語言為主要輸入手段來完成內部各功能模塊的設計輸入、編譯、仿真等調試工作,目標載體選用性價比比較高的Altera公司的CycloneⅡ系列的器件;單片機控制電路主要負責控制字的設置和顯示,波形數據的接受與發(fā)送;用MATLAB軟件完成仟意波形的繪制和模擬任務。 論文共分五章,詳細介紹了課題的背景、PWM發(fā)生器的發(fā)展和應用以及選題的目的和意義等,論述了系統(tǒng)設計方案的可行性,對外圍電路和FPAG內部功能模塊的設計方法進行了具體說明,并對仿真結果、系統(tǒng)的性能、存在的問題和改進方法等進行了分析和闡述。整個設計滿足PWM發(fā)生器的任務和功能要求,設計方法可行。
上傳時間: 2013-04-24
上傳用戶:ommshaggar
隨著電子技術和計算機技術的飛速發(fā)展,視頻圖像處理技術近年來得到極大的重視和長足的發(fā)展,其應用范圍主要包括數字廣播、消費類電子、視頻監(jiān)控、醫(yī)學成像及文檔影像處理等領域。當前視頻圖像處理主要問題是當處理的數據量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉換芯片SAA7113,完成視頻圖像采集模塊的設計,主要分三步完成:1)配置視頻轉換芯片的工作模式,完成視頻轉化芯片SAA7113的初始化:2)通過分析輸出數據流的格式標準,來識別奇偶場信號、場消隱信號和有效行數據的開始和結束信號三種控制信號,并根據控制信號,用Verilog硬件描述語言編程實現(xiàn)圖像數據的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數據的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進行程序測試與運行,并分析仿真結果,驗證了數據采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當的算子,采用工具MATLAB、System Generator for DSP和ISE,利用模塊構建方式,搭建視頻算法平臺,實現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點是采用新的開發(fā)環(huán)境System Generator for DSP實現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強、設計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。
標簽: FPGA 視頻圖像 處理系統(tǒng)
上傳時間: 2013-05-20
上傳用戶:fudong911
當今電子系統(tǒng)的設計是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設計,基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發(fā)調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發(fā)軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現(xiàn)方案,模塊化的設計方法大大縮短了調制解調器的開發(fā)周期。 在SOPC技術開發(fā)調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統(tǒng)建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開發(fā)功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發(fā)效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統(tǒng)實現(xiàn)方案。
上傳時間: 2013-06-24
上傳用戶:liuchee
QualcommTool 高通CPU用的JTAG工具
標簽: 高通
上傳時間: 2013-07-03
上傳用戶:qin1208
ADS(ARM Developer Suite),是在1993年由Metrowerks公司開發(fā)是ARM處理器下最主要的開發(fā)工具。ADS 是全套的實時開發(fā)軟件工具,包編譯器生成的代碼密度和執(zhí)行速度優(yōu)異。可快速低價地創(chuàng)建ARM 結構應用。
上傳時間: 2013-07-20
上傳用戶:shenlan
Internet的快速發(fā)展以及網絡規(guī)模的迅速增長,使得對網絡管理的需求變得越來越重要。這就要求對網絡中所有設備及協(xié)議進行管理。而當今網絡管理方式的發(fā)展趨勢是更加智能化、自動化。這就需要由網絡管理軟件來更大限度的減少網絡管理員工作量,使網絡管理員的工作從繁雜的管理網絡操作轉變到管理網絡工具。 SNMP(簡單網絡管理協(xié)議)協(xié)議由于其易于實現(xiàn)和廣泛的TCP/IP應用基礎而獲得廠商的支持。而開源的NetSNMP軟件的跨平臺特性,使其在網絡設備中得到了廣泛應用。但以前基于SNMP的網絡管理通常都是通過命令行或簡單的網絡管理工具,管理操作起來比較繁瑣,而且收集到的結果比較抽象。AdventNet公司出品的Opmanager軟件不僅擁有對SNMP監(jiān)控數據強大的圖形圖表生成能力,而且簡單易用。與NetSNMP結合,可以很好的實現(xiàn)企業(yè)級的網絡管理功能。因此本文選用Opmanager網絡管理軟件實現(xiàn)了基于嵌入式Linux平臺的SNMP圖形化監(jiān)控。 首先介紹了SNMP協(xié)議,包括SNMP協(xié)議的概述和SNMP協(xié)議的規(guī)范。其次構建了基于ARM7和ARM9兩套嵌入式Linux開發(fā)平臺,并在Linux PC上建立了它們的交叉編譯環(huán)境。再次把NetSNMP代理程序分別移植到了這兩套ARM平臺,并對移植的程序進行裁減和優(yōu)化使其適合在嵌入式設備上運行。最后通過Opmanager網絡管理軟件實現(xiàn)了對嵌入式設備的圖形化監(jiān)控,并在此基礎上拓展了自定義的監(jiān)控項使Opmanager管理軟件能輪詢到它們并生成實時的圖形。最后Opmanager在快照主頁面將它們定義為主視圖,在主窗口顯示出來。
標簽: ARMLinuz SNMP 圖形化 監(jiān)控
上傳時間: 2013-08-02
上傳用戶:asdfasdfd
串口工具串口工具串口工具串口工具串口工具
標簽: 串口工具
上傳時間: 2013-04-24
上傳用戶:Amos
自1887年美國奧梯斯公司制造出世界上第一臺電梯以來,電梯作為一種垂直運動的升降設備,已日益成為人們生活中一項不可缺少的生活工具。隨著經濟的發(fā)展,高層建筑的不斷涌現(xiàn),電梯的功能與種類也隨之而多樣化,同時也對電梯的穩(wěn)定性、安全性、舒適性、運行效率提出了更高的要求。 電梯控制系統(tǒng)是電梯技術的核心,它將電梯的各機械部件有機的組合起來,實現(xiàn)了電梯復雜的功能與穩(wěn)定有效的運行。隨著電子技術日新月異的發(fā)展,電梯控制系統(tǒng)經歷了繼電器控制、可編程邏輯控制(PLC)、智能微機控制的發(fā)展歷程。本文在總結了當前電梯控制系統(tǒng)的基礎上,設計了一套基于ARM技術與工業(yè)現(xiàn)場總線CAN(控制器局域網)的嵌入式集選型電梯控制系統(tǒng)。該控制系統(tǒng)采用變頻變壓調速方式,可與多款變頻器相結合,并可匹配有齒輪曳引機和無齒輪永磁同步曳引機,適用于最高樓層為64層、4m/s以下電梯控制。該控制系統(tǒng)目前已成功應用在某電梯生廠家的國內、南非等電梯項目中。 論文闡述了本電梯控制系統(tǒng)的控制策略,詳細介紹了以ARM7芯片LPC2378為核心的電梯主控制器的硬件結構及其軟件設計。曳引機的速度控制是電梯控制技術的關鍵,因此為提高電梯運行時的舒適感與運行效率,文中建立了電梯運行速度曲線的數學模型,提出了根據設定時間參數與樓層間距自動生成速度曲線的計算方法。為優(yōu)化電梯起動時的舒適感,論文還討論了模糊控制技術在負載補償中的應用。此外,本文在深入闡述CANOPEN協(xié)議原理的基礎上,完成了基于CANOPEN的應用層協(xié)議設計,實現(xiàn)了電梯控制系統(tǒng)各控制器(主控制器、樓層控制器、轎廂控制器)之間實時、可靠的通信。
標簽: ARM 技術的嵌入式 電梯控制系統(tǒng)
上傳時間: 2013-07-20
上傳用戶:西伯利亞狼