2016年浙江省電子大賽F題 位同步時鐘提取電路
標簽: 2016 電子大賽
上傳時間: 2016-07-26
上傳用戶:alia
選Activate Product 然後下一步 進到了註冊畫面 將註冊機打開選擇Aster V7 2x 按Get Num產生註冊碼 將註冊碼複製到Aster的註冊畫面上,按下面的"其它" 將硬體代碼複製 將硬體代碼貼上註冊機上的Hardware ID後,按Get Key產生啟動碼後複製到註冊畫面的最下方.按下一步即可啟動
標簽: aster 注冊機
上傳時間: 2016-08-22
上傳用戶:921005047
f 16的特點總結。 這是所有愛航空的人非常有趣的信息。
標簽: f16
上傳時間: 2016-10-30
上傳用戶:yforf
1.安裝Daemon Tools(虛擬光碟軟體),用Daemon Tools去開啟PADS2005.BIN,進行安裝. 2.將PADS2005-CRACK目錄複製到硬碟,刪除原先的LICENSE.TXT,執行MentorKG.exe,產生一個License.txt文件,用這個新License.txt去注冊就ok啦
標簽: pads 2005 破解
上傳時間: 2016-12-16
上傳用戶:BENLEEYM5111
設有二元函數 f(x,y) = f(x) + f(y) 其中: f(x) = f(x-1) * x (x >1) f(x)=1 (x=1) f(y) = f(y-1) + f(y-2) (y> 2) f(y)=1 (y=1,2) 請編程建立 3 個并發協作進程,它們分別完成 f(x,y)、f(x)、f(y)
標簽: 二元 函數
上傳時間: 2017-04-21
上傳用戶:WWSAE
上老師布置的上機作業用DG軟件,是金融衍生品相關計算
標簽: 金融
上傳時間: 2018-06-01
上傳用戶:崔氏小二
在互補式金氧半(CMOS)積體電路中,隨著量產製程的演進,元件的尺寸已縮減到深次微 米(deep-submicron)階段,以增進積體電路(IC)的性能及運算速度,以及降低每顆晶片的製造 成本。但隨著元件尺寸的縮減,卻出現一些可靠度的問題。 在次微米技術中,為了克服所謂熱載子(Hot-Carrier)問題而發展出 LDD(Lightly-Doped Drain) 製程與結構; 為了降低 CMOS 元件汲極(drain)與源極(source)的寄生電阻(sheet resistance) Rs 與 Rd,而發展出 Silicide 製程; 為了降低 CMOS 元件閘級的寄生電阻 Rg,而發展出 Polycide 製 程 ; 在更進步的製程中把 Silicide 與 Polycide 一起製造,而發展出所謂 Salicide 製程
標簽: Protection CMOS ESD ICs in
上傳時間: 2020-06-05
上傳用戶:shancjb
設計高速電路必須考慮高速訊 號所引發的電磁干擾、阻抗匹配及串音等效應,所以訊號完整性 (signal integrity)將是考量設計電路優劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應,才比較可能獲得高品質且可靠的設計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發之 各種效應(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規範也必須熟悉,像眼圖分析,探針 效應,抖動(jitter)測量規範及高速串列介面量測規範等實務技術,必須充分 了解研究學習,進而才可設計出優良之教學教材及教具。
標簽: 高速電路
上傳時間: 2021-11-02
上傳用戶:jiabin
開關電源的PCB設計規范.PDF
標簽: pcb 開關電源
上傳時間: 2021-12-12
上傳用戶:
The Cathode-Ray Tube at Work by John F. Rider (z-lib.org).pdf
標簽: 陰極射線管
上傳時間: 2022-01-16
蟲蟲下載站版權所有 京ICP備2021023401號-1