感謝您使用 Altera DE教學(xué)開發(fā)板。這塊板子的著眼于為在數(shù)字邏輯,計算機組織和FPGA方面的學(xué)習(xí)提供一個理想的工具。它在硬件和CAD工具上應(yīng)用先進的技術(shù)為學(xué)生和專業(yè)人員展示了一個寬廣的主題。該板具有多種特點,非常適合各大學(xué)課程在實驗室環(huán)境下的一系列設(shè)計項目和非常復(fù)雜尖端的數(shù)字系統(tǒng)的開發(fā)和應(yīng)用。Altera公司為DE2板提供了套支持文件,例如學(xué)習(xí)指導(dǎo),現(xiàn)成的教學(xué)實驗練習(xí)和豐富的插圖說明DE2的特點DE2板是以 Cyclonell2C35FPGA為特點的672針引腳的包裝。板上所有重要的部件都與板上的芯片相連,使用戶能夠控制板上各種的操作DE2板包括了很多開關(guān)(兼有撥動開關(guān)和按鍵),發(fā)光二極管和七段數(shù)碼管。在更多進一步的實驗中還用到了SRAM,SDRAM Fash以及16×駙字符液晶。需要進行處理器和O接口試驗時,可以簡單的用 Altera Niosll處理器和象RS-232和PS/2標(biāo)準(zhǔn)接口。進行涉及音頻和視頻的實驗時,也有標(biāo)準(zhǔn)MC、line-in video-in(TV Decoder)和VGA(10-bit dac),這些特點都能夠被用來制作CD質(zhì)量的音頻應(yīng)用程序和專業(yè)的視頻圖象。為了能夠設(shè)計更強大的項目,DE2還提供了USB20接口(包括主、從USB),10/100M自適應(yīng)以太網(wǎng),紅外(lRDA)接口,以及SD卡接口。最后,可以通過兩排擴展O口與其它用戶自定義的板子相連。
EES軟件中文教程EES 是工程方程解答器的英文字母的首字母縮寫詞。 EES 的基本功能是解代數(shù)方程組。EES 也能解差分方程、 有復(fù)雜變量的方程、 做工程優(yōu)化、 提供線性和非線性回歸并可繪出良好的二維圖形。 EES 的最早版本開發(fā)于 Apple Macintosh 計算機和 Windows 操作系統(tǒng)。這本使用手冊描述了基于 Windows 操作系統(tǒng)的 EES 版本, 包括 Windows 95/98/2000 和 WindowsNT4。EES 和現(xiàn)有的方程組數(shù)值解程序之間有兩個主要的差別。 首先,EES 自動識別和求解必須同時求解的方程組。這個特點簡化了用戶的工作并可使解答器永遠(yuǎn)在最佳效率下工作。 其次,EES 提供了很多對工程計算非常有用的內(nèi)置數(shù)學(xué)和熱物性函數(shù)。 例如, EES 中內(nèi)置有蒸汽性質(zhì)表, 根據(jù)任意兩個物性參數(shù)就可通過調(diào)用一個內(nèi)置函數(shù)而獲得其它的物性參數(shù)。 對于大多數(shù)制冷劑 (包括一些新的混合制冷劑 )、氨、甲烷、二氧化碳和很多其它流體,也提供了類似的功能。 空氣性質(zhì)表是內(nèi)置的,很多常用氣體的 psychrometric 函數(shù)和 JANAF 表中的數(shù)據(jù)一樣也是內(nèi)置的。同樣也提供了這些物質(zhì)的遷移性質(zhì)。雖然 EES 中的數(shù)學(xué)函數(shù)和熱物性函數(shù)庫是強大的,但是并不能完全滿足每個用戶的需要。 EES 允許用戶用 3 種方式輸入他 /她自己的函數(shù)關(guān)系式。首先,在 EES 中插入和添加表格數(shù)據(jù)非常方便,這樣列表數(shù)據(jù)可以在方程組的求解過程中直接使用。其次, EES 語言支持用戶用類似于 Pascal和 Fortran 語言編寫的函數(shù)和子程序。 EES 也支持用戶自己用 EES 語言編寫的模塊,這些模塊可以被其他 EES 程序調(diào)用。那些函數(shù)、子程序和模塊可以當(dāng)作文件儲存,當(dāng)啟動 EES 時這些可自動讀取。第三,用任何一種高級語言 (例如 Pascal、C 或者Fortran)編寫的外置函數(shù)和子程序,可以通過使用 Windows 操作系統(tǒng)的動態(tài)連接程序庫的功能而動態(tài)連接到 EES。添加的函數(shù)關(guān)系式的這三種方法為擴展 EES 的功能提供了非常強有力的手段。
微弱信號檢測的目的是從噪聲中提取有用信號,或用一些新技術(shù)和新方法來提高檢測系統(tǒng)輸出信號的信噪比。本文簡要分析了常用的微弱信號檢測理論,對小波變換的微弱信號檢測原理進行了進一步的分析。然后提出了微弱信號檢測系統(tǒng)的軟硬件設(shè)計,在闡述了系統(tǒng)的整體設(shè)計的基礎(chǔ)上,對電路所選芯片的結(jié)構(gòu)和性能進行了簡單的介紹,選用了具有14位分辨率的4路并行A/D轉(zhuǎn)換器AD7865作為模數(shù)轉(zhuǎn)換器,且選用Xilinx公司的Spartan-3系列FPGA邏輯器件作為控制器,控制整個系統(tǒng)的各功能模塊。同時,利用FPGA設(shè)計了先入先出存儲器,充分利用系統(tǒng)資源,降低了外圍電路的復(fù)雜度,為電路調(diào)試及制板帶來了極大的方便,且提升了系統(tǒng)的采集速度和集成度。系統(tǒng)的軟件設(shè)計采用Verilog HDL語言編程,在Xilinx ISE軟件開發(fā)平臺上完成編譯和綜合,并選用ModelSim SE 6.0完成了波形仿真。關(guān)鍵詞:微弱信號檢測;信號調(diào)理:FPGA:AD7865;Verilog HDL信息時代需要獲取許多有用的信息,多數(shù)科學(xué)研究及工程應(yīng)用技術(shù)所需的信息都是通過檢測的方法來獲取的。若被檢測的信號非常微弱,就很容易被噪聲湮沒,那么很難有效的從噪聲中檢測出有用信號。微弱信號在絕對意義上是指信號本身非常微弱,而在相對意義上是指信號相對于強背景噪聲而言的非常微弱,也就是指信噪比極低。人們進行長期的研究工作來檢測被噪聲所覆蓋的微弱信號,分析噪聲產(chǎn)生的原因以及規(guī)律,且研究被測信號的特點、相關(guān)性以及噪聲統(tǒng)計特性,從而研究出從背景噪聲中檢測有用信號的方法。1微弱信號檢測(Weak Signal Detection)技術(shù)2.3.41主要是提高信號的信噪比,從噪聲中檢測出有用的微弱信號。對于這些微弱的被測量(如:微振動、微流量、微壓力、微溫差、弱光、弱磁、小位移、小電容等),大多數(shù)都是利用相應(yīng)的傳感器將微弱信號轉(zhuǎn)換為微弱電流或者低電壓,再經(jīng)過放大器將其幅度放大到預(yù)期被測量的大小。