常用集成器件源碼,主要為74系列源碼,用vhdl編寫
標(biāo)簽: vhdl 源碼 集成器件 74系列
上傳時(shí)間: 2017-08-01
上傳用戶:llandlu
DSP 開發(fā) LCD 顯示 實(shí)驗(yàn)課用過,沒問題
標(biāo)簽: DSP LCD 實(shí)驗(yàn)
上傳時(shí)間: 2017-08-03
上傳用戶:shus521
用VHDL語言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數(shù)字濾波器的設(shè)計(jì)
標(biāo)簽: VHDL FIR FPGA CPLD
上傳時(shí)間: 2017-08-05
上傳用戶:hwl453472107
用實(shí)例講解dsp的結(jié)構(gòu),非常基礎(chǔ),對(duì)初學(xué)者很有幫助。
標(biāo)簽: dsp
上傳用戶:yyq123456789
用于C8051F做為從機(jī)用SPI與別的外圍器件通信,程序精簡。
標(biāo)簽: C8051F SPI 外圍器件 通信
上傳時(shí)間: 2017-08-19
上傳用戶:cc1
用VISUAL DSP++ 開發(fā)多DSP系統(tǒng)的設(shè)計(jì),很有幫助
標(biāo)簽: DSP VISUAL
上傳時(shí)間: 2013-12-19
上傳用戶:奇奇奔奔
中斷處理是DSP應(yīng)用系統(tǒng)中必不可少的一個(gè)重要環(huán)節(jié)。本文闡述DSP芯片TMS320F2812的中斷機(jī)制和中斷處理過程,并給出用C語言編程實(shí)現(xiàn)中斷處理過程的思路和實(shí)例。
標(biāo)簽: DSP F2812 2812 320F
上傳時(shí)間: 2013-12-17
上傳用戶:wyc199288
JAVA網(wǎng)絡(luò)抓包程序及畢業(yè)論文,內(nèi)容詳細(xì)豐富實(shí)用,是初學(xué)者的好幫手
標(biāo)簽: JAVA 網(wǎng)絡(luò) 程序 畢業(yè)論文
上傳時(shí)間: 2017-09-03
上傳用戶:Amygdala
用mega169寫的modbus rtu通訊的程序,已經(jīng)測試通過,稍微修改就可以自己用
標(biāo)簽: modbus mega 169 rtu
上傳時(shí)間: 2014-12-09
上傳用戶:3到15
基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用VHDL 硬件描述語言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序
標(biāo)簽: FPGA CPLD VHDL EDA
上傳時(shí)間: 2013-11-25
上傳用戶:ruan2570406
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1