圖書-電子技術學習方法和分析思路輕松入門,很不錯的一本書,對電路分析很有用的。
標簽: 圖書 分 電子技術
上傳時間: 2013-05-16
上傳用戶:lixinxiang
書名:數字邏輯電路的ASIC設計/實用電子電路設計叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學出版社 原價:30.00 出版日期:2004-9-1 ISBN:9787030133960 字數:348000 頁數:293 印次: 版次:1 紙張:膠版紙 開本: 商品標識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內容提要 -------------------------------------------------------------------------------- 本書是“實用電子電路設計叢書”之一。本書以實現高速高可靠性的數字系統設計為目標,以完全同步式電路為基礎,從技術實現的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數器、定序器設計及應用等,并介紹了實現最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研制開發人員學習參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設計=更高可靠性設計方法的實現 1.1 面向高性能系統的設計 1.2 同步電路的不足 1.3 同步電路設計 1.4 ASIC機能設計方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復合邏輯門電路的調整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設計 4.1 選擇器、解碼器、編碼器 4.2 比較和運算電路的設計 第5章 計數器電路的設計 5.1 計數器設計的基礎 5.2 各種各樣的計數器設計 5.3 LFSR(M系列發生器)的設計 第6章 江遜計數器 6.1 設計高可靠性的江遜計數器 6.2 沖刷順序的組成 第7章 定序器設計 7.1 定序器電路設計的基礎知識 7.2 把江遜計數器制作成狀態機 7.3 一比特熱位狀態機與江遜狀態機 7.4 跳躍動作的設計 第8章 定序器的高可靠化技術 8.1 高可靠性定序器概述 8.2 關注高可靠性江遜狀態機 第9章 定序器的應用設計 9.1 軟件處理與硬件處理 9.2 自動扶梯的設計 9.3 信號機的設計 9.4 數碼存錢箱的設計 9.5 數字鎖相環的設計 第10章 實現最佳設計的方法 10.1 如何杜絕運行錯誤的產生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設定 參考文獻
標簽: ASIC 數字邏輯電路
上傳時間: 2013-06-15
上傳用戶:龍飛艇
視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。
標簽: FPGA 視頻圖像 畫面分割器
上傳時間: 2013-04-24
上傳用戶:gundan
矢量網絡分析儀是一個復雜的測試系統,由測試信號源、 功率分配器、定向耦合器、駐波比橋、測試接收機、檢測 器、處理器及顯示等部分構成。主要用來測試高頻器件、 電路及系統的性能參數,如線性參數、非線性參數、變頻 參數、混合S參數等
標簽: 矢量 測量學 網絡分析
上傳時間: 2013-06-07
上傳用戶:410805624
國外著名的電路教材的中文版。周玉坤翻譯。 電路第六版系統地講述了電路中的基本概念、基本理論、基本分析和計算方法。全書共分18章。主要內容有電路基本元件、簡單電阻電路分析、電路常見分析法、運算放大器基本應用電路、一階和二階電路的分析、正弦穩態分析及其功率計算、平衡三相電路、拉普拉斯變換及其應用、選頻電路、有源濾波器、傅里葉級數及傅里葉變換和雙端口網絡等。書中包含豐富的例題、詳盡的圖表資料,且內容新,講解透徹,是一本電路分析的優秀教材。
標簽: 電路
上傳用戶:tfyt
隨著煤礦高產高效技術的推廣和應用,井下長距離、大運量、大功率下運帶式輸送機的應用越來越普遍。其中,解決好傾角較大(大于6°)的下運帶式輸送機的運行制動和安全制動問題對保障全礦安全、高效生產具有重要意義。 本文在對國內外現有下運帶式輸送機制動系統的現狀分析基礎上,針對煤礦生產的特殊性,提出了基于ARM的嵌入式計算機控制液壓調速軟制動系統方案,所用元件可靠性和防爆性好,系統簡單,動態制動性能好;結合成熟的工業PID控制經驗和智能控制理論,并依據制動控制方案,設計了一種模糊自適應PID控制器用于控制電液比例調速閥的開口大小,其PID參數Kp、Ki和Kd可根據系統狀態進行在線調整,結構簡單、魯棒性強,在系統結構參數發生改變時也可獲得較好的控制效果;在基于S3C44BOX的最小ARM系統基礎上,設計了系統控制信號的輸入、輸出方式及其電路;分析了實時操作系統μC/OS-ⅡBootLoader的設計及其在S3C44BOX上的移植過程;制動系統應用軟件采用多任務機制,狀態檢測與控制任務并行運行,數據采集采用定時中斷的方式;系統可擴展性、可移植性好,控制算法容易實現多樣性且開發簡單、維護方便。 該液壓調速軟制動系統可用于大型下運帶式輸送機的正常工作制動、緊急停車和斷電防止飛車事故發生的安全制動,對輸送機的輔助啟動也起重要作用。制動力矩依據輸送機載荷大小和輸送機制動減速時速度的變化進行自動調整,制動曲線可調,輸送機減速時不產生較大沖擊、安全平穩,并按照規定的減速度大小減速停車。
標簽: ARM 帶式輸送機 制動系統 軟
上傳時間: 2013-07-09
上傳用戶:幾何公差
這600本書幾乎包括了電氣工程專業的所有內容。 例如:電子學最基礎的 《Circuit.Analysis.Theory.And.Practice.》(電路分析)、 哈佛大學的經典教材 《The.Art.of.Electronics》(電子學的藝術)、DSP.Facts.and.Equipment。
標簽: 600 電氣工程 教材 目錄
上傳時間: 2013-08-02
上傳用戶:lw4463301
講述pwm信號產生電路的基礎知識 包括前段低通模擬濾波器
標簽: PWM
上傳用戶:hustfanenze
上傳用戶:啦啦啦啦啦啦啦
在3G移動通信網絡建設中,如何實現密集城區的無線網絡覆蓋是目前基站的發展方向。目前網絡覆蓋理念的核心思想就把傳統宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠單元兩個設備,這樣既節省空間、降低設置成本,又提高了組網效率。本文研究的數字收發機用于WCDMA基站系統的射頻拉遠單元中,實現移動通信網中射頻信號的傳輸工作。 數字收發機主要由射頻處理部分、模數/數模轉換部分、數字上下變頻處理部分、接口轉換以及數字光模塊組成。本文研究的重點是數字上下變頻處理部分。設計采用軟件無線電的架構和FPGA技術,所設計的數字上下變頻部分可以在不修改硬件電路的基礎上只需修改軟件部分的參數則可實現多種頻率的變頻處理,極大地降低了開發成本,且縮短了開發周期。 根據系統設計的設計要求,以及現有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應用公司提供的Dspbuilder作為系統級的開發工具,應用Quartus Ⅱ作為綜合、布局布線工具實現數字上下變頻處理部分設計。 本文的主要研究工作包括以下幾個部分: (1)對數字收發機的整體結構進行分析研究,確定數字收發機的實現結構和各個部分的功能; (2)通過對數字上下變頻的相關理論的研究,分析出數字上下變頻的結構、實現方法及性能; (3)通過對數控振蕩器、CIC濾波器、FIR濾波器進行理論研究、內部實現結構以及性能分析,得出具體的參數和仿真實現結構; (4)使用FPGA中的IP核技術來實現數字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進行NCO、CIC、FIR的仿真工作;并得出數字上下變頻的總體仿真實現結果; (5)對高速收發通道進行了研究和設計,根據系統的要求給出了數據幀結構,并采用Altera的第三代FPGA產品Stratix Ⅱ GX系列芯片實現了數字收發機的信號的串并/并串的接口轉換。為后續繼續研究工作奠定基礎。
標簽: FPGA 數字 收發機 信號處理
上傳時間: 2013-06-21
上傳用戶:zhuo0008
蟲蟲下載站版權所有 京ICP備2021023401號-1