隨著中國經(jīng)濟的迅速發(fā)展,能源問題在當今社會中受到越來越多的關注.能量回饋系統(tǒng)可以在減緩矛盾方面發(fā)揮重要作用,無論在減少能源的浪費方面或是在新能源的利用開發(fā)上.主要運用在功率電子負載、分布式發(fā)電和電機制動能饋等場合.該文主要研究了能量回饋系統(tǒng).電力電子的逆變技術是能量回饋系統(tǒng)的核心部分,該文講述了電壓型逆變電路和電流型逆變電路在能量回饋系統(tǒng)中的工作實現(xiàn)原理.電壓型逆變電路是該文的重點,針對中國電網(wǎng)的形式,對單相和三相逆變電路作了分析,討論了幾種控制策略的選擇,提出間接電流控制中相位幅值分別控制方法和直接電流控制中滯環(huán)控制方法在逆變器并網(wǎng)中的實現(xiàn)意義.電流型有源逆變利用移相調(diào)節(jié),適合大功率場合.文章的最后部分比較分析電流型和電壓型電路的性能特點.數(shù)字化是控制領域發(fā)展的趨勢,在具體實現(xiàn)能量回饋系統(tǒng)的過程中,該文也充分運用數(shù)字式控制方式.在電流型逆變系統(tǒng)中,運用可編程序控制器(PLC)作為控制核心,并在MCGS組態(tài)平臺實現(xiàn)和工控機的通訊.在電壓型逆變系統(tǒng)中,將數(shù)字信號處理器(DSP)作為控制中心,實現(xiàn)外圍電路工作及其控制.在以上基礎上,分別研制了一臺大功率晶閘管電流型有源逆變器和一臺電壓型并網(wǎng)逆變器.
標簽:
數(shù)字式
能量回饋
上傳時間:
2013-06-20
上傳用戶:lingduhanya
MPEG-4是目前非常流行的視頻壓縮標準,基于MPEG-4的視頻處理系統(tǒng)有兩種體系結構:可編程結構和專用結構.可編程結構靈活,適用范圍廣,易于升級,但電路復雜,電路功耗大.專用視頻編解碼器結構硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設計方法.目前市場上MPEG-4視頻編解碼芯片主要是Simple Profile級別的,而我們設計的芯片要實現(xiàn)Advanced Simple Profile級別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結的芯片設計方案,我們設計了基于FPGA的MPEG-4芯片設計開發(fā)平臺,完成算法的硬件仿真與測試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設計,分為兩個部分.第一部分介紹了目前國內(nèi)外實現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應用,概述了國際上MPEG-4視頻編解碼芯片設計的一般方法及其發(fā)展趨勢,詳細描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結構.第二部分重點講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個電路模塊的設計,包括電源模塊、FPGA配置模塊、時鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時也介紹了I
標簽:
MPEG4
FPGA
編解碼芯片
開發(fā)系統(tǒng)
上傳時間:
2013-06-15
上傳用戶:it男一枚
該文利用FPGA技術,設計了全概率寬帶數(shù)字接收機的實驗平臺,并在其上提出了數(shù)字接收機實現(xiàn)的可行性方法,以及對這些方法的驗證.該文的主要貢獻和創(chuàng)新有以下幾個方面.提出了并行結構算法的工程實現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠遠超過后端DSP處理能力問題的可行性方法.利用多相濾波下變頻的并行結構特點,使濾波器能夠以高效的形式實現(xiàn),也使得后端的混頻能夠工作在一個較低的速率上.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件的處理能力的要求.針對多相濾波下變頻與短數(shù)據(jù)快速測頻算法的特點,用FPGA搭建了其實驗模型,并利用微機EPP接口,對實驗目標板進行控制并與其進行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對各種實現(xiàn)方法加以驗證、比較.同時也給調(diào)試帶來了方便,可以每個模塊單獨調(diào)試而不用改變硬件結構,使調(diào)試效率大大提高.該平臺也可用來對其他數(shù)字處理算法進行實現(xiàn)性分析與實驗.參考軟件無線電設計的概念和國內(nèi)外相關文獻,提出了多項濾波下變頻結構的FPGA實現(xiàn).傳統(tǒng)的DDC通過數(shù)字混頻、濾波、抽取實現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結構,高效實現(xiàn)了變載頻帶通信號數(shù)字下變頻.結合多相濾波下變頻結構、算法對測頻精度及速度的要求,提出了短數(shù)據(jù)快速測頻算法的具體實現(xiàn),使用流水線的設計方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實現(xiàn)除了純粹的算法模塊外,還包括測試用的外圍模塊,以及運行于實驗平臺上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來實現(xiàn).
標簽:
FPGA
寬帶
實驗
射頻
上傳時間:
2013-06-22
上傳用戶:haoxiyizhong