亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

異構(gòu)(gòu)多核

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實(shí)現(xiàn)

    現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達(dá)通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時(shí),采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時(shí),數(shù)字信號(hào)處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達(dá)脈沖壓縮處理的數(shù)字化實(shí)現(xiàn)提供了可能。 本文主要研究雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實(shí)現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時(shí)寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(hào)(LFM),非線性調(diào)頻信號(hào)(NLFM)和Taylor四相碼信號(hào),且技術(shù)指標(biāo)完全滿足實(shí)用系統(tǒng)的設(shè)計(jì)要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計(jì)高精度數(shù)據(jù)采集電路,為整個(gè)脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號(hào)輸入電路的優(yōu)化和差分輸入時(shí)鐘的產(chǎn)生,以實(shí)現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個(gè)脈壓系統(tǒng)正確穩(wěn)定地工作。同時(shí)以該FPGA生成雙口RAM,實(shí)現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計(jì)基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運(yùn)算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進(jìn)行數(shù)據(jù)通信。各DSP還使用一個(gè)鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計(jì)輸出板電路,完成數(shù)據(jù)對(duì)齊、求模和數(shù)據(jù)向下一級(jí)的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進(jìn)處理板和輸出板。

    標(biāo)簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時(shí)間: 2013-06-11

    上傳用戶:qq277541717

  • 二維DCT/IDCT處理核的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標(biāo)準(zhǔn)所采用。由于其計(jì)算量較大,軟件實(shí)現(xiàn)往往難以滿足實(shí)時(shí)處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計(jì)的DCT/IDCT處理電路來滿足我們對(duì)處理速度的要求。本文所研究的內(nèi)容就是針對(duì)圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實(shí)現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細(xì)說明了DCT變換實(shí)現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實(shí)現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對(duì)DCT快速算法及其實(shí)現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計(jì)方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計(jì)技術(shù),將二維DCT/IDCT實(shí)現(xiàn)轉(zhuǎn)化為兩個(gè)一維DCT/IDCT實(shí)現(xiàn)。在一維DCT/IDCT設(shè)計(jì)中,根據(jù)圖像處理的特點(diǎn)對(duì)Loeffler算法的數(shù)據(jù)流進(jìn)行了優(yōu)化,通過合理安排時(shí)鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時(shí)間,從而提高了流水線的執(zhí)行速度。最后,對(duì)所設(shè)計(jì)的DCT/IDCT處理核進(jìn)行了綜合和時(shí)序仿真。 結(jié)果表明,當(dāng)使用Altera公司的MERCURY系列FPGA器件時(shí),本文設(shè)計(jì)的方案一能夠在116M時(shí)鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運(yùn)算,消耗2827個(gè)邏輯單元;方案二能夠在74M時(shí)鐘頻率下正常工作,消耗1629個(gè)邏輯單元。

    標(biāo)簽: IDCT FPGA DCT 二維

    上傳時(shí)間: 2013-07-14

    上傳用戶:3291976780

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)的SOPC實(shí)現(xiàn)

    本課題完成了基于FPGA的數(shù)據(jù)采集器以及IIC總線的模數(shù)轉(zhuǎn)換器部分、通訊部分的電路設(shè)計(jì)。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數(shù)轉(zhuǎn)換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內(nèi)用VHDL語言實(shí)現(xiàn)。通過上述設(shè)計(jì)實(shí)現(xiàn)了“準(zhǔn)單片化”的模擬量和數(shù)字量的數(shù)據(jù)采集和處理。 所設(shè)計(jì)的數(shù)據(jù)采集器可以和結(jié)構(gòu)類似的上位機(jī)通訊,本課題完成了在上位機(jī)中用VHDL語言實(shí)現(xiàn)的通信電路模塊。通過上述兩部分工作,將微處理器、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器等數(shù)字邏輯電路均集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)。FPGA片外僅為模擬器件和開關(guān)量驅(qū)動(dòng)芯片。FPGA內(nèi)部的硬件電路采用VHDL語言編寫;MCU軟核工作所需要的程序采用C語言編寫。多臺(tái)數(shù)據(jù)采集器與服務(wù)器構(gòu)成數(shù)據(jù)采集系統(tǒng)。服務(wù)器端軟件用VB開發(fā),既可以將實(shí)時(shí)采集的數(shù)據(jù)以數(shù)字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數(shù)據(jù)采集器是所有自控類系統(tǒng)所必需的電路模塊,所以一個(gè)通用的片上系統(tǒng)設(shè)計(jì)可以解決各類系統(tǒng)的應(yīng)用問題,達(dá)到“設(shè)計(jì)復(fù)用”(DesignReuse)的目的。采用基于FPGA的SOPC設(shè)計(jì)的更加突出的優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。

    標(biāo)簽: FPGA SOPC 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-07-12

    上傳用戶:a155166

  • 基于CPLD/FPGA的IP核設(shè)計(jì)

    本文介紹了一個(gè)基于CPLD/FPGA的嵌入式IP核設(shè)計(jì)。論文在闡述可編程邏輯器件及其發(fā)展趨勢的基礎(chǔ)上,探討了知識(shí)產(chǎn)權(quán)復(fù)用理念,MCU的復(fù)雜化設(shè)計(jì)以及數(shù)字信號(hào)傳輸與處理的速度要求。結(jié)合國內(nèi)外對(duì)CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開發(fā)嵌入式模塊程序的理念并提出了設(shè)計(jì)實(shí)現(xiàn)方法和設(shè)計(jì)實(shí)例。課題的設(shè)計(jì)目標(biāo)為開發(fā)一個(gè)基于CPLD/FPGA的USBIP模塊,實(shí)現(xiàn)開發(fā)板與PC機(jī)之間的USB通信。設(shè)計(jì)過程首先進(jìn)行硬件設(shè)計(jì),在FPGA開發(fā)板上開發(fā)擴(kuò)展板;其次用ISE開發(fā)軟件進(jìn)行FPGA數(shù)字化設(shè)計(jì);在軟件開發(fā)完成后,將配置生成的比特流文件通過JTAG電纜下載到FPGA開發(fā)板上,實(shí)現(xiàn)FPGA開發(fā)板與PC機(jī)之間的通信。 該設(shè)計(jì)具有很高的實(shí)用性,它進(jìn)一步擴(kuò)大了可編程芯片的領(lǐng)地,將復(fù)雜專有芯片擠向高端和超復(fù)雜應(yīng)用;它使得IP資源復(fù)用理念得到更普遍的應(yīng)用;為基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)提供了廣闊的思路。

    標(biāo)簽: CPLD FPGA IP核

    上傳時(shí)間: 2013-07-05

    上傳用戶:隱界最新

  • 基于WEB實(shí)現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對(duì)由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對(duì)三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。然后本文重點(diǎn)介紹了該采集系統(tǒng)的硬件設(shè)計(jì)原理和軟件設(shè)計(jì)框架,實(shí)現(xiàn)實(shí)時(shí)嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計(jì)方法,將部分軟件的功能改由硬件實(shí)現(xiàn),從邏輯上大大簡化了嵌入式軟件的設(shè)計(jì)。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時(shí)間: 2013-04-24

    上傳用戶:yaohe123

  • 基于WEB實(shí)現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對(duì)由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對(duì)三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。然后本文重點(diǎn)介紹了該采集系統(tǒng)的硬件設(shè)計(jì)原理和軟件設(shè)計(jì)框架,實(shí)現(xiàn)實(shí)時(shí)嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計(jì)方法,將部分軟件的功能改由硬件實(shí)現(xiàn),從邏輯上大大簡化了嵌入式軟件的設(shè)計(jì)。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時(shí)間: 2013-05-30

    上傳用戶:1193169035

  • 基于多相濾波的寬帶DDC及其FPGA實(shí)現(xiàn)

    隨著現(xiàn)代雷達(dá)技術(shù)的不斷發(fā)展,電子偵察設(shè)備面臨電磁環(huán)境日益復(fù)雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設(shè)備已是一項(xiàng)重要的任務(wù).然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個(gè)數(shù)量級(jí)的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領(lǐng)域軟件無線電的成功應(yīng)用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術(shù)的快速發(fā)展,以及FPGA的廣泛應(yīng)用,在很大程度上影響了數(shù)字電路的設(shè)計(jì)與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結(jié)構(gòu),并從軟件無線電原理出發(fā),從理論推導(dǎo)和計(jì)算機(jī)仿真兩方面對(duì)該結(jié)構(gòu)進(jìn)行了驗(yàn)證,并進(jìn)一步給出該結(jié)構(gòu)改進(jìn)方案以及改進(jìn)的多相濾波數(shù)字下變頻結(jié)構(gòu)的硬件實(shí)現(xiàn)方法.本文將多相濾波下變頻的并行結(jié)構(gòu)應(yīng)用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實(shí)現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時(shí)也大大提高了實(shí)時(shí)處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設(shè)計(jì)了實(shí)驗(yàn)電路,利用微機(jī)串口,與實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證和比較.

    標(biāo)簽: FPGA DDC 多相濾波 寬帶

    上傳時(shí)間: 2013-07-13

    上傳用戶:華華123

  • 24l01 7對(duì)1 多機(jī)通信

    無線模塊24l01 7對(duì)1多機(jī)通信

    標(biāo)簽: 24l01 多機(jī)通信

    上傳時(shí)間: 2013-07-12

    上傳用戶:yaohe123

  • DSP實(shí)時(shí)多任務(wù)操作系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    DSP實(shí)時(shí)多任務(wù)操作系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)pdf版

    標(biāo)簽: DSP 實(shí)時(shí)多任務(wù) 操作 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-06-21

    上傳用戶:不挑食的老鼠

  • 基于ARMDSP多功能車內(nèi)語音終端的設(shè)計(jì)與實(shí)現(xiàn)

    隨著通信、網(wǎng)絡(luò)等技術(shù)的不斷發(fā)展,對(duì)車內(nèi)(機(jī)內(nèi))通話系統(tǒng)提出了更高的要求。本文以軍用車內(nèi)通話系統(tǒng)為主要應(yīng)用背景,實(shí)現(xiàn)對(duì)現(xiàn)有車內(nèi)通話系統(tǒng)的升級(jí)和改造,主要涉及系統(tǒng)結(jié)構(gòu)、軟件流程、相關(guān)接口及通信協(xié)議等內(nèi)容。 早期模擬車內(nèi)通話系統(tǒng)已經(jīng)不能滿足數(shù)字化建設(shè)的需要。現(xiàn)役的數(shù)字式車內(nèi)通話系統(tǒng)普遍功能單一,不具備數(shù)據(jù)傳輸?shù)裙δ堋6蚁到y(tǒng)組成單體設(shè)備種類多、接口不統(tǒng)一、兼容性差,較難實(shí)現(xiàn)通用化設(shè)計(jì)。 本文提出一種基于ARM+DSP架構(gòu)的多功能車內(nèi)通話系統(tǒng)。主要由多個(gè)語音終端、一個(gè)主控盒以及頭戴通信帽等硬件組成,最大可支持車內(nèi)16個(gè)乘員之間通話,具有群呼、組呼、選呼、強(qiáng)呼、數(shù)據(jù)傳輸?shù)裙δ埽到y(tǒng)內(nèi)乘員還可以通過主控盒與車外網(wǎng)絡(luò)的用戶進(jìn)行通話或通信。 論文共分七章,主要內(nèi)容包括:(1)車內(nèi)通話系統(tǒng)的國內(nèi)外發(fā)展現(xiàn)狀和趨勢;(2)語音終端系統(tǒng)設(shè)計(jì),包括軟硬件實(shí)現(xiàn)、通信協(xié)議等;(3)語音終端設(shè)計(jì)中幾個(gè)關(guān)鍵技術(shù)的分析和研究。 本文設(shè)計(jì)的語音終端話音質(zhì)量高,擴(kuò)展功能強(qiáng)大,成本相對(duì)低廉,除適合在軍用通信領(lǐng)域外,在商用領(lǐng)域也具有良好的市場前景。

    標(biāo)簽: ARMDSP 多功能 語音終端

    上傳時(shí)間: 2013-05-17

    上傳用戶:TF2015

主站蜘蛛池模板: 施甸县| 白玉县| 翁牛特旗| 读书| 盐城市| 马公市| 武定县| 大余县| 耿马| 自贡市| 南部县| 方山县| 尉犁县| 开阳县| 淮阳县| 白山市| 中西区| 仙游县| 渝北区| 武川县| 定陶县| 喀喇| 河间市| 邻水| 石渠县| 奉贤区| 徐汇区| 杭锦后旗| 读书| 原平市| 英吉沙县| 浦北县| 禹城市| 呼玛县| 吉木萨尔县| 阳西县| 循化| 司法| 齐齐哈尔市| 通州区| 凌海市|