Intel8253應用——發聲控制 Intel8253通道工作過程是:按本通道中給定的初值n,對輸入時鐘信號頻率f進行n分頻,輸出頻率為F的分頻信號,即F=f/n. 從而在通道輸出引線周圍產生一種與頻率F波形對應的電磁波,若用此電磁波控制一揚聲器,則可聽到與該電磁波對應的聲音。
上傳時間: 2016-08-01
上傳用戶:3到15
從鍵盤讀入一個四位的十六進制數,CRT顯示等值的二進制數. 由于每個十六進制數位對應4個二進制,所以每讀入一個十六進制位后,即可將其對應的4個二進制位依次輸出。由于數字‘0’~ ‘9’的ASCⅡ碼為30H~39H,字母‘a’~‘f’與 ‘A’~‘F’的ASCⅡ碼為61H~66H 與41H~46H ,因此,如果輸入的字母為數字‘0’~‘9’,則其低4位即為對應的二進制位;如果輸入的字符為字母‘a’~‘f’或‘A’~‘F’,則需要減7,然后通過移位將低4位依次輸出。
上傳時間: 2014-01-24
上傳用戶:yzhl1988
介紹樣型識別很經典的一本書,對於開發智慧型的演算法有很大的幫助。
標簽:
上傳時間: 2016-12-28
上傳用戶:jiahao131
Programming the Microsoft Windows driver model繁中版 透過Windows驅動程式的權威們專業的協助,學習如何使用簡易的方式來撰寫Windows驅動程式。 Microsoft WDM支援隨插即用(PnP)功能,提供了電源管理能力,並詳述撰寫驅動程式/迷你驅動程式的方法。這本由長時間接觸裝置驅動程式的專家Walter Oney 與Windows核心小組共同合作的書提供了大量很實用的例子、圖表、建議,並一行一行分析範例的程式碼,好讓您能夠清楚了解實際上在撰寫驅動程式時所會發生的問題。另外亦更新了Windows XP及Windows 2000的最新驅動程式技術,又告訴您如何除錯。
標簽: Windows Programming Microsoft driver
上傳時間: 2014-01-19
上傳用戶:cjl42111
龍格-庫塔(Runge-Kutta)法是一種不同的處理,作為多級方法為人們所知。 它要求對于一個簡單的校正計算多個 f 的值。 這里是變步長四階龍格庫塔法的c程序
標簽: Runge-Kutta
上傳時間: 2014-01-01
上傳用戶:skhlm
-- 本模塊的功能是驗證實現和PC機進行基本的串口通信的功能。需要在 --PC機上安裝一個串口調試工具來驗證程序的功能。 -- 程序實現了一個收發一幀10個bit(即無奇偶校驗位)的串口控 --制器,10個bit是1位起始位,8個數據位,1個結束 --位。串口的波特律由程序中定義的div_par參數決定,更改該參數可以實 --現相應的波特率。程序當前設定的div_par 的值是0x104,對應的波特率是 --9600。用一個8倍波特率的時鐘將發送或接受每一位bit的周期時間 --劃分為8個時隙以使通信同步. --程序的工作過程是:串口處于全雙工工作狀態,按動SW0,CPLD向PC發送“welcome" --字符串(串口調試工具設成按ASCII碼接受方式);PC可隨時向CPLD發送0-F的十六進制 --數據,CPLD接受后顯示在7段數碼管上。
上傳時間: 2017-04-12
上傳用戶:lgnf
Verilog HDl語言實現CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼 //本模塊的功能是驗證實現和PC機進行基本的串口通信的功能。需要在//PC機上安裝一個串口調試工具來驗證程序的功能。//程序實現了一個收發一幀10個bit(即無奇偶校驗位)的串口控//制器,10個bit是1位起始位,8個數據位,1個結束//位。串口的波特律由程序中定義的div_par參數決定,更改該參數可以實//現相應的波特率。程序當前設定的div_par 的值是0x145,對應的波特率是//9600。用一個8倍波特率的時鐘將發送或接受每一位bit的周期時間//劃分為8個時隙以使通信同步.//程序的工作過程是:串口處于全雙工工作狀態,按動key1,FPGA/CPLD向PC發送“21 EDA"//字符串(串口調試工具設成按ASCII碼接受方式);PC可隨時向FPGA/CPLD發送0-F的十六進制
標簽: verilog hdl cpld 串口通訊 quartus
上傳時間: 2022-02-18
上傳用戶:
基于TMS320F2812數字控制的三相逆變電源設計論文+原理圖PCB摘要:隨著社會的需求越來越高,傳統的模擬電源的諸多缺陷越來越凸顯, 本文在借鑒國內外相關研究的基礎上,通過對空間矢量脈寬調制算法的分析,研究了數字信號處理器生成SVPWM 波形的實現方法及軟件算法。并將相關方法應用于實踐,研制了基于TMS320F2812數字控制的三相逆變電源,相關試驗參數和結果表明:該設計提高了直流電壓的利用率,使開關器件的損耗更小。此外,還提出了逆變電源閉環控制的PI控制算法,利用DSP的強大的數字信號處理能力,提高了系統的響應速度。經測試,系統實現了1~40V步進為1V的調壓輸出, 50Hz~1kHz步進2Hz的調頻輸出,輸出電壓恒定為36V時負載調整率小于5%。 關鍵詞:全橋逆變,SVPWM,DSP1. 系統硬件設計3.1 不可控整流電路 采用整流橋加濾波,得到比較穩定的電壓,電路如圖3.1.1所示。 圖3.1.1 不可控整流電路圖電路實現AC-DC變換。本模塊交流輸入是經48V變壓器將220V交流電壓變壓為48V交流電壓后的輸入電壓,然后經過橋式整流器整流,再通過電容濾波,輸出大小約為57.6V的直流電壓。中間接一個保險絲來保護后面的元器件,或當后面電路短路時防止電容損壞。 一般來說,無法找到一個可以把電源的所有電流紋波都吸收的電容,所以通常用多個電容并聯,這樣流入每個電容的紋波電流就只有并聯的電容個數分之一,每個電容就可以工作在低于它的最大額定紋波電流下,這里采用5個220μF的電容并聯。另外輸入濾波電容上一般要并上陶瓷電容(0.1μF),以吸收紋波電流的高頻分量。兩個20kΩ電阻的作用是使后
標簽: 逆變電源
上傳時間: 2022-05-05
上傳用戶:
38V/100A可直接并聯大功率AC/DC變換器 隨著電力電子技術的發展,電源技術被廣泛應用于計算機、工業儀器儀表、軍事、航天等領域,涉及到國民經濟各行各業。特別是近年來,隨著IGBT的廣泛應用,開關電源向更大功率方向發展。研制各種各樣的大功率,高性能的開關電源成為趨勢。某電源系統要求輸入電壓為AC220V,輸出電壓為DC38V,輸出電流為100A,輸出電壓低紋波,功率因數>0.9,必要時多臺電源可以直接并聯使用,并聯時的負載不均衡度<5%。 設計采用了AC/DC/AC/DC變換方案。一次整流后的直流電壓,經過有源功率因數校正環節以提高系統的功率因數,再經半橋變換電路逆變后,由高頻變壓器隔離降壓,最后整流輸出直流電壓。系統的主要環節有DC/DC電路、功率因數校正電路、PWM控制電路、均流電路和保護電路等。 1 有源功率因數校正環節 由于系統的功率因數要求0.9以上,采用二極管整流是不能滿足要求的,所以,加入了有源功率因數校正環節。采用UC3854A/B控制芯片來組成功率因數電路。UC3854A/B是Unitrode公司一種新的高功率因數校正器集成控制電路芯片,是在UC3854基礎上的改進。其特點是:采用平均電流控制,功率因數接近1,高帶寬,限制電網電流失真≤3%[1]。圖1是由UC3854A/B控制的有源功率因數校正電路。 該電路由兩部分組成。UC3854A/B及外圍元器件構成控制部分,實現對網側輸入電流和輸出電壓的控制。功率部分由L2,C5,V等元器件構成Boost升壓電路。開關管V選擇西門康公司的SKM75GB123D模塊,其工作頻率選在35kHz。升壓電感L2為2mH/20A。C5采用四個450V/470μF的電解電容并聯。因為,設計的PFC電路主要是用在大功率DC/DC電路中,所以,在負載輕的時候不進行功率因數校正,當負載較大時功率因數校正電路自動投入使用。此部分控制由圖1中的比較器部分來實現。R10及R11是負載檢測電阻。當負載較輕時,R10及R11上檢測的信號輸入給比較器,使其輸出端為低電平,D2導通,給ENA(使能端)低電平使UC3854A/B封鎖。在負載較大時ENA為高電平才讓UC3854A/B工作。D3接到SS(軟啟動端),在負載輕時D3導通,使SS為低電平;當負載增大要求UC3854A/B工作時,SS端電位從零緩慢升高,控制輸出脈沖占空比慢慢增大實現軟啟動。 2 DC/DC主電路及控制部分分析 2.1 DC/DC主電路拓撲 在大功率高頻開關電源中,常用的主變換電路有推挽電路、半橋電路、全橋電路等[2]。其中推挽電路的開關器件少,輸出功率大,但開關管承受電壓高(為電源電壓的2倍),且變壓器有六個抽頭,結構復雜;全橋電路開關管承受的電壓不高,輸出功率大,但是需要的開關器件多(4個),驅動電路復雜。半橋電路開關管承受的電壓低,開關器件少,驅動簡單。根據對各種拓撲方案的工程化實現難度,電氣性能以及成本等指標的綜合比較,本電源選用半橋式DC/DC變換器作為主電路。圖2為大功率開關電源的主電路拓撲圖。
上傳時間: 2013-11-13
上傳用戶:ukuk
所學的指令LD、LDI、OUT AND、ANI OR、 ORI LDP、 LDF、ANDP、ANDF、 ORP、 ORF ORB、 ANB MPS、 MRD、 MPP MC、 MCRSET RSTNOP END 自鎖電路觸點的動作發光二極管的工作原理。八段碼顯示是利用發光二極管的不同段碼組合來實現的,它可以實現0到F的顯示。搶答器的顯示就是利用八段碼顯示的特性,來完成幾個不同組別的顯示。用PLC實現八段碼顯示0~9組的3組以上搶答器的程序編寫,并完成以下要求:1)設計由PLC實現的八段碼顯示0~9組的3組以上搶答器的程序編寫,并完成以下要求: ①列出PLC的輸入輸出地址分配表 ②畫出PLC的輸入輸出接線圖(即I/O接線圖) ③設計PLC的梯形圖 ④根據梯形圖列寫指令表 2)按PLC控制I/O口(輸入/輸出)接線圖在模擬實驗設備上正確接線。
上傳時間: 2013-11-22
上傳用戶:lmeeworm