XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時(shí)間: 2013-11-06
上傳用戶:wentianyou
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器
上傳時(shí)間: 2013-10-13
上傳用戶:lml1234lml
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-10-29
上傳用戶:1234xhb
PCB LAYOUT 基本規(guī)範(fàn)項(xiàng)次 項(xiàng)目 備註1 一般PCB 過板方向定義: PCB 在SMT 生產(chǎn)方向?yàn)槎踢呥^迴焊爐(Reflow), PCB 長(zhǎng)邊為SMT 輸送帶夾持邊. PCB 在DIP 生產(chǎn)方向?yàn)镮/O Port 朝前過波焊爐(Wave Solder), PCB 與I/O 垂直的兩邊為DIP 輸送帶夾持邊.1.1 金手指過板方向定義: SMT: 金手指邊與SMT 輸送帶夾持邊垂直. DIP: 金手指邊與DIP 輸送帶夾持邊一致.2 SMD 零件文字框外緣距SMT 輸送帶夾持邊L1 需≧150 mil. SMD 及DIP 零件文字框外緣距板邊L2 需≧100 mil.3 PCB I/O port 板邊的螺絲孔(精靈孔)PAD 至PCB 板邊, 不得有SMD 或DIP 零件(如右圖黃色區(qū)).PAD
上傳時(shí)間: 2013-11-06
上傳用戶:yyq123456789
Labview:字符串和文件I/O
上傳時(shí)間: 2013-10-13
上傳用戶:wmwai1314
文中在研究現(xiàn)有先驗(yàn)知識(shí)與支持向量機(jī)融合的基礎(chǔ)上,針對(duì)置信度函數(shù)憑經(jīng)驗(yàn)給出的不足,提出了一種確定置信度函數(shù)方法,更好地進(jìn)行分類。該方法是建立在模糊系統(tǒng)理論的基礎(chǔ)上:將樣本的緊密度信息作為先驗(yàn)知識(shí)應(yīng)用于支持向量機(jī)的構(gòu)造中,在確定樣本的置信度時(shí),不僅考慮了樣本到所在類中心之間的距離,還考慮樣本與類中其它樣本之間的關(guān)系,通過模糊連接度將支持向量與含噪聲樣本進(jìn)行區(qū)分。文中將基于先驗(yàn)知識(shí)的支持向量機(jī)應(yīng)用于醫(yī)學(xué)圖像分割,以加拿大麥吉爾大學(xué)的brainWeb模擬腦部數(shù)據(jù)庫(kù)提供的不同噪聲的圖像進(jìn)行實(shí)驗(yàn),實(shí)驗(yàn)結(jié)果表明采用基于先驗(yàn)知識(shí)的支持向量機(jī)比傳統(tǒng)支持向量機(jī)具有更好的抗噪性能及分類能力。
標(biāo)簽: 支持向量機(jī) 圖像分割 中的應(yīng)用
上傳時(shí)間: 2013-10-12
上傳用戶:cmc_68289287
現(xiàn)代通信技術(shù)朝著高速、精確的方向發(fā)展,尤其是高速串行通信,逐漸成為通信技術(shù)的主流,在各行各業(yè)扮演著極其重要的角色,文中簡(jiǎn)述了高速I/O的相關(guān)技術(shù),如SERDES (串行器/解串器)技術(shù)、8B /10B編碼、COMMA字符、預(yù)加重等,并列舉了具有代表性的Xilinx公司的FPGA產(chǎn)品,展示了Rocket IO技術(shù)的實(shí)際應(yīng)用。關(guān)鍵詞:高速I/O接口; SERDES;預(yù)加重
標(biāo)簽: 接口技術(shù)
上傳時(shí)間: 2013-11-23
上傳用戶:子虛烏有
Mastering Oracle SQL By Alan Beaulieu, Sanjay Mishra Publisher : O Reilly Pub Date : April 2002 ISBN : 0-596-00129-0 Pages : 336 Slots : 1
標(biāo)簽: Mastering Publisher Beaulieu Oracle
上傳時(shí)間: 2014-01-15
上傳用戶:Yukiseop
標(biāo)準(zhǔn)鈴聲格式
標(biāo)簽:
上傳時(shí)間: 2013-12-26
上傳用戶:wuyuying
hao kan o
上傳時(shí)間: 2014-01-20
上傳用戶:waitingfy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1