基于解決Xmodem協(xié)議中CRC校驗的目的,以經(jīng)典的LFSR硬件電路為基礎,采用了按字節(jié)并行運算CRC校驗碼,以及多字節(jié)CRC算法的方法。在Quartus II環(huán)境下,通過以VHDL語言仿真試驗,得出Xmodem協(xié)議中CRC校驗,以多字節(jié)循環(huán)并行CRC算法能夠滿足高速實時性要求的結論。
上傳時間: 2013-11-18
上傳用戶:lty6899826
XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時間: 2013-11-19
上傳用戶:yyyyyyyyyy
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
上傳時間: 2013-11-07
上傳用戶:defghi010
提出一種利用FPGA實現(xiàn)相關干涉儀測向算法的方法,給出了測向系統(tǒng)的結構和組成框圖,并詳細介紹了FPGA內(nèi)部模塊的劃分及設計流程,最后結合實際設計出一種實現(xiàn)方案,并討論了該方案在寬帶測向中較原有實現(xiàn)方式的優(yōu)勢。為了使算法更適于FPGA實現(xiàn),提出了一種新的相位樣本選取方法,并仿真驗證了該方法與傳統(tǒng)方法的等效性。
上傳時間: 2013-11-11
上傳用戶:1142895891
介紹了AES中,SubBytes算法在FPGA的具體實現(xiàn).構造SubBytes的S-Box轉換表可以直接查找ROM表來實現(xiàn).通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實現(xiàn)SubBytes變換的功能.
上傳時間: 2013-11-30
上傳用戶:hzy5825468
設計了一種基于FPGA純硬件方式實現(xiàn)方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現(xiàn)。整個系統(tǒng)通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內(nèi)完成一幅256×256指紋圖像的增強處理。
上傳時間: 2013-10-12
上傳用戶:攏共湖塘
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業(yè)界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導致系統(tǒng)資源的浪費。本文提出的設計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-11-06
上傳用戶:smallfish
介紹了網(wǎng)絡控制系統(tǒng)的基本概念,利用Matlab建立了一個網(wǎng)絡控制系統(tǒng)仿真平臺,實現(xiàn)了對網(wǎng)絡控制系統(tǒng)的實時仿真,并重點對控制器的算法進行了研究,給出了模糊PID控制器與PID控制器的仿真結果對比。結果證明,模糊PID可以很好地應用于網(wǎng)絡控制。
標簽: Matlab 網(wǎng)絡控制系統(tǒng) 模糊控制 應用研究
上傳時間: 2013-10-20
上傳用戶:langliuer
基于通用GPU并行計算技術,結合遙感圖像數(shù)據(jù)融合處理特點,利用NVIDIA公司的CUDA編程框架,在其 GPU平臺上對BROVEY變換和YIQ變換融合算法進行了并行研究與實現(xiàn)。實驗結果表明,隨著遙感圖像融合算法的計算復雜度、融合處理的問題規(guī)模逐漸增加,GPU并行處理的加速性能優(yōu)勢也逐漸增大,GPU通用計算技術在遙感信息處理領域具有廣闊的應用前景。
上傳時間: 2013-12-10
上傳用戶:kangqiaoyibie
傳統(tǒng)空時自適應處理(STAP)算法不能抑制和導航信號同一方向的窄帶干擾并且輸出信干噪比不理想。針對此問題,本文提出了一種結合加權波束的改進STAP抗干擾算法。這種新的算法能有效地抑制窄帶和寬帶干擾,并提升了輸出信干噪比(SINR)。
上傳時間: 2013-11-05
上傳用戶:yph853211