提出了一種針對(duì)JPEG圖像的通用隱寫分析算法。該算法提取了15個(gè)具有良好分類特性的特征參數(shù),輸入構(gòu)建的LS-SVM分類器,以達(dá)到檢測(cè)載密圖像的目的。實(shí)驗(yàn)結(jié)果表明,該算法的檢測(cè)正確率較高,檢測(cè)速度快,能夠?qū)崿F(xiàn)針對(duì)各類JPEG載密圖像的有效檢測(cè)。
上傳時(shí)間: 2014-12-23
上傳用戶:dddddd55
基于遺傳算法的組合邏輯電路的自動(dòng)設(shè)計(jì),依據(jù)給出的真值表,利用遺傳算法自動(dòng)生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實(shí)現(xiàn)的方法在速度上往往受到本質(zhì)是串行計(jì)算的計(jì)算機(jī)制約,因此采用硬件化設(shè)計(jì)具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設(shè)計(jì)了遺傳算法的各個(gè)模塊,實(shí)現(xiàn)了基于FPGA的遺傳算法。
標(biāo)簽: FPGA 算法 電路設(shè)計(jì) 組合邏輯
上傳時(shí)間: 2014-01-08
上傳用戶:909000580
數(shù)字PID控制算法是將模擬PID離散化得到,各參數(shù)有著明顯的物理意義,調(diào)整方便,所以PID控制器很受工程技術(shù)人員的喜愛。
上傳時(shí)間: 2013-10-15
上傳用戶:nairui21
Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.
標(biāo)簽: 單端應(yīng)用 差分 放大器
上傳時(shí)間: 2013-11-23
上傳用戶:rocketrevenge
【開源】線性CCD自適應(yīng)性算法攻略
上傳時(shí)間: 2013-10-23
上傳用戶:forzalife
PCB Layout自動(dòng)布線算法解密
標(biāo)簽: Layout PCB 自動(dòng)布線 算法
上傳時(shí)間: 2013-11-09
上傳用戶:13033095779
討論了PCB自動(dòng)設(shè)計(jì)中版面圖形數(shù)據(jù)組織和障礙數(shù)的建立。介紹了PCB自動(dòng)設(shè)計(jì)中分解算法、圖形相交算法機(jī)器在圖形數(shù)據(jù)處理中的應(yīng)用
標(biāo)簽: PCB 自動(dòng)布線 算法
上傳時(shí)間: 2013-11-12
上傳用戶:MATAIYES
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-12-20
上傳用戶:康郎
PCB LAYOUT 基本規(guī)範(fàn)項(xiàng)次 項(xiàng)目 備註1 一般PCB 過板方向定義: PCB 在SMT 生產(chǎn)方向?yàn)槎踢呥^迴焊爐(Reflow), PCB 長邊為SMT 輸送帶夾持邊. PCB 在DIP 生產(chǎn)方向?yàn)镮/O Port 朝前過波焊爐(Wave Solder), PCB 與I/O 垂直的兩邊為DIP 輸送帶夾持邊.1.1 金手指過板方向定義: SMT: 金手指邊與SMT 輸送帶夾持邊垂直. DIP: 金手指邊與DIP 輸送帶夾持邊一致.2 SMD 零件文字框外緣距SMT 輸送帶夾持邊L1 需≧150 mil. SMD 及DIP 零件文字框外緣距板邊L2 需≧100 mil.3 PCB I/O port 板邊的螺絲孔(精靈孔)PAD 至PCB 板邊, 不得有SMD 或DIP 零件(如右圖黃色區(qū)).PAD
上傳時(shí)間: 2014-12-24
上傳用戶:jokey075
影響數(shù)字信號(hào)處理發(fā)展的最主要因素之一就是處理速度。DFT使計(jì)算機(jī)處理頻域信號(hào)成為可能,但當(dāng)N很大時(shí),直接計(jì)算N點(diǎn)DFT的計(jì)算量非常大。FFT可使DFT的運(yùn)算量下降幾個(gè)數(shù)量級(jí),從而使數(shù)字信號(hào)處理的速度大大提高。本文介紹了如何利用高性能數(shù)字信號(hào)處理器實(shí)現(xiàn)FFT算法,給出了程序流程圖及關(guān)鍵程序源碼。該算法采用基2 FFT算法,參數(shù)計(jì)算主要采用查表法,計(jì)算量小,實(shí)時(shí)性高。在電網(wǎng)諧波檢測(cè)應(yīng)用中表明,該方法既能有效地檢測(cè)出電網(wǎng)諧波,又能滿足實(shí)時(shí)性要求。
標(biāo)簽: FFT 算法 電網(wǎng)諧波 檢測(cè)
上傳時(shí)間: 2013-10-21
上傳用戶:asaqq
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1