目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計規(guī)則 18 PCB設(shè)計注意事項 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關(guān)的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯誤(共 19 項) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯誤類型 28
上傳時間: 2014-03-26
上傳用戶:kytqcool
15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
上傳時間: 2013-10-08
上傳用戶:王慶才
ADIS16334是一款薄型、完全校準(zhǔn)的MEMS慣性測量單元(IMU)。圖1為該封裝的頂視圖,其中包括四個安裝孔,配備嵌入式安裝架,有助于控制附加硬件的整體高度。安裝孔為M2 × 0.4 mm或2至56個機械螺絲提供了足夠的間隙。
標(biāo)簽: 16334 ADIS 機械 設(shè)計指南
上傳時間: 2013-11-11
上傳用戶:taozhengxin
通過分析機載設(shè)備對機箱的設(shè)計要求,得出了機載設(shè)備機箱屏蔽設(shè)計包括機箱材料選擇和保證屏蔽完整性兩方面的結(jié)論,并進(jìn)一步給出了機載設(shè)備機箱結(jié)構(gòu)上關(guān)于蓋板、通風(fēng)孔、導(dǎo)線穿透和開口、縫隙處理等方面電磁屏蔽設(shè)計的方法和技術(shù)措施。
標(biāo)簽: 機載 機箱 屏蔽設(shè)計 設(shè)備
上傳時間: 2013-12-11
上傳用戶:zhenyushaw
前面討論了很多內(nèi)容,基本上涉及了有關(guān)PCB板的絕大部分相關(guān)的知識。第二章探討了傳輸線的基本原理,第三章探討了串?dāng)_,在第四章里我們闡述了許多在現(xiàn)代設(shè)計中必須關(guān)注的非理想互連的問題。對于信號從驅(qū)動端引腳到接收端引腳的電氣路徑的相關(guān)問題,我們已經(jīng)做了一些探究,然而對于硅芯片,即處于封裝內(nèi)部的IC來說,其信號傳輸通常要通過過孔和連接器來進(jìn)行,對這樣的情況我們該如何處理?在本章中,我們將通過對封裝、過孔和連接器的研究,闡述其原理,從而指導(dǎo)大家在設(shè)計的時候?qū)φ麄€電氣路徑進(jìn)行完整地分析,即從驅(qū)動端內(nèi)部IC芯片的焊盤到接受器IC芯片的焊盤。
標(biāo)簽: High-Speed Digital System desi
上傳時間: 2013-11-24
上傳用戶:maizezhen
PCB設(shè)計要點 一.PCB工藝限制 1)線 一般情況下,線與線之間和線與焊盤之間的距離大于等于13mil,實際應(yīng)用中,條件允許時應(yīng)考慮加大距離;布線密度較高時,可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當(dāng)器件管腳較密,寬度較窄時,可按適當(dāng)減小線寬和線間距。 2)焊盤 焊盤與過渡孔的基本要求是:盤的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實際應(yīng)用中,應(yīng)根據(jù)實際元件的尺寸來定,有條件時,可適當(dāng)加大焊盤尺寸;PCB板上設(shè)計的元件安裝孔徑應(yīng)比元件管腳的實際尺寸大0.2~0.4mm左右。 3)過孔 一般為1.27mm/0.7mm(50mil/28mil);當(dāng)布線密度較高時,過孔尺寸可適當(dāng)減小,但不宜過小,可考慮采用1.0mm/0.6mm(40mil/24mil)。 二.網(wǎng)表的作用 網(wǎng)表是連接電氣原理圖和PCB板的橋梁。是對電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來的元件連接網(wǎng)絡(luò)的文字表達(dá)形式。在PCB制作中加載網(wǎng)絡(luò)表,可以自動得到與原理圖中完全相
標(biāo)簽: PCB
上傳時間: 2014-12-03
上傳用戶:LP06
電子產(chǎn)品功能越來越強大的同時,對便攜的要求也越來越高,小型化設(shè)計成為很多電子設(shè)計公司的研究課題。本文以小型化設(shè)計的方法、挑戰(zhàn)和趨勢為主線,結(jié)合Cadence SPB16.5在小型化設(shè)計方面的強大功能,全面剖析小型化設(shè)計的工程實現(xiàn)。主要包括以下內(nèi)容:小型化設(shè)計的現(xiàn)狀和趨勢,以及現(xiàn)在主流的HDI加工工藝,介紹最新的ANYLAYER(任意階)技術(shù)的設(shè)計方法以及工藝實現(xiàn),介紹埋阻、埋容的應(yīng)用,埋入式元器件的設(shè)計方法以及工藝實現(xiàn)。同時介紹Cadence SPB16.5軟件對小型化設(shè)計的支持。最后介紹HDI設(shè)計在高速中的應(yīng)用以及仿真方法,HDI在通信系統(tǒng)類產(chǎn)品中的應(yīng)用,HDI和背鉆的比較等。
標(biāo)簽:
上傳時間: 2014-01-18
上傳用戶:yph853211
第一步,拿到一塊PCB,首先在紙上記錄好所有元氣件的型號,參數(shù),以及位置,尤其是二極管,三極管的方向,IC缺口的方向。最好用數(shù)碼相機拍兩張元氣件位置的照片。 第二步,拆掉所有器件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),啟動POHTOSHOP,用彩色方式將絲印面掃入,并打印出來備用。 第三步,用水紗紙將TOP LAYER 和BOTTOM LAYER兩層輕微打磨,打磨到銅膜發(fā)亮,放入掃描儀,啟動PHOTOSHOP,用彩色方式將兩層分別掃入。注意,PCB在掃描儀內(nèi)擺放一定要橫平樹直,否則掃描的圖象就無法使用,掃描儀分辨率請選為600。 需要的朋友請下載哦!
上傳時間: 2013-11-17
上傳用戶:zhuimenghuadie
TOP/BOTTOM SOLDER(頂層/底層阻焊綠油層):頂層/底層敷設(shè)阻焊綠油,以防止銅箔上錫,保持絕緣。在焊盤、過孔及本層非電氣走線處阻焊綠油開窗。
上傳時間: 2013-10-14
上傳用戶:taa123456
本文通過對微帶傳輸特性、常用板材性能參數(shù)進(jìn)行比較分析,給出用于無線通信模擬前端、高速數(shù)字信號等應(yīng)用中PCB板材選取方案,進(jìn)一步從線寬、過孔、線間串?dāng)_、屏蔽等方面總結(jié)高頻板PCB設(shè)計要點
上傳時間: 2013-11-10
上傳用戶:waves_0801
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1