亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

直流穩(wěn)壓電源

  • 具集成反激式控制器的高功率PoE PD接口

    時(shí)至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當(dāng)今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源

    標(biāo)簽: PoE 集成 反激式控制器 PD接口

    上傳時(shí)間: 2013-11-06

    上傳用戶(hù):xmsmh

  • 對(duì)于電源故障保護(hù)應(yīng)用,超級(jí)電容器能夠替代后備電池

    在越來(lái)越多的短時(shí)間能量存貯應(yīng)用以及那些需要間歇式高能量脈衝的應(yīng)用中,超級(jí)電容器找到了自己的用武之地。電源故障保護(hù)電路便是此類(lèi)應(yīng)用之一,在該電路中,如果主電源發(fā)生短時(shí)間故障,則接入一個(gè)後備電源,用於給負(fù)載供電

    標(biāo)簽: 電源故障保護(hù) 后備電池 超級(jí)電容器

    上傳時(shí)間: 2014-01-08

    上傳用戶(hù):lansedeyuntkn

  • 開(kāi)關(guān)電源設(shè)計(jì)與開(kāi)發(fā)

    開(kāi)關(guān)電源設(shè)計(jì)與開(kāi)發(fā) 資料

    標(biāo)簽: 開(kāi)關(guān)電源設(shè)計(jì)

    上傳時(shí)間: 2014-12-24

    上傳用戶(hù):38553903210

  • 使用簡(jiǎn)易閂鎖電路保護(hù)電源

    設(shè)計(jì)時(shí)需要過(guò)一款簡(jiǎn)單、低成本的閂鎖電路 (latch circuit) ?圖一顯示的就是這樣一款電路,基本上是一個(gè)可控矽整流器(SCR),結(jié)合了一些離散組件,只需低成本的元件便可以提供電源故障保護(hù)。

    標(biāo)簽: 閂鎖電路 保護(hù)電源

    上傳時(shí)間: 2013-11-11

    上傳用戶(hù):zq70996813

  • 透過(guò)MOSFET電壓電流最佳化控制傳導(dǎo)性及輻射性EMI

    經(jīng)由改變外部閘極電阻(gate resistors)或增加一個(gè)跨在汲極(drain)和源極(source)的小電容來(lái)調(diào)整MOSFET的di/dt和dv/dt,去觀察它們?nèi)绾螌?duì)EMI產(chǎn)生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個(gè)有著單組輸出+12V/4.1A及初級(jí)側(cè)MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉(zhuǎn)接器(adapter)來(lái)做傳導(dǎo)性及輻射性EMI測(cè)試。

    標(biāo)簽: MOSFET EMI 電壓電流 控制

    上傳時(shí)間: 2014-09-08

    上傳用戶(hù):swing

  • 可替代整合型MOSFET的獨(dú)立元件

    在電源設(shè)計(jì)中,工程人員時(shí)常會(huì)面臨控制 IC 驅(qū)動(dòng)電流不足的問(wèn)題,或者因?yàn)殚l極驅(qū)動(dòng)損耗導(dǎo)致控制 IC 功耗過(guò)大。為解決這些問(wèn)題,工程人員通常會(huì)採(cǎi)用外部驅(qū)動(dòng)器。目前許多半導(dǎo)體廠商都有現(xiàn)成的 MOSFET 積體電路驅(qū)動(dòng)器解決方案,但因?yàn)槌杀究剂?,工程師往往?huì)選擇比較低價(jià)的獨(dú)立元件。

    標(biāo)簽: MOSFET 獨(dú)立元件

    上傳時(shí)間: 2013-11-19

    上傳用戶(hù):阿譚電器工作室

  • 開(kāi)關(guān)電源設(shè)計(jì)實(shí)例和開(kāi)關(guān)電源調(diào)試基礎(chǔ)

    開(kāi)關(guān)電源設(shè)計(jì)資料

    標(biāo)簽: 開(kāi)關(guān)電源 設(shè)計(jì)實(shí)例 調(diào)試

    上傳時(shí)間: 2013-11-08

    上傳用戶(hù):李哈哈哈

  • 克服能量采集無(wú)線感測(cè)器設(shè)計(jì)挑戰(zhàn)

    無(wú)線感測(cè)器已變得越來(lái)越普及,短期內(nèi)其開(kāi)發(fā)和部署數(shù)量將急遽增加。而無(wú)線通訊技術(shù)的突飛猛進(jìn),也使得智慧型網(wǎng)路中的無(wú)線感測(cè)器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無(wú)線感測(cè)器系統(tǒng)相繼問(wèn)市。儘管如此,工程師仍面臨一個(gè)重大的挑戰(zhàn):即電源消耗。

    標(biāo)簽: 能量采集 無(wú)線感測(cè)器

    上傳時(shí)間: 2013-10-30

    上傳用戶(hù):wojiaohs

  • 6位數(shù)微電腦型計(jì)數(shù)器(72*72mm)

    特點(diǎn) 最高輸入頻率 10KHz 計(jì)數(shù)速度 50/10000脈波/秒可選擇 四種輸入模式可選擇(加算,減算,加減算,90度相位差加減算) 90度相位差加減算具有提高解析度4倍功能 輸入脈波具有預(yù)設(shè)刻度功能 前置量設(shè)定功能(二段設(shè)定)可選擇 數(shù)位化指撥設(shè)定操作簡(jiǎn)易 計(jì)數(shù)暫時(shí)停止功能 3組報(bào)警功能 2:主要規(guī)格 脈波輸入型式: Jump-pin selectable current sourcing(NPN) or current sinking (PNP) 脈波觸發(fā)電位: HI bias (CMOS) (VIH=7.5V, VIL=5.5V) LO bias (TTL) (VIH=3.7V, VIL=2.0V) 最高輸入頻率: <10KHz (up,down,up/down mode) <5KHz (quadrature mode) 輸出動(dòng)作時(shí)間 : 0.1 to 99.9 second adjustable 輸出復(fù)歸方式: Manual(N) or automatic (R or C) can be modif 繼電器容量: AC 250V-5A, DC 30V-7A 顯示值范圍: -199999 to 999999 顯示幕: Red high efficiency LEDs high 9.2mm (.36") 參數(shù)設(shè)定方式: Touch switches 感應(yīng)器電源: 12VDC +/-3%(<60mA) ( 感應(yīng)器電源 ) 記憶方式: Non-volatile E2PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600Vdc (input/output) 使用環(huán)境條件: 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001

    標(biāo)簽: 72 mm 微電腦 計(jì)數(shù)器

    上傳時(shí)間: 2013-11-12

    上傳用戶(hù):909000580

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶(hù):cjf0304

主站蜘蛛池模板: 邯郸市| 青龙| 彝良县| 楚雄市| 济宁市| 绍兴县| 庄河市| 邓州市| 汨罗市| 寻甸| 塔城市| 夏河县| 德令哈市| 三原县| 昭觉县| 连云港市| 南漳县| 张家口市| 玉屏| 中阳县| 民县| 怀仁县| 丁青县| 盈江县| 常宁市| 阿克苏市| 大邑县| 裕民县| 岳普湖县| 南澳县| 江油市| 双辽市| 吴旗县| 自治县| 洛南县| 织金县| 五河县| 汨罗市| 长葛市| 张北县| 榆林市|