亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

直線(xiàn)(xiàn)

  • 基于USB和FPGA技術(shù)的高性能數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線(xiàn)性調(diào)頻信號(hào),采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對(duì)象。首先對(duì)模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對(duì)點(diǎn)目標(biāo)回波信號(hào)模型分析研究的基礎(chǔ)上,對(duì)點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號(hào)模型;針對(duì)傳統(tǒng)的“波形存儲(chǔ)直讀法”方案,即在計(jì)算機(jī)平臺(tái)上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲(chǔ),再通過(guò)計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號(hào)這一過(guò)程,分析指出該方案在實(shí)現(xiàn)高分辨率時(shí)的速度和容量瓶頸。  針對(duì)具體的設(shè)計(jì)要求,圍繞速度和容量問(wèn)題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時(shí)生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對(duì)這一核心問(wèn)題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線(xiàn)技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時(shí)間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問(wèn)題統(tǒng)一為數(shù)據(jù)的高速生成問(wèn)題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲(chǔ)器單元,大大減少模擬器復(fù)雜度;對(duì)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿(mǎn)足課題設(shè)計(jì)要求;同時(shí),對(duì)該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路。  分析指出了點(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊通過(guò)并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時(shí)生成;最后對(duì)復(fù)雜場(chǎng)景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時(shí)生成的思想,為國(guó)內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對(duì)于國(guó)內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA USB 性能 數(shù)據(jù)采集模塊

    上傳時(shí)間: 2013-05-26

    上傳用戶(hù):alia

  • 交—直—交電壓型SPWM變頻調(diào)速

    SPWM變頻調(diào)速應(yīng)用說(shuō)明,整個(gè)說(shuō)明貫穿了簡(jiǎn)單的變頻調(diào)試?yán)碚撘恢钡阶冾l器應(yīng)用以及安裝等說(shuō)明。涉及到的內(nèi)容相對(duì)比較全面。

    標(biāo)簽: SPWM 電壓型 變頻調(diào)速

    上傳時(shí)間: 2013-06-21

    上傳用戶(hù):西伯利亞

  • 高溫超導(dǎo)磁阻電動(dòng)機(jī)的理論研究與樣機(jī)設(shè)計(jì)

    高溫超導(dǎo)(High Temperature Superconductor,HTS)磁陰電動(dòng)機(jī)與傳統(tǒng)磁陰電動(dòng)機(jī)相比,能夠以更小的體積和重量實(shí)現(xiàn)更大的輸出功率、更高的功率因數(shù)和效率.國(guó)外有關(guān)超導(dǎo)磁阻電動(dòng)機(jī)的研究目前還處于初級(jí)階段,國(guó)內(nèi)在這一領(lǐng)域更為滯后.論文以普通磁阻電動(dòng)機(jī)的電磁關(guān)系為基礎(chǔ),結(jié)合超導(dǎo)材料特殊的電磁特性,初步提出了超導(dǎo)磁阻電動(dòng)機(jī)電磁設(shè)計(jì)的一般原則;并嘗試進(jìn)行了一臺(tái)額定功率為150W的內(nèi)反應(yīng)式HTS磁阻電動(dòng)機(jī)的電磁設(shè)計(jì).論文以實(shí)際設(shè)計(jì)的一臺(tái)內(nèi)反應(yīng)式HTS磁阻電動(dòng)機(jī)樣機(jī)作為分析實(shí)例,基于第二類(lèi)超導(dǎo)體臨界態(tài)Kim模型和電磁場(chǎng)的有限元方法,提出了一般HTS磁阻電動(dòng)機(jī)的內(nèi)部磁場(chǎng)及交、直軸同步電抗的分析與計(jì)算方法.并在此基礎(chǔ)上進(jìn)一步研究了如何借助HTS磁阻電動(dòng)機(jī)的電抗曲線(xiàn)分析HTS磁阻電動(dòng)機(jī)的穩(wěn)態(tài)工作特性.論文對(duì)常規(guī)磁阻電動(dòng)機(jī)與HTS磁阻電動(dòng)機(jī)進(jìn)行了比較.計(jì)算結(jié)果表明,在電機(jī)尺寸、結(jié)構(gòu)不變的前提下,超導(dǎo)磁阻電動(dòng)機(jī)比常規(guī)磁阻電動(dòng)機(jī)明顯地提高了電機(jī)X/X值,因而以更小的尺寸獲得了更大的輸出轉(zhuǎn)矩、更高的效率和功率因數(shù),同時(shí)電機(jī)的穩(wěn)定運(yùn)行區(qū)間也有所增大.計(jì)算結(jié)果還表明,采用抗磁性更強(qiáng)的YBCO塊材作為交軸阻磁介質(zhì),能夠保證轉(zhuǎn)子在獲得較大的直、交軸磁阻差異的同時(shí)不必犧牲較大的極孤系數(shù)和氣隙寬度,從而氣隙磁密有較好的波形,電機(jī)具有較好的同步性能.論文也對(duì)幾種具有相同定子但轉(zhuǎn)子結(jié)構(gòu)不同的HTS磁阻電動(dòng)機(jī)做了比較,比較結(jié)果顯示,ALA式HTS磁阻電動(dòng)機(jī)比內(nèi)反應(yīng)式HTS磁阻電動(dòng)機(jī)具有更大的輸出轉(zhuǎn)矩;當(dāng)輸出功率較大時(shí),ALA結(jié)構(gòu)的HTS磁阻電動(dòng)機(jī)還比內(nèi)反應(yīng)結(jié)構(gòu)具有更好的穩(wěn)態(tài)工作特性.另外發(fā)現(xiàn),thin-zebra ALA式HTS磁阻電動(dòng)機(jī)的同步性能比thick-zebra ALA式HTS磁阻電動(dòng)機(jī)更好.在進(jìn)行內(nèi)反應(yīng)式HTS磁阻電動(dòng)機(jī)的設(shè)計(jì)時(shí),內(nèi)反應(yīng)槽既要盡量阻隔交軸磁通,又要分布的比較均勻,這樣才能既獲得足夠的直、交軸同步電抗比,又削弱轉(zhuǎn)矩脈動(dòng),從而最終改善電機(jī)的同步性能.

    標(biāo)簽: 高溫超導(dǎo) 磁阻電動(dòng)機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):水中浮云

  • 利用霍爾傳感器設(shè)計(jì)直流電流檢測(cè)電路

    利用集成UGN—3501M 霍爾傳感器和集成AD522 型雙端差動(dòng)輸入測(cè)量放大器設(shè)計(jì)出了直流電流檢測(cè)電路,該電路具有良好的線(xiàn)性度(絕對(duì)線(xiàn)性度為1.4﹪)和高精度(最大相對(duì)誤差為0.53﹪);電

    標(biāo)簽: 霍爾 傳感器設(shè)計(jì) 直流電流 檢測(cè)電路

    上傳時(shí)間: 2013-07-07

    上傳用戶(hù):KIM66

  • 基于C++ Builder實(shí)現(xiàn)的倒立擺控制系統(tǒng)

    本文以倒立擺控制系統(tǒng)控制為例,介紹Borland C++ Builder 在數(shù)據(jù)采集、處理中的應(yīng)用,并根據(jù)系統(tǒng)控制算法控制電機(jī)左右運(yùn)動(dòng),從而保證倒立擺能穩(wěn)定地站立在豎直位置。關(guān)鍵詞: C++

    標(biāo)簽: Builder 倒立擺 控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):Shoen

  • 基于ARM的嵌入式運(yùn)動(dòng)控制器研究

    基于ARM的嵌入式運(yùn)動(dòng)控制器是集計(jì)算機(jī)數(shù)字控制技術(shù)、ARM技術(shù)、運(yùn)動(dòng)控制技術(shù)以及嵌入式操作系統(tǒng)技術(shù)等技術(shù)為一體的技術(shù)含量高的運(yùn)動(dòng)控制器;是對(duì)低成本、高性能運(yùn)動(dòng)控制器研究的一個(gè)新的嘗試。本論文的研究重是點(diǎn)基于雙端口RAM上下位機(jī)通訊的數(shù)控系統(tǒng)總體軟件架構(gòu)設(shè)計(jì)、嵌入式運(yùn)動(dòng)控制器軌跡規(guī)劃算法的研究、嵌入式系統(tǒng)軟件的構(gòu)建以及運(yùn)動(dòng)控制器外設(shè)驅(qū)動(dòng)程序的開(kāi)發(fā),其主要工作及成果如下: 1.針對(duì)數(shù)控系統(tǒng)上下位機(jī)信息交互頻繁,提出了一種基于雙端口RAM通訊結(jié)構(gòu)的上下位機(jī)交互方式,實(shí)現(xiàn)了上下位機(jī)信息的高速、穩(wěn)定通訊;且完成了基于雙端口RAM上下位機(jī)通訊結(jié)構(gòu)的數(shù)控系統(tǒng)總體軟件架構(gòu)設(shè)計(jì)。 2. 針對(duì)目前高速數(shù)控加工軌跡規(guī)劃中存在的一些關(guān)鍵問(wèn)題進(jìn)行深入的探討。提出一種軌跡拐角的速度平滑方法,當(dāng)高速加工不在同一直線(xiàn)方向而形成拐角的加工段時(shí),在拐角過(guò)渡時(shí)能獲得很好的速度響應(yīng)和較小的輪廓誤差;還提出了一種高速數(shù)控加工小線(xiàn)段的前瞻平滑算法,當(dāng)高速加工多段微小直線(xiàn)段時(shí),能夠優(yōu)化規(guī)劃多段微小線(xiàn)段的加工速度,有效避免了頻繁的加減速給系統(tǒng)帶來(lái)較大沖擊以及加工效率低的問(wèn)題。 3. 構(gòu)建了適合本運(yùn)動(dòng)控制器系統(tǒng)的系統(tǒng)軟件;研究了嵌入式運(yùn)動(dòng)控制器引導(dǎo)程序的移植、嵌入式Linux內(nèi)核的優(yōu)化配置以及根文件系統(tǒng)的構(gòu)建。 4.探討了Linux驅(qū)動(dòng)程序開(kāi)發(fā)的原理以及流程;并以雙端口RAM為例介紹了運(yùn)動(dòng)控制外設(shè)驅(qū)動(dòng)程序開(kāi)發(fā)的方法。

    標(biāo)簽: ARM 嵌入式 運(yùn)動(dòng)控制器

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):笨小孩

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長(zhǎng)度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡(jiǎn)稱(chēng)FFT)使DFT運(yùn)算效率提高1~2個(gè)數(shù)量級(jí).本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過(guò)程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲(chǔ)操作協(xié)調(diào)一致問(wèn)題.合理地解決了位增長(zhǎng)問(wèn)題.同時(shí),采用并行高密度乘法器和流水線(xiàn)(pipeline)工作方式,并將雙端口RAM、只讀ROM全部?jī)?nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問(wèn)題.本設(shè)計(jì)采用Verilog HDL硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱(chēng)為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-20

    上傳用戶(hù):小碼農(nóng)lz

  • 多點(diǎn)無(wú)線(xiàn)擴(kuò)頻通信系統(tǒng)

    擴(kuò)頻通信具有較強(qiáng)的抗干擾、抗偵查和抗衰落能力,可以實(shí)現(xiàn)碼分多址,目前廣泛應(yīng)用于通信抗干擾、衛(wèi)星通信、導(dǎo)航、保密通信、測(cè)距和定位等各個(gè)方面。另外,隨著集成電路技術(shù)的飛速發(fā)展,數(shù)字接收機(jī)和軟件無(wú)線(xiàn)電也已經(jīng)是現(xiàn)代通信研究的一個(gè)熱點(diǎn)。 本文正是順應(yīng)這種發(fā)展趨勢(shì),在某工程項(xiàng)目的通信分系統(tǒng)中建立CDMA直接序列擴(kuò)頻通信系統(tǒng)。 本文作者承擔(dān)了多點(diǎn)無(wú)線(xiàn)擴(kuò)頻通信系統(tǒng)的研究,建立了一個(gè)完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實(shí)現(xiàn)算法,同時(shí)還建立了基于軟件無(wú)線(xiàn)電平臺(tái)的系統(tǒng)的全FPGA設(shè)計(jì)和實(shí)現(xiàn),包括各個(gè)模塊的測(cè)試和整個(gè)系統(tǒng)的聯(lián)合測(cè)試。 文章的主要內(nèi)容如下: 1.簡(jiǎn)述了擴(kuò)頻通信及軟件無(wú)線(xiàn)電的發(fā)展及現(xiàn)狀。 2. 對(duì)直擴(kuò)系統(tǒng)的基本原理和系統(tǒng)中采用的相關(guān)關(guān)鍵技術(shù)進(jìn)行了闡述。相關(guān)關(guān)鍵技術(shù)包括擴(kuò)頻碼的研究和選取,擴(kuò)頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應(yīng)門(mén)限的研究。 3.詳細(xì)討論了該多點(diǎn)無(wú)線(xiàn)通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設(shè)計(jì)方案和設(shè)計(jì)參數(shù),接著分為物理層和鏈路層詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結(jié)果圖。仿真結(jié)果證明算法的正確性,仿真性能也能滿(mǎn)足系統(tǒng)設(shè)計(jì)的要求。 4.介紹了該多點(diǎn)無(wú)線(xiàn)通信系統(tǒng)的硬件平臺(tái)與系統(tǒng)調(diào)試。首先介紹了系統(tǒng)的硬件平臺(tái)和硬件框圖,介紹了系統(tǒng)的相關(guān)器件及其配置,接著介紹了FPGA的開(kāi)發(fā)流程、開(kāi)發(fā)工具、設(shè)計(jì)原則及遇到的相關(guān)問(wèn)題,最后介紹了系統(tǒng)的設(shè)計(jì)驗(yàn)證與性能分析,給出了系統(tǒng)的調(diào)試方案和調(diào)試結(jié)果。 本文所討論的多點(diǎn)無(wú)線(xiàn)通信系統(tǒng)已經(jīng)在某工程項(xiàng)目的通信分系統(tǒng)中實(shí)現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實(shí)用價(jià)值。

    標(biāo)簽: 多點(diǎn) 無(wú)線(xiàn)擴(kuò)頻 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):wzr0701

  • 跳頻信號(hào)檢測(cè)與接收系統(tǒng)

    擴(kuò)展頻譜通信技術(shù),它的突出優(yōu)點(diǎn)是保密性好,抗干擾性強(qiáng).隨著通信系統(tǒng)與現(xiàn)代計(jì)算機(jī)軟、硬件技術(shù)與微電子技術(shù)發(fā)展,越來(lái)越多的通信系統(tǒng)構(gòu)建于這種技術(shù)之上.在實(shí)際擴(kuò)頻通信系統(tǒng)工程中,用得比較普遍的是直擴(kuò)方式和跳頻方式,它們的不同在于直擴(kuò)是采取隱藏的方式對(duì)抗干擾,而跳頻采取躲避的方式. 西方國(guó)家早在20世紀(jì)50年代就開(kāi)始對(duì)跳頻通信進(jìn)行研究,在上個(gè)世紀(jì)末的幾次局部戰(zhàn)爭(zhēng)中,跳頻電臺(tái)得到了普遍的應(yīng)用.跳頻通信的發(fā)展促進(jìn)了其對(duì)抗技術(shù)的發(fā)展,目前,世界主要幾個(gè)軍事先進(jìn)的國(guó)家,已經(jīng)研究出高性能的跳頻通信對(duì)抗設(shè)備,國(guó)內(nèi)這方面的發(fā)展相對(duì)國(guó)外差距比較大. 未來(lái)戰(zhàn)爭(zhēng)是科學(xué)技術(shù)的斗爭(zhēng),研究跳頻通信對(duì)抗勢(shì)在必行.基于這種目的,本文研究和設(shè)計(jì)了跳頻檢測(cè)的FPGA實(shí)現(xiàn),利用基于時(shí)頻分析的處理方法,完成了跳頻信號(hào)檢測(cè)的FPGA實(shí)現(xiàn),通過(guò)測(cè)試,表明系統(tǒng)達(dá)到了設(shè)計(jì)要求,可以滿(mǎn)足實(shí)際的需要.主要內(nèi)容包括: 1.概述了跳頻檢測(cè)接收研究的發(fā)展動(dòng)態(tài),闡述了擴(kuò)展頻譜通信及短時(shí)傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號(hào),檢測(cè)跳頻的可行性,利用FFT檢測(cè)頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測(cè)概率和分析信噪比;利用抽取內(nèi)插技術(shù)完成數(shù)據(jù)速率的轉(zhuǎn)換,使其滿(mǎn)足后續(xù)信號(hào)的處理要求;利用同相和正交的DDC實(shí)現(xiàn)結(jié)構(gòu),完成對(duì)跳頻信號(hào)的解跳. 3.設(shè)計(jì)完成了跳頻信號(hào)檢測(cè)與接收系統(tǒng)的FPGA實(shí)現(xiàn),其主要包括:數(shù)據(jù)速率變換的實(shí)現(xiàn),FIR低通濾波器的實(shí)現(xiàn),快速傅立葉變換(FFT)的實(shí)現(xiàn),下變頻的實(shí)現(xiàn)等.在濾波器的實(shí)現(xiàn)中,提出了兩種設(shè)計(jì)方法:基于常系數(shù)乘法器和分布式算法濾波器,分析了上述兩種方法的優(yōu)缺點(diǎn),選擇用分布式算法實(shí)現(xiàn)設(shè)計(jì)中的低通濾波器;在快速傅立葉變換實(shí)現(xiàn)中,分析了基2和基4的算法結(jié)構(gòu),并分別實(shí)現(xiàn)了基2和基4的算法,滿(mǎn)足了不同場(chǎng)合對(duì)處理器的要求.在下變頻的設(shè)計(jì)中,使用濾波器的多相結(jié)構(gòu)完成抽取的實(shí)現(xiàn),并使用低通濾波器使信號(hào)帶寬滿(mǎn)足指標(biāo)的要求.此外,設(shè)計(jì)中還包括雙端口RAM的實(shí)現(xiàn),比較模塊的實(shí)現(xiàn)、數(shù)據(jù)緩存模塊和串并轉(zhuǎn)換模塊的實(shí)現(xiàn). 4.介紹了實(shí)現(xiàn)系統(tǒng)的硬件平臺(tái).

    標(biāo)簽: 跳頻信號(hào) 檢測(cè) 接收系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zttztt2005

  • 基于FPGA的GPS中頻數(shù)字接收機(jī)

    本文進(jìn)行了基于FPGA的GPS直序偽碼擴(kuò)頻接收機(jī)的設(shè)計(jì)和數(shù)字化硬件實(shí)現(xiàn)。論文首先對(duì)GPS衛(wèi)星導(dǎo)航定位系統(tǒng)進(jìn)行了分析,并對(duì)與數(shù)字化接收機(jī)直接相關(guān)聯(lián)的GPS信號(hào)中頻部分結(jié)合實(shí)際系統(tǒng)要求進(jìn)行了設(shè)計(jì)和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機(jī)研制的具體要求,之后完成了接收機(jī)中頻數(shù)字化方案設(shè)計(jì)。同時(shí)對(duì)偽碼捕獲跟蹤后端的載波捕獲跟蹤的實(shí)現(xiàn)方案進(jìn)行了描述和分析。最后利用EDA工具在FPGA芯片上實(shí)現(xiàn)了GPS數(shù)字化接收機(jī)的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機(jī)系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機(jī)必須滿(mǎn)足在低信噪比條件下工作。同時(shí)接收機(jī)與衛(wèi)星間高動(dòng)態(tài)產(chǎn)生的多普勒頻率,給接收機(jī)實(shí)現(xiàn)快速捕獲帶來(lái)了難度。通過(guò)仿真分析,綜合了實(shí)現(xiàn)難度和性能兩方面因素,針對(duì)小信噪比工作條件提出了改進(jìn)型的序貫偽碼捕獲實(shí)施方案。同時(shí)按照捕獲概率和時(shí)間的要求,對(duì)接收機(jī)偏壓、上、下門(mén)限、NCO增益等進(jìn)行了設(shè)計(jì)和仿真分析,確定了捕獲的數(shù)字化實(shí)現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對(duì)誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時(shí)采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實(shí)現(xiàn)設(shè)計(jì)中,給出了詳細(xì)的數(shù)字化實(shí)現(xiàn)方案和分析,這樣在保證工作精度的同時(shí)盡量減少硬件資源的開(kāi)銷(xiāo),利用EDA工具,采用Veilog設(shè)計(jì)語(yǔ)言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機(jī)偽碼捕獲跟蹤的實(shí)現(xiàn),并在其開(kāi)發(fā)平臺(tái)上對(duì)數(shù)字化接收機(jī)進(jìn)行了仿真驗(yàn)證,在給定的工作條件下達(dá)到了設(shè)計(jì)性能和指標(biāo)要求。

    標(biāo)簽: FPGA GPS 中頻 數(shù)字接收機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):15510133306

主站蜘蛛池模板: 雅安市| 湘潭县| 黄浦区| 乌拉特中旗| 鸡东县| 东港市| 志丹县| 深圳市| 肥西县| 博客| 兴隆县| 旅游| 兴山县| 隆子县| 鄢陵县| 临安市| 台北县| 六枝特区| 舞阳县| 博湖县| 新竹县| 泗阳县| 德庆县| 塘沽区| 新乡县| 红河县| 临夏市| 新巴尔虎左旗| 夹江县| 称多县| 德州市| 新泰市| 广德县| 育儿| 铜山县| 小金县| 乡宁县| 合川市| 深圳市| 福泉市| 盐边县|